PL113572B2 - System and method for analogue-to-frequency conversion - Google Patents

System and method for analogue-to-frequency conversion Download PDF

Info

Publication number
PL113572B2
PL113572B2 PL20749678A PL20749678A PL113572B2 PL 113572 B2 PL113572 B2 PL 113572B2 PL 20749678 A PL20749678 A PL 20749678A PL 20749678 A PL20749678 A PL 20749678A PL 113572 B2 PL113572 B2 PL 113572B2
Authority
PL
Poland
Prior art keywords
output
voltage
pulse
integrator
input
Prior art date
Application number
PL20749678A
Other languages
English (en)
Other versions
PL207496A1 (pl
Inventor
Krzysztof Namyslowski
Original Assignee
Inst Badan Jadrowych
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inst Badan Jadrowych filed Critical Inst Badan Jadrowych
Priority to PL20749678A priority Critical patent/PL113572B2/pl
Publication of PL207496A1 publication Critical patent/PL207496A1/pl
Publication of PL113572B2 publication Critical patent/PL113572B2/pl

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

Przedmiotem wynalazku jest uklad i sposób przetwa¬ rzania analogowo-czestotliwosciowego.W znanych przetwornikach analogowo-czestotliwos- ciowych sygnal analogowy podawany jest do wejscia integratora, którego wyjscie polaczone jest z jednym wejsciem komparatora przy czym do drugiego wejscia podawany jest staly sygnal progowy. Wyjscie kompara¬ tora polaczone jest przez uklad multiwibratora z ukla¬ dem rozladowujacym pojemnosc w integratorze. W czasie calkowania sygnalu analogowego, w momentach zrównania napiec na wejsciach komparatora nastepuje generacja impulsów w multiwibratorze. Kazdy impuls powoduje rozladowanie pojemnosci integratora i rozpo¬ czecie nowego cyklu calkowania. Znane sa takze ze zgloszenia nr P. 195233 sposoby, w których uzyskuje sie wieksza rozdzielczosc przetwarzania przez wprowadze¬ nie sygnalu z integratorado drugiego komparatora steru¬ jacego przetwornik cyfrowo-analogowy wytwarzajacy schodkowo narastajacy sygnal progowy podawany na wejscie komparatora.Celem wynalazku jest opracowanie ukladu przetwor¬ nika analogowo-czestotliwosciowego pracujacego w oparciu o metode przetwarzania zapewniajaca generacje impulsów czestotliwosciowych w odstepach proporcjo¬ nalnych do przetwarzanej wielkosci wejsciowej w czasie kazdego cyklu calkowania.Istota wynalazku polega na tym, ze wyjscie integratora polaczonejest z pierwszym wejsciem komparatora steru¬ jacego za posrednictwem multiwibratora licznik impul¬ sów, którego wyjscia kodowe polaczone sa z wejsciem przetwornika cyfrowo-analogowego, którego wyjscie analogowe polaczone jest z drugim wejsciem kompara¬ tora, a jedno z wyjsc licznika impulsów polaczone jest przez multiwibrator z ukladem rozladowujacym poje¬ mnosc w integratorze. Napiecie z integratora w czasie kazdego cyklu calkowania porównuje sie z napieciem schodkowym otrzymywanym z przetwornika cyfrowo- analogowego sterowanego z licznika zliczajacego impul¬ sy, generowane przy kolejnych porównaniach przy czym n-ty impuls powoduje rozladowanie pojemnosci integra* tora i wyzerowanie licznika impulsów.Stosowanie ukladu i sposobu wedlug wynalazku poz¬ wala na zwiekszenie rozdzielnosci przetwornika przyjed¬ noczesnym zwiekszeniu dokladnosci i szybkosci dziala¬ nia przetwornika. Ponadto pozwala na cyfrowe sterowanie dzialania przetwornika przez zmiane poje¬ mnosci licznika, a takze przez zmiane wielkosci poszcze¬ gólnych wartosci kwantów napiecia schodkowego.Przedmiot wynalazku jest pokazany na przykladzie wykonania przedstawionym na rysunku, na którym fig. I przedstawia przebiegi czasowe przy przetwarzaniu spo¬ sobem wedlug wynalazku, a fig. 2 — blokowy schemat przetwornika pracujacego w opraciu o sposób wedlug wynalazku.Wielkosc analogowa wprowadzana jest na wiscie integratora 1, którego wyjscie polaczone jest z wejsciem komparatora 2 sterujacego multiwibrator 3 polaczony z wejsciem licznika impulsów 4 polaczonego z przetwórni-113 572 kietn cyfrowo-analogawym 5 i multiwibratorem 6 przy czym wyjscie przetwornika cyforo-analogowego 5 pola¬ czone jest z wejsciem komparatora 2 a wyjscie multiwi- bratora 6 z wejsciem rozladowujacym integratora 1.Przebieg a jest napieciem na wyjsciu integratora 1. Prze¬ bieg b jest napieciem schodkowym otrzymywanym z przetwornika cyfrowo-analogowego 5przyczym dla kaz¬ dorazowego procesu zrównania napiec b i a na wyjsciu multiwibratora 3 generowany jest impuls c powodujacy zmiane stanu licznika impulsów 4 o jeden bit i przyrost napiecia b na wyjsciu przetwornika cyfrowo-analogowe¬ go 5 o jeden kwant. Dla wybranego n-tego impulsu c generowany jest z licznika impulsów 4 impuls d sterujacy multiwibrator 6, na którego wyjsciu pojawia sie impuls e rozladowujacy pojemnosc integratora 1 przy czym po wystapieniu n-tego impulsu c stan licznika impulsów 4 sprowadzony jest do wartosci zerowej.Zastrzezenia patentowe 1. Uklad przetwarzania angalogowo-czestotliwoscio- wego zawierajacy integrator, którego wyjscie polaczone jest z jednym wejsciem komparatora, a jego wyjscie jest polaczone poprzez uklad multiwibratora z licznikiem impulsów, którego z kolei wyjscia kodowe polaczone sa poprzez przetwornik cyfrowo-analogowy z drugim wejs¬ ciem komparatora, znamienny tym, ze wyjscie licznika impulsów (4) polaczone jest z multiwibratorem (6), któ¬ rego wyjscie polaczone jest z obwodem rozladowania integratora (1). 2. Sposób przetwarzania analogowo-czestotliwoscio- wego, w którym analogowa wielkosc wejsciowa pradu lub napiecia poddawanajest calkowaniu, znamienny tym, ze napiecie (a) z wyjscia integratora porównuje sie w kazdym cyklu calkowania n razy z kolejnymi wartos¬ ciami napiecia schodkowego (b) przy czym dla kazdego zrównania napiec (b i a) generuje sie impuls (c), który powoduje zwiekszenie strat o kwant napiecia (c) i jedno¬ czesnie zlicza sie impuls (c)do liczby n, przy której gene¬ rowanyjest impuls (e) sprowadzajacy napiecia (a i b) do wartosci poczatkowej okresu calkowania.£...IUUULUUUUUUUU... i n —Tl.. 1 0 l.J UU l.A»i S ptod —Lf~n— T~n~i __L_ J 5 Y 1 fit i Prac. Poligraf, UP PRL naklad 120+18 Cena 45 zl PL

Claims (2)

  1. Zastrzezenia patentowe 1. Uklad przetwarzania angalogowo-czestotliwoscio- wego zawierajacy integrator, którego wyjscie polaczone jest z jednym wejsciem komparatora, a jego wyjscie jest polaczone poprzez uklad multiwibratora z licznikiem impulsów, którego z kolei wyjscia kodowe polaczone sa poprzez przetwornik cyfrowo-analogowy z drugim wejs¬ ciem komparatora, znamienny tym, ze wyjscie licznika impulsów (4) polaczone jest z multiwibratorem (6), któ¬ rego wyjscie polaczone jest z obwodem rozladowania integratora (1).
  2. 2. Sposób przetwarzania analogowo-czestotliwoscio- wego, w którym analogowa wielkosc wejsciowa pradu lub napiecia poddawanajest calkowaniu, znamienny tym, ze napiecie (a) z wyjscia integratora porównuje sie w kazdym cyklu calkowania n razy z kolejnymi wartos¬ ciami napiecia schodkowego (b) przy czym dla kazdego zrównania napiec (b i a) generuje sie impuls (c), który powoduje zwiekszenie strat o kwant napiecia (c) i jedno¬ czesnie zlicza sie impuls (c)do liczby n, przy której gene¬ rowanyjest impuls (e) sprowadzajacy napiecia (a i b) do wartosci poczatkowej okresu calkowania. £...IUUULUUUUUUUU... i n —Tl.. 1 0 l. J UU l. A»i S ptod —Lf~n— T~n~i __L_ J 5 Y 1 fit i Prac. Poligraf, UP PRL naklad 120+18 Cena 45 zl PL
PL20749678A 1978-06-08 1978-06-08 System and method for analogue-to-frequency conversion PL113572B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL20749678A PL113572B2 (en) 1978-06-08 1978-06-08 System and method for analogue-to-frequency conversion

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL20749678A PL113572B2 (en) 1978-06-08 1978-06-08 System and method for analogue-to-frequency conversion

Publications (2)

Publication Number Publication Date
PL207496A1 PL207496A1 (pl) 1979-05-07
PL113572B2 true PL113572B2 (en) 1980-12-31

Family

ID=19989824

Family Applications (1)

Application Number Title Priority Date Filing Date
PL20749678A PL113572B2 (en) 1978-06-08 1978-06-08 System and method for analogue-to-frequency conversion

Country Status (1)

Country Link
PL (1) PL113572B2 (pl)

Also Published As

Publication number Publication date
PL207496A1 (pl) 1979-05-07

Similar Documents

Publication Publication Date Title
PL113572B2 (en) System and method for analogue-to-frequency conversion
US5148171A (en) Multislope continuously integrating analog to digital converter
SU726536A1 (ru) Устройство дл определени среднего периода случайно распределенных импульсов
JPS5753143A (en) Analogue-digital converter
SU1048490A1 (ru) Логарифмический преобразователь
RU2132043C1 (ru) Устройство для автономных измерений физических величин
SU454689A1 (ru) Умножитель крутизны преобразовател аналог-частота
SU1244496A1 (ru) Устройство дл измерени веса
US3778812A (en) Method and apparatus for analog-digital conversion
SU900293A1 (ru) Множительное устройство
SU894706A1 (ru) Генератор равномерно распределенных случайных величин
SU659956A1 (ru) Цифровой интегрирующий вольтметр
SU982189A1 (ru) Преобразователь частота-код
US4090192A (en) Electric puke code modulation encoding arrangements
SU567203A1 (ru) Аналого-цифровой функциональный преобразователь
SU885947A1 (ru) Устройство регулировани уровн квантовани
SU447831A1 (ru) Преобразователь напр жени в цифровой код
SU731574A1 (ru) Широтно-импульсный модул тор
PL104698B1 (pl) Sposob zwiekszania rozdzielczosci przetwornikow analogowo-czestotliwosciowych
SU855967A1 (ru) Генератор случайного потока импульсов
SU951694A1 (ru) Устройства дл измерени аналоговых величин с автоматическим масштабированием
SU660245A1 (ru) Преобразователь средней частоты в код
SU1487155A1 (ru) Генератор случайного потока импульсов
SU1506571A2 (ru) Устройство дл контрол качества цифрового сигнала
SU448590A1 (ru) Устройство цифровой фильтрации