Przedmiotem wynalazku jest uklad i sposób przetwa¬ rzania analogowo-czestotliwosciowego.W znanych przetwornikach analogowo-czestotliwos- ciowych sygnal analogowy podawany jest do wejscia integratora, którego wyjscie polaczone jest z jednym wejsciem komparatora przy czym do drugiego wejscia podawany jest staly sygnal progowy. Wyjscie kompara¬ tora polaczone jest przez uklad multiwibratora z ukla¬ dem rozladowujacym pojemnosc w integratorze. W czasie calkowania sygnalu analogowego, w momentach zrównania napiec na wejsciach komparatora nastepuje generacja impulsów w multiwibratorze. Kazdy impuls powoduje rozladowanie pojemnosci integratora i rozpo¬ czecie nowego cyklu calkowania. Znane sa takze ze zgloszenia nr P. 195233 sposoby, w których uzyskuje sie wieksza rozdzielczosc przetwarzania przez wprowadze¬ nie sygnalu z integratorado drugiego komparatora steru¬ jacego przetwornik cyfrowo-analogowy wytwarzajacy schodkowo narastajacy sygnal progowy podawany na wejscie komparatora.Celem wynalazku jest opracowanie ukladu przetwor¬ nika analogowo-czestotliwosciowego pracujacego w oparciu o metode przetwarzania zapewniajaca generacje impulsów czestotliwosciowych w odstepach proporcjo¬ nalnych do przetwarzanej wielkosci wejsciowej w czasie kazdego cyklu calkowania.Istota wynalazku polega na tym, ze wyjscie integratora polaczonejest z pierwszym wejsciem komparatora steru¬ jacego za posrednictwem multiwibratora licznik impul¬ sów, którego wyjscia kodowe polaczone sa z wejsciem przetwornika cyfrowo-analogowego, którego wyjscie analogowe polaczone jest z drugim wejsciem kompara¬ tora, a jedno z wyjsc licznika impulsów polaczone jest przez multiwibrator z ukladem rozladowujacym poje¬ mnosc w integratorze. Napiecie z integratora w czasie kazdego cyklu calkowania porównuje sie z napieciem schodkowym otrzymywanym z przetwornika cyfrowo- analogowego sterowanego z licznika zliczajacego impul¬ sy, generowane przy kolejnych porównaniach przy czym n-ty impuls powoduje rozladowanie pojemnosci integra* tora i wyzerowanie licznika impulsów.Stosowanie ukladu i sposobu wedlug wynalazku poz¬ wala na zwiekszenie rozdzielnosci przetwornika przyjed¬ noczesnym zwiekszeniu dokladnosci i szybkosci dziala¬ nia przetwornika. Ponadto pozwala na cyfrowe sterowanie dzialania przetwornika przez zmiane poje¬ mnosci licznika, a takze przez zmiane wielkosci poszcze¬ gólnych wartosci kwantów napiecia schodkowego.Przedmiot wynalazku jest pokazany na przykladzie wykonania przedstawionym na rysunku, na którym fig. I przedstawia przebiegi czasowe przy przetwarzaniu spo¬ sobem wedlug wynalazku, a fig. 2 — blokowy schemat przetwornika pracujacego w opraciu o sposób wedlug wynalazku.Wielkosc analogowa wprowadzana jest na wiscie integratora 1, którego wyjscie polaczone jest z wejsciem komparatora 2 sterujacego multiwibrator 3 polaczony z wejsciem licznika impulsów 4 polaczonego z przetwórni-113 572 kietn cyfrowo-analogawym 5 i multiwibratorem 6 przy czym wyjscie przetwornika cyforo-analogowego 5 pola¬ czone jest z wejsciem komparatora 2 a wyjscie multiwi- bratora 6 z wejsciem rozladowujacym integratora 1.Przebieg a jest napieciem na wyjsciu integratora 1. Prze¬ bieg b jest napieciem schodkowym otrzymywanym z przetwornika cyfrowo-analogowego 5przyczym dla kaz¬ dorazowego procesu zrównania napiec b i a na wyjsciu multiwibratora 3 generowany jest impuls c powodujacy zmiane stanu licznika impulsów 4 o jeden bit i przyrost napiecia b na wyjsciu przetwornika cyfrowo-analogowe¬ go 5 o jeden kwant. Dla wybranego n-tego impulsu c generowany jest z licznika impulsów 4 impuls d sterujacy multiwibrator 6, na którego wyjsciu pojawia sie impuls e rozladowujacy pojemnosc integratora 1 przy czym po wystapieniu n-tego impulsu c stan licznika impulsów 4 sprowadzony jest do wartosci zerowej.Zastrzezenia patentowe 1. Uklad przetwarzania angalogowo-czestotliwoscio- wego zawierajacy integrator, którego wyjscie polaczone jest z jednym wejsciem komparatora, a jego wyjscie jest polaczone poprzez uklad multiwibratora z licznikiem impulsów, którego z kolei wyjscia kodowe polaczone sa poprzez przetwornik cyfrowo-analogowy z drugim wejs¬ ciem komparatora, znamienny tym, ze wyjscie licznika impulsów (4) polaczone jest z multiwibratorem (6), któ¬ rego wyjscie polaczone jest z obwodem rozladowania integratora (1). 2. Sposób przetwarzania analogowo-czestotliwoscio- wego, w którym analogowa wielkosc wejsciowa pradu lub napiecia poddawanajest calkowaniu, znamienny tym, ze napiecie (a) z wyjscia integratora porównuje sie w kazdym cyklu calkowania n razy z kolejnymi wartos¬ ciami napiecia schodkowego (b) przy czym dla kazdego zrównania napiec (b i a) generuje sie impuls (c), który powoduje zwiekszenie strat o kwant napiecia (c) i jedno¬ czesnie zlicza sie impuls (c)do liczby n, przy której gene¬ rowanyjest impuls (e) sprowadzajacy napiecia (a i b) do wartosci poczatkowej okresu calkowania.£...IUUULUUUUUUUU... i n —Tl.. 1 0 l.J UU l.A»i S ptod —Lf~n— T~n~i __L_ J 5 Y 1 fit i Prac. Poligraf, UP PRL naklad 120+18 Cena 45 zl PL