Przedmiotem wynalazku jest uklad przetworni¬ ka cyfrowo-analogowego o hiperbolicznej charak¬ terystyce przetwarzania.Obecnie dla uzyskania hiperbolicznej charakte¬ rystyki przetwarzania cyfrowo-analogowego .sto¬ sowane sa przetworniki skladajace sie z rezysto- rowego równoleglego dzielnika napieciowego w którym kazdy rezystor jest poprzez klucz analogo¬ wy dolaczany do jednej z dwu galezi dzielnika tworzacego petle ujemnego sprzezenia napiecio¬ wego wzmacniacza operacyjnego. W rozwiazaniach tych jest koniecznosc stosowania duzej ilosci re¬ zystorów precyzyjnych równej w przyblizeniu ilo¬ sci bitów przetwarzanej informacji cyfrowej, oraz dwukrotnie wiekszej ilosci kluczy przelaczajacych.Celem wynalazku jest przetwornik cyfrowo-a- nalogowy o hiperbolicznej charakterystyce prze¬ twarzania i prostej konstrukcji.Istota wynalazku polega na tym, ze przetwornik sklada sie z programowanego dzielnika czestotli¬ wosci na którego jedno wejscie podawana jest czestotliwosc wzorcowa a na drugie wejscie infor¬ macja cyfrowa programujaca stopien podzialu, a wyjscie dzielnika polaczone jest z wejsciem ste¬ rowanego generatora ladunków wzorcowych. Wyj¬ scie generatora polaczone jest z wejsciem ukladu calkowania ladunków na wyjsciu którego wartosc napiecia jest odwrotnie proporcjonalna do liczby 10 15 20 25 30 reprezentowanej przez informacje programujaca stopien podzialu.Zaleta niniejszego wynalazku jest znaczne zmniejszenie ilosci rezystorów precyzyjnych i klu¬ czy analogowych.Przedmiot wynalazku w przykladzie . wykonania przedstawiono na zalaczonym rysunku, na którym na fig. 1 podany jest schemat ideowy ukladu a na fig. 2 przykladowe rozwiazanie ukladu.Przetwornik cyfrowo-analogowy o hiperbolicz¬ nej charakterystyce przetwarzania sklada sie z programowanego dzielnika czestotliwosci 1 na któ¬ rego wejscie 5 podawana jest informacja cyfro¬ wa programujaca stopien podzialu czestotliwosci wzorcowej podawanej na wejscie 4 dzielnika 1.Czestotliwosc wyjsciowa dzielnika 1, odwrotnie proporcjonalna do liczby reprezentowanej przez informacje cyfrowa podawana na wejscie 5, ste¬ ruje generatorem ladunków wzorcowych 2 gene¬ rujacym w odpowiedzi na kazdy impuls wyjscio¬ wy dzielnika czestotliwosci 1 wzorcowy ladunek elektryczny. Ciag ladunków elektrycznych jest u- sredniany w ukladzie calkowania ladunków 3, na którego wyjsciu 6 pojawia sie napiecie o warto¬ sci odwrotnie proporcjonalnej do liczby reprezen¬ towanej przez informacje cyfrowa podawana na wejscie 5.W przykladzie rozwiazania generatora ladunków wzorcowych 2 i ukladu calkowania ladunków 3 110 3793 110 37d przedstawionych na fig. 2 do wejscia 7 dolaczo¬ ne jest napiecie wzorcowe, do wejscia 8 dolaczo¬ ny jest ciag impulsów wyjsciowych programowa¬ nego dzielnika czestotliwosci 1. Klucz tranzysto¬ rowy 12, sterowany z wejscia 8 poprzez opornik 11, zatkany w czasie trwania impulsu wzorcowego na wejscie 7 umozliwia przeplyw pradu przez re¬ zystory 9 i 10 do wejscia wzmacniacza operacyj¬ nego 13, w którego petli sprzezenia wlaczone sa równolegle rezystor 14 i kondensator 15. W czasie braku impulsu na wejscie 8 nasycony klucz tran¬ zystorowy 12 zwiera do masy punkt bedacy pola¬ czeniem rezystorów 9 i 10. Na wyjsciu 6 ukladu pojawia sie napiecie o wartosci wprost proporcjo¬ nalnej do czestotliwosci impulsów wzorcowych po¬ dawanych na wejscie 8. 10 15 Zastrzezenie patentowe Uklad przetwornika cyfrowo-analogowego o hi- perbolicznej charakterystyce przetwarzania, zna¬ mienny tym, ze sklada sie z programowanego dzielnika czestotliwosci (1), na którego wejscie (4) podawana jest czestotliwosc wzorcowa, a na wej¬ scie (5) informacja cyfrowa programujaca stopien podzialu, którego wyjscie polaczone jest z wej¬ sciem sterowanego generatora ladunków wzorco¬ wych (2), którego wyjscie jest polaczone z wej¬ sciem ukladu calkowania ladunków (3), na któ¬ rego wyjsciu (6) wartosc napiecia jest odwrotnie proporcjonalna do liczby reprezentowanej przez informacje programujaca stopien podzialu./ / K 2 3 Fig. ! Fig. 2 LN-3, zam. 94/81 Cena 45 zi PL