SU1256170A1 - Формирователь синусоидального сигнала - Google Patents

Формирователь синусоидального сигнала Download PDF

Info

Publication number
SU1256170A1
SU1256170A1 SU853847830A SU3847830A SU1256170A1 SU 1256170 A1 SU1256170 A1 SU 1256170A1 SU 853847830 A SU853847830 A SU 853847830A SU 3847830 A SU3847830 A SU 3847830A SU 1256170 A1 SU1256170 A1 SU 1256170A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
adder
voltage
inputs
Prior art date
Application number
SU853847830A
Other languages
English (en)
Inventor
Анатолий Дмитриевич Хомутов
Игорь Анатольевич Столяров
Original Assignee
Предприятие П/Я В-8495
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8495 filed Critical Предприятие П/Я В-8495
Priority to SU853847830A priority Critical patent/SU1256170A1/ru
Application granted granted Critical
Publication of SU1256170A1 publication Critical patent/SU1256170A1/ru

Links

Description

Изобретение относитс  к радиотехнике и может быть использовано в измерительной аппаратуре.
Цель изобретени  - уменьшение нелинейных искажений выходного сигнала путем повышени  точности аппроксимации.
На фиг. 1 приведена функциональна  схема формировани  синусоидального сигнала; на фиг. 2 - функциональна  схема блока пропуска такта.
Формирователь синусоидального сигнала содержит шину 1 управлени , управл емый генератор 2 импульсов, делитель 3 частоты , одновибратор 4, элементы И 5-1 и 5-2, триггер 6, реверсивный счетчик 7, преобразователь 8 код - напр жение, первый кольцевой счетчик 9, первый сумматор 10, второй кольцевой счетчик 11, второй сумматор 12, вычитатель 13, блок 14 пропуска такта, третий сумматор 15, аналоговый ключ 16, интегратор 17.
Блок 14 пропуска такта содержит триггер 18 такта и элемент И 19 пропуска такта .
Управл емый генератор 2 импульсов подключен к шине 1 управлени , а выходом соединен с делителем 3 частоты и одновиб- ратором 4. Одновибратор 4 управл ет аналоговым ключом 16, а делитель 3 частоты через элементы И 5-1 и 5-2 - реверсивным счетчиком 7. Реверсивный счетчик 7 первым выходом соединен с преобразователем 8 код - напр жение, а выход переноса реверсивного счетчика 7 соединен с входом первого кольцевого счетчика 9 и через блок 14 пропуска такта с входом второго кольцевого счетчика 11. Первый кольцевой счетчик 9 соединен через первый сумматор 10 с первым входом вычитател  13, построенного на операционном усилителе, а второй кольцевой счетчик - с вторым сумматором 12. Выход второго сумматора 12 соединен с вторым входом вычитател  13 и с вторым входом третьего сумматора 15, выход которого через аналоговый ключ 16 подключен к входу интегратора 17. Выход вычитател  18 подключен к входу опорного напр жени  преобразовател  8 код - напр жение , выход которого подключен к первому входу сумматора 15. Выход интегратора 17  вл етс  выходом формировател  синусоидального сигнала.
Устройство работает следуюплим образом.
Управл емый генератор 2 импульсов формирует последовательность импульсов с частотой повторени , завис щей от сигнала на шине 1 управлени . Элементы И 5-1 и 5-2, триггер 6, реверсивный счетчик 7, преобразователь 8 код - напр жение, первый 9 и второй 11 кольцевые счетчики, первый 10 и второй 12 сумматоры, вычитатель 13 н блок 14 пропуска такта предназначены дл  линейно-ступенчатой аппроксимации синусоидального сигнала. Делитель 3 частоты, одновибратор 4, аналоговый ключ 16 и интегратор 17 выполн ют функцию стабилизации амплитуды сигнала при изменении частоты. В начальный момент времени реверсивный счетчик 7 устанавливаетс  в нулевое
положение и сигналом переноса устанавливает второй кольцевой счетчик 11 в нулевое положение, а первый кольцевой счетчик - в первое. На вычитателе 13 сформировано напр жение первой ступени аппроксимации. Триггер 6 установлен, и через элемент И 5-1
О с делител  3 частоты тактова  частота управл емого генератора 2 импульсов поступает на суммирующий вход реверсивного счетчика 7. Нод управлением реверсивного счетчика преобразователь 8 код - напр же , ние ступенчато измен ет напр жение выхода от нулевого значени  до значени  напр жени  первой ступени аппроксимации. Вычитатель 13 формирует напр жение, равное разности между напр жени ми, установленными на выходах первого сумматора 10 и
0 второго сумматора 12. Первый 10 и второй 12 сумматоры на входах имеют дозирующие резисторы и формируют выходное напр жение согласно кодам, установленным кольцевыми счетчиками 9 и 11. В соответствии с этим на выходе второго суммато5 ра 12 в начальный момент времени установлено нулевое напр жение, а на выходе первого сумматора 10 - равное напр жению первой ступени аппроксимации.
Напр жени  преобразовател  8 код - напр жение и второго сумматора 12 складываютс  третьим сумматором 15, построенным на операционном усилителе. С выхода третьего сумматора 15 ступенчатое напр жение поступает на аналоговый ключ 16, который вырезает в каждом такте узкий импульс под
, управлением одновибратора 4, при этом сохран   амплитуду ступеней напр жени . Интегратор 17 выдел ет огибающую аппроксимированного синусоидального сигнала. Разность положений кольцевых счетчиков 11 и 9 образуетс  под управлением блока
14 пропуска такта. Последний пропускает тактовую частоту, начина  с второго такта, так как первый такт взводит триггер 18 такта к разрещает прохождение тактовой частоты через элемент И 19 пропуска такта. По отсчету определенного числа тактов
5 реверсивный счетчик 7 переходит в начальное положение и вырабатывает сигнал переноса , который устанавливает второй кольцевой счетчик 11 во второе положение, а первый кольцевой счетчик 9 - в первое. На вычитателе 13 формируетс  напр жение второй ступени аппроксимации, а на выходе третьего сумматора 15 - напр жение, равное сумме напр жений первой ступени аппроксимации и ступенчато нарастающего напр жени  второй ступени аппроксимации.
5 Этот процесс продолжаетс , причем в любой момент времени на выходе третьего сумматора 15 формируетс  напр жение, равное сумме предыдущего напр жени  и сту0
пенчато нарастающего до последующей ступени аппроксимации напр жени , до достижени  вторым кольцевым счетчиком 11 своего максимального значени .
При достижении вторым кольцевым счетчиком 11 максимального значени  на его втором выходе по вл етс  сигнал переноса, который сбрасывает триггер 6, после чего тактова  частота через элемент И 5-2 поступает на вычитающий вход реверсивного счетчика 7. Под управлением реверсивного счетчика 7 на выходе преобразовател  8 код - напр жение вырабатываетс  ступенчато убывающее напр жение, которое складываетс  на третьем сумматоре 15 с предыдущей ступенью аппроксимации, тем самым формируетс  спад синусоидального сигнала, в отличие от момента времени до переполнени  второго кольцевого счетчика 11, когда формировалс  его подъем.
Процесс циклически повтор етс , и на выходе интегратора 17 формируетс  синусоидальный сигнал.

Claims (1)

  1. Формула изобретени 
    Формирователь синусоидального сигнала , содержащий управл емый генератор импульсов , вход которого подключен к щине управлени , делитель частоты, вход которого соединен с выходом управл емого генератора импульсов, одновибратор, вход которого подключен к выходу управл емого генератора импульсов, первый и второй элементы И, первый кольцевой счетчик, первый сумматор, интегратор, причем шина управлени   вл етс  входом, а выход ин0
    5
    0
    5
    0
    тегратора - выходом формировател  с-ину- соидального сигнала, отличающийс  тем, что с целью уменьшени  нелинейных искажений выходного сигнала путем повышени  точности аппроксимации, в него введены триггер, пр мой и инверсный выходы которого соединены соответственно с первыми входами первого и второго элементов И, вторые входы которых соединены с выходом делител  частоты , реверсивный счетчик, суммирующий вход которого соединен с выходом первого элемента И, вычитающий вход - с выходом второго элемента И, а выход переноса - с входом первого кольцевого счетчика , выходы которого подключены к входам первого сумматора, преобразователь код - напр жение, входы данных которого соединены с выходами реверсивного счетчика, блок пропуска такта, вход которого подключен к выходу переноса реверсивного счетчика, второй кольцевой счетчик, вход которого соединен с выходом блока пропуска такта, а выход переноса - с входом триггера, второй сумматор, входы которого соединены с выходами кольцевого счетчика, вычитатель, первый и второй входы которого подключены соответственно к выходам первого и второго сумматоров, а выход - к входу опорного напр жени  преобразовател  код - напр жение, третий сумматор, первый вход которого соединен с выходом преобразовател  код - напр жение, а второй вход - с выходом второго сумматора , аналоговый ключ, сигнальный вход которого подключен к выходу третьего сумматора , вход управлени  - к выходу одно- вибратора, а выход - к входу интегратора .
    ф1/.2
SU853847830A 1985-01-28 1985-01-28 Формирователь синусоидального сигнала SU1256170A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853847830A SU1256170A1 (ru) 1985-01-28 1985-01-28 Формирователь синусоидального сигнала

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853847830A SU1256170A1 (ru) 1985-01-28 1985-01-28 Формирователь синусоидального сигнала

Publications (1)

Publication Number Publication Date
SU1256170A1 true SU1256170A1 (ru) 1986-09-07

Family

ID=21160029

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853847830A SU1256170A1 (ru) 1985-01-28 1985-01-28 Формирователь синусоидального сигнала

Country Status (1)

Country Link
SU (1) SU1256170A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Смел ков В. В. Цифрова измерительна аппаратура инфранизких частот.-М.: Энерги , 1975, с. 124. Авторское свидетельство СССР № 809513, кл. Н 03 К 4/02, 1979. Авторское свидетельство СССР № 723767, кл. Н 03 К 5/01, 1978. *

Similar Documents

Publication Publication Date Title
US4034367A (en) Analog-to-digital converter utilizing a random noise source
GB1510869A (en) Circuit arrangement for converting a bridge unbalance into a frequency variation
SU1256170A1 (ru) Формирователь синусоидального сигнала
GB1452791A (en) Analog computer circuits
SU645172A1 (ru) Устройство дл воспрроизведени переменных во времени коэффициентов
US3590231A (en) Digital signal generator using digital differential analyzer techniques
RU2050592C1 (ru) Устройство для вычисления обратных тригонометрических функций arcsin x и arccos x
US3482084A (en) Method and device for obtaining voltage representing a predetermined function and for linearization of nonlinear operating characteristics of frequency-measuring transducers adapted to determine physical values
US4862074A (en) Polyphase volt-hour indicating circuit
RU2052891C1 (ru) Генератор пилообразного напряжения
SU698116A1 (ru) Цифро-аналоговый генератор
SU1706019A1 (ru) Генератор ступенчато-пилообразного напр жени
SU769734A1 (ru) Способ аналого-цифрового преобразовани и устройство дл его осуществлени
SU974578A1 (ru) Преобразователь действующего значени напр жени в интервал времени
SU809241A1 (ru) Функциональный частотныйпРЕОбРАзОВАТЕль
SU1107138A1 (ru) Функциональный преобразователь
SU661377A1 (ru) Измерительный преобразователь
SU493916A1 (ru) Функциональный преобразователь частоты в код
SU744569A1 (ru) Умножитель частоты
SU720716A1 (ru) Функциональный преобразователь кода в частотно-временной сигнал
SU790099A1 (ru) Цифровой умножитель частоты следовани импульсов
SU813478A1 (ru) Устройство дл считывани графи-чЕСКОй иНфОРМАции
SU879765A1 (ru) Способ аналого-цифрового преобразовани
SU1425833A1 (ru) Преобразователь угол-код
SU955107A1 (ru) Устройство дл извлечени квадратного корн из разности квадратов двух напр жений