PL108539B2 - Method and system for introducing data into digital appliances - Google Patents

Method and system for introducing data into digital appliances Download PDF

Info

Publication number
PL108539B2
PL108539B2 PL20508978A PL20508978A PL108539B2 PL 108539 B2 PL108539 B2 PL 108539B2 PL 20508978 A PL20508978 A PL 20508978A PL 20508978 A PL20508978 A PL 20508978A PL 108539 B2 PL108539 B2 PL 108539B2
Authority
PL
Poland
Prior art keywords
flop
input
gate
tact
flip
Prior art date
Application number
PL20508978A
Other languages
English (en)
Other versions
PL205089A1 (pl
Inventor
Leszek Mulka
Original Assignee
Os Bad Rozwojowy Komputerowych
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Os Bad Rozwojowy Komputerowych filed Critical Os Bad Rozwojowy Komputerowych
Priority to PL20508978A priority Critical patent/PL108539B2/pl
Publication of PL205089A1 publication Critical patent/PL205089A1/pl
Publication of PL108539B2 publication Critical patent/PL108539B2/pl

Links

Landscapes

  • Small-Scale Networks (AREA)

Description

Przedmiotem wynalazku jest sposób i uklad wprowadzania danych do urzadzen cyfrowych, majacy zastosowanie w urzadzeniach pomiarowych i automatyce elektronicznej, a zwlaszcza w programowanych urza¬ dzeniach elektronicznych.Znany jest z polskiego opisu zgloszenia patentowego nr R 187481 elektroniczny uklad wprowadzania danych do urzadzen cyfrowych, którego istote stanowi blok skladajacy sie z dwóch bramek logicznych * polaczonych kaskadowo, kondensatora w torze sprzezenia zwrotnego i diody na wejsciu bramki.Znany jest takze z polskiego opisu patentowego nr 82128 uklad programowanego sterowania cyfrowego, posiadajacy zespól przekazników wykonawczych oraz zespól komutacyjny, do wejscia którego jest dolaczony przez przekaznik wzmacniacz, przy czym na wejsciu ma zespól formujacy impulsy oraz dzielnik czestotliwosci skladajacy sie z polaczonych ze soba dwustabilnych przerzutników, których sprzezenia zwrotne sa sterowane przez obwód przelaczajacy. Zespól komutacyjny ma na wyjsciu przekaznik polaczony równolegle z kondensato¬ rem, który steruje przerzutnikami zerowanymi podczas dzialania przekazników wykonawczych.Znane sa sposoby wprowadzania danych do odpowiednich czlonów ukladów cyfrowych np. licznika w których do tych czlonów dolacza sie generator i obserwujac wynik zliczania przerywa sie serie impulsów we wlasciwej chwili (W. Traczyk. „Uklady cyfrowe automatyki „WNT, 1976).Winnym rozwiazaniu z zakresu wprowadzania danych, informacje z szyny danych doprowadzane do ukladu cyfrowego np. rejestru, którego adres podaje sie na wejscie dekodera z oddzielnej szyny adresowej, wpisuje sie sygnalem „zero' podawanym na wejscie wpisujace przez bramke NOR sterowana z ukladu dekodera (J. Pienkos, J. Turczynski,„Uklady scalone TTL i ich zastosowanie", WKL, 1976).W sposobie wedlug wynalazku, kazdorazowo adresuje sie uklad z magistrali interfejsu przy pomocy deszyfratora, przy czym tylnym zboczem impulsu taktowego zmienia sie stan bistabilnego przerzutnika ijednoczesnie otwiera sie bramke, zas dane z magistrali interfejsu, kolejnym impulsem taktowym wpisuje sie do programowanego, cyfrowego ukladu i dalej tylnym zboczem tego kolejnego impulsu taktowego zmienia sie ponownie stan bistabilnego przerzutnika i jednoczesnie zamyka sie bramke dla nastepnych impulsów taktowych.2 108 539 W ukladzie realizujacym sposób wyjscie deszyfratora jest polaczone z wejsciem ustawiajacym bistabilnego przerzutnika, którego drugie ustawiajace wejscie jest polaczone z wyjsciem tego przerzutnika oraz z jednym wejsciem bramki, kolejno zas drugie wejscie tej bramki jest polaczone z taktowym wejsciem bistabilnego przerzutnika, a jej wyjscie jest polaczone z programowanym cyfrowym ukladem.Przedmiot wynalazku umozliwia programowanie ukladów i urzadzen cyfrowych z jednej tylko magistrali interfejsu, co ulatwia zastosowanie ich w cyfrowych systemach pomiarowych automatyki przemyslowej.Kazdorazowe wpisanie danych powoduje automatyczne rozadresowanie ukladu, co uniemozliwia niewlas¬ ciwe zaprogramowanie ukladu przez inne sygnaly przesylane przez magistrale interface. Dzieki temu eliminuje sie koniecznosc podawania rozkazów, rozadresowujacych i upraszcza konstrukcje ukladu programujacego.Przedmiot wynalazku jest uwidoczniony w przykladzie wykonania na rysunku przedstawiajacym schemat blokowy ukladu.Sposób wprowadzania danych do urzadzen cyfrowych, w którym z magistrala interfejsu 1 jest polaczony programowany, cyfrowy uklad 3, zasJbistabilny przerzutnik 4 jest sterowany impulsami taktowymi i impulsami zerujacymi.Z magistrali interfejsu 1 kazdorazowo adresuje sie uklad przy pomocy deszyfratora 2,przy czym tylnym zboczom impulsu taktowego zmienia sie stan bistabilnego przerzutnika 4 i jednoczesnie otwiera sie bramke 5, zas dane z magistrali interfejsu 1 kolejnym impulsem taktowym wpisuje sie do programowanego, cyfrowego ukladu 3 i dalej tylnym zboczem tego kolejnego impulsu taktowego zmienia sie ponownie stan bistabilnego przerzutnika 4 ijednoczesnie zamyka sie bramke dla nastepnych impulsów taktowych.Uklad wprowadzania danych do urzadzen cyfrowych zawiera magistrale interfejsu 1 laczaca jednoczesnie deszyfrator 2 i programowany, cyfrowy uklad 3. Wyjscie deszyfratora 1 jest polaczone z ustawiajacym wejsciem J bistabilnego przerzutnika 4 sterowanego impulsami taktowymi i impulsami zerujacymi. Drugie ustawiajace wejscie K jest polaczone z wyjsciem Qprzerzutnika 4 oraz zjednym wejsciem bramki 5 zas jej drugie wejscie jest polaczone z taktowym wejsciem T wspomnianego przerzutnika. Z kolei wyjscie bramki 5 jest polaczone z programowanym cyfrowym ukladem 3.Uklad wedlug wynalazku adresuje sie w magistrali interfejsu 1 przy pomocy deszyfratora 2 slowem adresowym tak, ze na wyjsciu deszyfratora 2 ustala sie wysoki poziom, a tylne zbocze impulsu taktowego zmienia stan bistabilnego przerzutnika 4 co otwiera bramke 5. Nastepujace po adresie slowo danych programujacych zostaje wpisane do cyfrowego ukladu 3 kolejnym impulsem taktowym, który jednoczesnie ponownie zmienia stan przerzutnika 4 do pozycji poczatkowej w wyniku czego zamyka sie bramke 5 i rozadresowuje sie cyfrowy programowany uklad 3.Zastrzezenia patentowe 1. Sposób wprowadzania danych do urzadzen cyfrowych, w którym z magistrala interfejsu jest polaczony deszyfrator i programowany cyfrowy uklad, zas bistabilny przerzutnik jest sterowany impulsami taktowymi i impulsami zerujacymi, znamienny tym, ze kazdorazowo z magistrali interfejsu (1) adresuje sie uklad (3) przy pomocy deszyfratora (2) przy czym tylnym zboczem impulsu taktowego zmienia sie stan bistabilnego przerzutnika (4) i jednoczesnie otwiera sie bramke (5) zas dane z magistrali interface (1), kolejnym impulsem taktowym wpisuje sie do programowanego, cyfrowego ukladu (3) i dalej tylnym zboczem tego kolejnego impulsu taktowego zmienia sie ponownie stan bistabilnego przerzutnika (4) itym samym zamyka sie bramke (5) dla nastepnych impulsów taktowych. 2. Uklad wprowadzania danych do urzadzen cyfrowych, zawierajacy bistabilny przerzutnik sterowany impulsami taktowymi i impulsami zerujacymi oraz magistrale interfejsu laczaca jednoczesnie deszyfrator i programowany cyfrowy uklad,: znamiennytym,ze wyjscie deszyfratora (2) jest polaczone z wejsciem (J) bistabilnego przerzutnika (4), którego drugie, ustawiajace wejscie (K) jest polaczone z wyjsciem (0) tego przerzutnika oraz z jednym wejsciem bramki (5), zas drugie jej wejscie jest polaczone z taktowym wejsciem (T) wspomnianego przerzutnika, z kolei zas wyjscie bramki (5) jest polaczone z programowanym, cyfrowym ukladem (3).Prac. Poligraf. UP PRL naklad 120 + 18 Cena 45 zl PL

Claims (2)

  1. Zastrzezenia patentowe 1. Sposób wprowadzania danych do urzadzen cyfrowych, w którym z magistrala interfejsu jest polaczony deszyfrator i programowany cyfrowy uklad, zas bistabilny przerzutnik jest sterowany impulsami taktowymi i impulsami zerujacymi, znamienny tym, ze kazdorazowo z magistrali interfejsu (1) adresuje sie uklad (3) przy pomocy deszyfratora (2) przy czym tylnym zboczem impulsu taktowego zmienia sie stan bistabilnego przerzutnika (4) i jednoczesnie otwiera sie bramke (5) zas dane z magistrali interface (1), kolejnym impulsem taktowym wpisuje sie do programowanego, cyfrowego ukladu (3) i dalej tylnym zboczem tego kolejnego impulsu taktowego zmienia sie ponownie stan bistabilnego przerzutnika (4) itym samym zamyka sie bramke (5) dla nastepnych impulsów taktowych.
  2. 2. Uklad wprowadzania danych do urzadzen cyfrowych, zawierajacy bistabilny przerzutnik sterowany impulsami taktowymi i impulsami zerujacymi oraz magistrale interfejsu laczaca jednoczesnie deszyfrator i programowany cyfrowy uklad,: znamiennytym,ze wyjscie deszyfratora (2) jest polaczone z wejsciem (J) bistabilnego przerzutnika (4), którego drugie, ustawiajace wejscie (K) jest polaczone z wyjsciem (0) tego przerzutnika oraz z jednym wejsciem bramki (5), zas drugie jej wejscie jest polaczone z taktowym wejsciem (T) wspomnianego przerzutnika, z kolei zas wyjscie bramki (5) jest polaczone z programowanym, cyfrowym ukladem (3). Prac. Poligraf. UP PRL naklad 120 + 18 Cena 45 zl PL
PL20508978A 1978-03-03 1978-03-03 Method and system for introducing data into digital appliances PL108539B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL20508978A PL108539B2 (en) 1978-03-03 1978-03-03 Method and system for introducing data into digital appliances

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL20508978A PL108539B2 (en) 1978-03-03 1978-03-03 Method and system for introducing data into digital appliances

Publications (2)

Publication Number Publication Date
PL205089A1 PL205089A1 (pl) 1979-03-26
PL108539B2 true PL108539B2 (en) 1980-04-30

Family

ID=19987895

Family Applications (1)

Application Number Title Priority Date Filing Date
PL20508978A PL108539B2 (en) 1978-03-03 1978-03-03 Method and system for introducing data into digital appliances

Country Status (1)

Country Link
PL (1) PL108539B2 (pl)

Also Published As

Publication number Publication date
PL205089A1 (pl) 1979-03-26

Similar Documents

Publication Publication Date Title
KR0133164B1 (ko) 반도체 소자의 입력 전이 검출회로
US5122738A (en) Integrated circuit having logic circuits with latch elements connectable in shift register configuration for testing
EP0720297A1 (en) A fast nor-nor PLA operating from a single phase clock
JPH03154290A (ja) 半導体装置
US5168181A (en) Spike filtering circuit for logic signals
US3536936A (en) Clock generator
US5394450A (en) Circuit for performing arithmetic operations
US5023486A (en) Logic output control circuit for a latch
JPH0738421A (ja) エラーチェック及び自己訂正を行えるデコードされたカウンタ
JPS634151B2 (pl)
PL108539B2 (en) Method and system for introducing data into digital appliances
US7504864B2 (en) Method for controlling the evaluation time of a state machine
US6028448A (en) Circuitry architecture and method for improving output tri-state time
US3380033A (en) Computer apparatus
US3488478A (en) Gating circuit for hybrid computer apparatus
CN1235158C (zh) 具有自复位指针的动态锁存接收器
RU2071168C1 (ru) Устройство для формирования импульсных команд
SU849187A1 (ru) Устройство дл формировани синхро-СигНАлОВ
SU1103352A1 (ru) Устройство дл формировани серий импульсов
RU2072567C1 (ru) Резервированная ячейка памяти
SU401011A1 (ru) Дискретный фильтр
SU1451843A1 (ru) Устройство дл формировани и подсчета числа импульсов в серии
PL104022B1 (pl) Uklad z nastawiana iloscia generowanych impulsow
RU1812636C (ru) Делитель частоты с переменным коэффициентом делени
KR0146531B1 (ko) 반도체 메모리장치