NL8205051A - Stelsel voor het besturen van de versterking van digitale signalen. - Google Patents
Stelsel voor het besturen van de versterking van digitale signalen. Download PDFInfo
- Publication number
- NL8205051A NL8205051A NL8205051A NL8205051A NL8205051A NL 8205051 A NL8205051 A NL 8205051A NL 8205051 A NL8205051 A NL 8205051A NL 8205051 A NL8205051 A NL 8205051A NL 8205051 A NL8205051 A NL 8205051A
- Authority
- NL
- Netherlands
- Prior art keywords
- counter
- address
- input
- digital
- data
- Prior art date
Links
- 230000003321 amplification Effects 0.000 title claims description 16
- 238000003199 nucleic acid amplification method Methods 0.000 title claims description 16
- 230000004044 response Effects 0.000 claims description 14
- 230000006870 function Effects 0.000 claims description 8
- 230000001960 triggered effect Effects 0.000 claims description 4
- 230000008859 change Effects 0.000 description 6
- 230000002238 attenuated effect Effects 0.000 description 4
- 238000000034 method Methods 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 230000000903 blocking effect Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000007689 inspection Methods 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 238000010791 quenching Methods 0.000 description 2
- 230000003044 adaptive effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000000977 initiatory effect Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000000171 quenching effect Effects 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 229920006395 saturated elastomer Polymers 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
- 210000000707 wrist Anatomy 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers
- H03G3/20—Automatic control
- H03G3/30—Automatic control in amplifiers having semiconductor devices
- H03G3/3089—Control of digital or coded signals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G11/00—Limiting amplitude; Limiting rate of change of amplitude ; Clipping in general
- H03G11/008—Limiting amplitude; Limiting rate of change of amplitude ; Clipping in general of digital or coded signals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers
- H03G3/002—Control of digital or coded signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/64—Circuits for processing colour signals
- H04N9/68—Circuits for processing colour signals for controlling the amplitude of colour signals, e.g. automatic chroma control circuits
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Control Of Amplification And Gain Control (AREA)
- Control Of Eletrric Generators (AREA)
- Complex Calculations (AREA)
- Television Receiver Circuits (AREA)
- Television Systems (AREA)
- Processing Of Color Television Signals (AREA)
Description
f ¥ VO 4003
Stelsel voor het besturen van_de Ye££terking_van_digitale_sijnalen.
De onderhavige uitvinding heeft betrekking op een stelsel voor het besturen van de versterking van digitale signalen en meer in het bijzonder op een voor digitale signalen bedoeld besturingsstelsel voor het introduceren van een variabele versterking, en waarin gebruik is gemaakt 5 van een digitaal geheugen.
In stelsels voor het verwerken van digitale signalen, zoals bij televisie-ontvangers het geval is waarbij het basisband-videosignaal digitaal wordt verwerkt, is het veelal gewenst om in responsie op een variabel door de kijker gegeven besturingssignaal 10 het digitale signaal te versterken of te verzwakken. Het chrominantie-signaal in een televisie-ontvanger kan bijvoorbeeld worden versterkt of verzwakt in afhankelijkheid van de instelling van een kleurenbesturings-signaal, teneinde de kijker de mogelijkheid te bieden om de kleurenver-zadiging in te stellen. Op soortgelijke wijze kan het luminantiesignaal 15 worden versterkt of verzwakt in afhankelijkheid van een door een kijker gegeven besturing, teneinde het beeldcontrast te veranderen.
Volgens een bekende techniek voor het versterken of verzwakken van een digitaal signaal, wordt het digitale signaal toegevoerd aan de adresingang van een digitaal geheugen. Het digitale geheugen is gepro-20 grammeerd met een dataconfiguratie waarbij elke adrespositie een waarde bevat die representatief is voor een ingangssignaalwaarde vermenigvuldigd met een versterkingsfactor. Een uitgangssignaal van het geheugen is aldus gelijk aan het produkt van het digitale ingangssignaal en deze versterkingsfactor.
25 Indien de versterkingsfactor onder alle bedrijfsomstandigheden een vaste waarde moet hébben kan in het bovengegeven voorbeeld voor het digitale geheugen gebruik worden gemaakt van een uitsluitend afleesbaar geheugen. Indien het gewenst is om de versterking van het stelsel te kunnen variëren kan gebruik worden gemaakt van een veranderbaar digitaal 30 geheugen, zoals een geheugen met vrije toegankelijkheid, dat bijvoorbeeld is beschreven in de Amerikaanse octrooiaanvrage 286.264 van 23 juli 1981.
In een inrichting zoals beschreven in deze oudere octrooiaanvrage, wordt een besturingssignaal dat representatief is voor de in het stelsel gewenste versterking, toegevoerd aan een microprocessor die is gepro-35 grammeerd om de gewenste dataconfiguratie voor het geheugen met vrijetoe- 8205051 . 1 -2- gankelijkheid beschikbaar te stellen. Een nieuw gevormde dataconfiguratie wordt in het vrij toegankelijke geheugen ingevoerd telkens wanneer het gewenst is om de versterking van het stelsel te veranderen. De microprocessor vormt één geheel met de daarin beschreven uivoeringsvormen, aange-5 ziende voor het vrij toegankelijke geheugen bestemde dataconfiguratie door de microprocessor wordt gevormd telkens wanneer de versterking van het stelsel moet worden veranderd. Het is echter gewenst om in staat te z^n de voor het vrij toegankelijke geheugen benodigde dataconfiguratie op een meer eenvoudige en economische wijze te kunnen genereren zonder dat daar-10 toe een microprocessor is vereist.
Volgens een aspect van de onderhavige uitvinding wordt een digitaal versterkingsbesturingsstelsel beschikbaar gesteld. In het stelsel is gebruik gemaakt van een vrij toegankelijk geheugen voor het opslaan van de de versterkfunctie bepalende gegevens. Een digitale adresreeks 15 wordt gegenereerd met een eerste snelheid. Verder wordt een digitale data-reeks gegenereerd met een tweede snelheid die in verband staat met de eerste snelheid en wel als een functie van de gewenste versterkingsfactor. Voorzieningen zijn getroffen om digitale datawaarden in het geheugen in te voeren waneer verschillende adreswaarden worden gegenereerd.
20 Volgens een verder aspect van de onderhavige uitvinding is in het besturingsstelsel voor het introduceren van een variabele versterking voor een digitaal signaal gebruik gemaakt van een digitaal geheugen teneinde voor de aangeboden digitale signalen een gewenste overdrachtskarak-teristiek beschikbaar te stellen. Het geheugen bevat een dataconfiguratie 25 die representatief is voor een aan zijn adresingangen aangeboden digi-taalsignaal wanneer dit is gewijzigd volgens de gewenste overdrachts-karakteristiek. De dataconfiguratie is een functie van een variabel be-sturingssignaal dat representatief is voor de nummerieke verhouding X/Y. Digitale pulstreinen worden geproduceerd met snelheden die representatief 30 zijn voor de verhouding tussen X en Y. Een van de digitale pulstreinen wordt gebruikt om een adresteller omhoog te laten tellen en de andere digitale pulstrein wordt gebruikt om een datateller omhoog te laten tellen. Wanneer de adresteller omhoog heeft geteld tot een nieuwe adreswaarde is bereikt, wordt die adreswaarde aangeboden aan de adresingang vein het 35 digitale geheugen. De geldende waarde van de datateller wordt dam ingevoerd in het digitale geheugen en wel in een positie waarvan het adres 8205051 '···' -3- is gegeven door de adresteller. Aldus wordt het geheugen geladen over het dynamische gebied van het Ingangssignaal van het stelsel. De in het geheugen opgeslagen dataconfiguratie is aldus representatief voor het pro-dukt van een ingangssignaal en een versterkingsfactor die is gerelateerd 5 aan de verhouding X/Y.
Volgens een verder aspect van de onderhavige uitvinding bevat dat gedeelte van de in het geheugen aanwezigedataconfiguratie dat overeenkomt met ingangssignalen die buiten het verwachte dynamische gebied van ingangssignalen zijn gelegen, buiten-bereik datawaarden waardoor effecten 10 van ruis en buiten het bereik komende ingangssignalen, op het weergegeven uitgangssignaal tot een minimum worden teruggebracht.
De uitvinding zal in het onderstaande nader worden toegelicht met verwijzing naar de tekening waarin: fig. 1 illustratief is voor een blokschema van een een vrij toe-15 gankelijk geheugen bevattend digitaal versterkingsbesturingsstelsel waarin de principes van de onderhavige uitvinding zijn toegepast; fig. 2 illustratief is voor een blokdiagram van een een vrij toegankelijk geheugen bevattend digitaal versterkingsbesturingsstelsel waarin de principes van de onderhavige uitvinding zijn toegepast en waar-20 bij voor ingangssignalen die buiten het verwachte dynamische gebied vallen, vooraf bepaalde, buiten-bereik uitgangssignalen teweeg worden gebracht; fig. 3 een tabel weergeeft ter illustratie van de werking van de inrichtingen volgens de figuren 1 en 2 wanneer het ingangssignaal moet 25 worden verzwakt; fig. 4 een tabel weergeeft ter illustratie van de werking van de inrichting volgens fig. 1 wanneer het ingangssignaal moet worden versterkt; fign. 5 en 6 grafische voorstellingen weergeven van de resultaten 30 die in de figuren 3 respectievelijk 4 zijn aangegeven; fign. 7a-7d illustratief zijn voor typerende overdrachtskarakteris-tieken van het versterkingsbesturingsstelsel volgens fig. 2; en fig. 8 illustratief is voor een overdrachtskarakteristiek van een adaptief versterkingsbesturingsstelsel dat volgens een verder aspect 35 van de onderhavige uitvinding is ingericht.
8205051 « Λ -4- Ιη fig. 1 is een digitaal versterkingsbesturingsstelsel weergegeven dat is ingericht op basis van de principes van de onderhavige uitvinding. Digitale versterkingsbesturingswoorden N en M waarvan de waarden representatief zijn voor x/Y, zijn zoals in het onderstaande zal worden be-5 handeld opgeslagen in een N/M vergrendeling of register 10. In dit voorbeeld bevat elk van de woorden N en M vier de woordlengte bepalende bits. De opgeslagen N en M woorden worden aangeboden aan de parallelin-gangen van respectievelijk een op N vooringestelde teller 12 en een op M vooringestelde teller 14. Elke teller is voorzien van een over-10 loop, of overdrachtsuitgangssignaal-uitgang CO, een parallel invoersig-naalingang L en een klokingang CLK. De CO-uitgang van de teller 12 is gekoppeld met de L-ingang van de teller 12 en met een klokingang CLK van een adresteller 16. De CO-uitgang van de teller 14 is gekoppeld met de L-ingang van de teller 14 en met een klokingang CLK van een datateller 15 18.
De paralleluitgangen van de adresteller 16 zijn gekoppeld met een ene ingang IN^ van een multiplexeerinrichting 22. Een videoingangssig-naal wordt aangelegd aan een tweede ingang INj van de multiplexeerinrichting 22. De uitgang van de multiplexeerinrichting 22 is gekoppeld 20 met de adresingang van een vrij toegankelijk geheugen 20. De overdracht-uit signaaluitgangen CO van de adres- en data-tellers zijn gekoppeld met de respectievelijke ingangen van een OF-poort 32 waarvan een uitgang is gekoppeld met de terugzetingangen R van de tellers 16 en 18 , alsook met de terugzetingang R van een RS-flip-flop 30.
25 Een signaal "START" wordt aangeboden aan de zetingang S van de flip-flop 30. De Q-uitgang van de flip-flop 30 is gekoppeld met de K-ingang van de multiplexeerinrichting 22, de M-ingang van het vrij toegankelijk geheugen 20 en met de ene ingang van een EN-poort 44. De uitgang van de EN-poort 44 is gekoppeld met de CLK-ingangen van de tellers 12 en 30 14. Een kloksignaal wordt aangeboden aan de tweede ingang van de EN-poort 44 en aan de ingang van een inverter 42. De uitgang van de inverter 42 is gekoppeld met een ene ingang van de EN-poort 40 waarvan de andere ingang is gekoppeld met de CO-uitgang van de op N vooringestelde teller 12. De uitgang van de EN-poort 40 is gekoppeld met de ingang SCHRYF PULS-in-35 gang van het vrij toegankelijke geheugen 20. Het vrij toegankelijk geheugen 20 heeft twee werkmodi: lezen en schrijven. In de leesmodus is 8205051 -5- het vrij toegankelijke geheugen werkzaam om een aangeboden digitaal video ingangssignaal te versterken of te verzwakken- In de schrijfmodus wordt de dataconfiguratie van het vrij toegankelijke geheugen veranderd om daarna het aangeboden digitale videosignaal met een andere verster-5 kingsfactor te versterken of te verzwakken. In de leesmodes wordt de flip-flop 30 teruggezet en aan de Q-uitgang daarvan wordt een laag uitgangssignaal afgegeven. pit lage signaal kiest de ingang IN2 van de multi iplexeer inrichting 22 die het digitale video-signaal vervolgens via de uitgang van de multiplexeerinrichting koppelt met de digitale video-in-10 gangssignaalaansluiting IN^. Het lage signaal aan de Q-uitgang blokkeert tevens de EN-poort 44 waardoor wordt verhinderd dat kloksignalen de CLK-ingangen van de op N vooringestelde teller 12 en de op M vooringestelde teller 14 bereiken. Het lage Q-signaal is tevens werkzaam om het vrij toegankelijke geheugen in de leesmodus in te stellen zodat het digitale 15 video-ingangssignaal dat aan zijn adresingang wordt aangeboden de geheu-genposities kiest die aan de uitgang van het vrij toegankelijke geheugen 20 worden uitgelezen. Het digitale video-ingangssignaal wordt daardoor versterkt of verzwakt volgens de versterkingsfactor die is voorgesteld door de dataconfiguratie die in het vrij toegankelijke geheugen 20 is 20 opgeslagen.
Wanneer het gewenst is om de versterkingsfactor van het vrij toegankelijke geheugen 20 te veranderen worden nieuwe waarden van N en M ingevoerd in de N/M grendelketen 10. De nieuwe waarden van N en M worden aangeboden aan de ingangen van de op N vooringestelde teller 12 en de 25 op M vooringestelde teller 14 en deze waarden worden in deze tellers ingevoerd. Vervolgens wordt een signaal START aangeboden aan de flip-flop 30, waardoor deze wordt gezet, als gevolg waarvan het Q-signaal hoog wordt. Dit hoge Q-signaal kiest de ingang IN^ van de multiplexeerinrichting 22, zodat de uitgang van de adresteller 16 is doorverbonden met de 30 adresingang van het vrij toegankelijke geheugen 20. Het hoge Q-signaal is tevens werkzaam om het vrij toegankelijke geheugen 20 in zijn schrijfmodus in te stellen, waarbij een ingang van de EN-poort 44 wordt voorbereid. De op respectievelijk N en M vooringestelde tellers 12 en 14 worden thans geladen met de N en M waarden, waarbij de adres- en datatellers 35 voordien op nul zijn teruggezet en wel op een wijze die in het onderstaande nader zal worden beschreven.
8205051 » » -6-
De EN-poort 44 is thans doorlatend zodat kloksignalen naar de CLK-ingangen van de tellers 12 en 14 worden doorgelaten. De op N vooringestelde teller 12 begint vanaf de beginwaarde N omhoog te tellen en de op M vooringestelde teller 14 begint vanaf zijn beginwaarde M eveneens 5 omhoog te tellen. Wanneer de tellers N en M zijn uitgevoerd in de vorm van vier-bit tellers zal de op N vooringestelde teller eventueel vanaf zijn maximum telwaarde van 1111^ overgaan in een overlooptoestand op welk moment een overdracht-uitpuls aan zijn CO uitgang teweeg wordt gebracht. Door de overdracht-uitpuls wordt bewerkstelligd dat datateller 18 10 met een stap omhoog telt, terwijl tevens de M waarde wordt ingevoerd in de op M vooringestelde, teller 14. De cyclus wordt hierna herhaald waarbij de datateller 18 telkens 'één stap omhoog telt wanneer de op M vooringestelde teller 14 overloopt. De op N vooringestelde teller is op een soortgelijke wijze werkzaam, waarbij vanaf zijn beginwaarde N omhoog wordt ge-15 teld en bij de klokcyclus volgend op zijn maximale telwaarde IIH2 deze teller overloopt. Wanneer de teller 12 overloopt wordt de adresteller 16 met een stap omhoog geteld en de N waarde wordt opnieuw ingevoerd in de teller 12. Het overloopsignaal van de op N vooringestelde teller 12 houdt gedurende een volledige klokcyclus aan. Gedurende de tweede helft van het 20 overloopsignaal is het geïnverteerde kloksignaal zoals afgegeven door de inverter 42, hoog, en de twee ingangen van de EN-poort worden voorbereid. De EN-poort 40 produceert op dit moment een puls waardoor.de waarde van datateller 18 wordt opgeslagen in het vrij toegankelijke geheugen 20 en wel in de geheugenpositie die is bepaald door de waarde van de adrestel-25 Ier 16.
Het vrij toegankelijke geheugen 20 wordt continu op deze wijze geladen waarbij de waarde van de datateller 18 in opeenvolgende geheugen-posities wordt ingevoerd bij elke klokcyclus waarbij de adresteller 16 een stap omhoog telt. Wanneer de adresteller 16 een uitgangswoord heeft 30 gevormd waarvan de lengte dezelfde is als die van het adreswoord van het vrij toegankelijke geheugen, worden opeenvolgende geheugenposities geladen totdat ofwel de datateller, ofwel de adresteller overloopt. Indien bijvoorbeeld het adreswoord van het vrij toegankelijke geheugen 20 een lengte bezit van acht bits, is voor de adresteller 16 een acht-bit teller 35 gekozen. Indien de datateller 18 niet omhoog telt met een snelheid groter dan die van de adresteller 16, zal de adresteller 16 eventueel zijn 8205051 -7- maximale telwaarde (en het laatste RAM adres) van 11111111^ bereiken voordat de datateller 18 overloopt. Het vrij toegankelijke geheugen 20 zal dan volledig zijn geladen en de volgende puls die aam de CLK ingang van de adresteller 16 wordt aangeboden zal tot gevolg hebben dat de 5 teller 16 overloopt, waardoor aan de overdracht-uit uitgang CO van de teller een puls teweeg wordt gebracht. Deze puls wordt via de OF-poort 32 doorgelaten teneinde zowel de adresteller, alswel de datateller op nul terug te zetten, waarbij de flip-flop 30 eveneens wordt teruggezet. Het Q-signaal van de flip-flop 30 zal nu lager worden, waardoor de klok-10 poort 44 blokkerend wordt, het vrij toegankelijke geheugen 20 in zijn leesmodus wordt gezet, en opnieuw de ingamg IN^ vam de multiplexeerin-richting 22 wordt gekozen zodat de verwerking vam het digitale videosignaal door het vrij toegankelijke geheugen 20 met een nieuwe dataconfi-guratie wordt hervat. Het zal tevens duidelijk zijn dat indien de data-15 teller 18 overloopt voordat de adresteller 16 overloopt, de overdracht-uitpuls van de datateller 18 eveneens werkzaam zal zijn om zowel de adresteller, alswel de datateller, alswel de flip-flop 30 terug te zetten.
Bij de uitvoeringsvorm volgens fig. 1 zijn de op respectievelijk N en op M vooringestelde tellers 12 en 14 werkzaam om vanaf de respec-20 tievelijke N en M waarden omhoog te tellen. De versterking X/Y van het vrij toegankelijk geheugen 20 wordt hierna berekend als {NQp-N) / (MQp-M), waarbij NQp en MQp de respectievelijke telwaarden zijn waarbij de desbetreffende tellers overlopen. Wanneer de tellers 12 en 14 zijn uitgevoerd als vier-bit tellers zijn NQp en MQp elk gelijk aan 16. Wanneer 25 aldus bijvoorbeeld het vrij toegankelijke geheugen 20 een versterking moet introduceren van 2/3 is (NQp-N)/(MQp-M) gelijk aan 2/3. Met NQp en Mop gelijk aan 16, zullen de waarden van 14 voor N en 13 voor M aan deze gelijkheid voldoen. Een voorbeeld van de werking van de inrichting volgens fig. 1 voor N = 14 en M * 13 is geillustreerd door de tabel volgens 30 fig. 3.
In eerste aanleg wordt een waarde van 14 ingevoerd in de op N vooringestelde teller 12 en wordt een waarde van 13 ingevoerd in de op N vooringestelde teller 14 zoals is aangegeven in de linkerzijde van fig. 3.
Zowel de adresteller alswel de datateller zijn teruggezet op nul en het 35 vrij toegankelijke geheugen 20 wordt in zijn schrijfmodus gebracht. Op 8205051 -8- het moment waarop de eerste klokpuls 70 verschijnt telt de op N vooringestelde teller 12 omhoog tot 15 en de op M vooringestelde teller 14 telt omhoog tot 14. De volgende klokpuls 72 doet de op N vooringestelde teller omhoog tellen waarbij een overdracht-uit puls teweeg wordt ge-5 bracht die werkzaam is om de adresteller tot één omhoog te laten tellen. De klokpuls 72 is tevens werkzaam om de op N vooringestelde teller 14 op de waarde 15 te brengen. De op N vooringestelde teller 12 wordt opnieuw geladen met een waarde van 14 en tijdens de tweede helft van de klokcyclus wordt een schrijfpuls 73 teweeggebracht. De waarde van de 10 datateller, zijnde nul, wordt nu ingeschreven in het vrij toegankelijke geheugen en wel in de adrespositie 1.
De volgende klokpuls 74 doet de op N vooringestelde teller 12 tot 15 omhoog tellen en heeft tot gevolg dat de op M vooringestelde teller 14 een overdracht-uit puls teweegbrengt. Deze overdracht-uit puls doet 15 de datateller tot 1 omhoog tellen waarbij de op N vooringestelde teller 14 opnieuw wordt geladen met een waarde 13. De volgende klokpuls 76 doet de op M vooringestelde teller 14 omhoog tellen tot 14, en is tevens werkzaam om de op N vooringestelde teller 12 een overdracht-uit puls te laten produceren. Deze overdracht-uit puls doet de adresteller tot 2 20 omhoog tellen, waarbij een waarde van 14 opnieuw in de op N vooringestelde teller 12 wordt ingevoerd. Gedurende de tweede helft van deze klokcyclus wordt een schrijfpuls 77 teweeggebracht waardoor een waarde van 1 afkomstig van de datateller, wordt ingevoerd in het vrij toegankelijke geheugen 20 en wel in de adrespositie 2.
25 Twee klokcycli later is de klokpuls 80 werkzaam om de beide als deler werkzame tellers te doen overlopen, de adresteller tot de waarde 3 omhoog te laten tellen en de datateller tot de waarde 2 omhoog te laten tellen. De volgende schrijfpuls 81 is werkzaam om een waarde 2 in het vrij toegankelijke geheugen 20 in te schrijven in de adresposi-30 tie 3.
Het vrij toegankelijke geheugen 20 wordt continu op deze wijze geladen. Het blijkt dat de adresteller 16 bij elke twee klokcycli omhoog telt en dat de datateller 18 bij elke drie klokcycli omhoog telt. De adresteller en de datateller tellen aldus omhoog als gevolg van puls-35 treinen met snelheden die representatief zijn voor de X/Y versterkings-verhouding die in dit voorbeeld 2/3 is.
8205051 -9-
Uiteindelijk wordt een datawaarde 169 door de schrijfpuls 85 Ingevoerd inde RAM adrespos it±e 255iiVee klokpuls intervallen later is de klokpuls 88 werkzaam om de op N vooringestelde teller 12 een overdracht-uit puls te laten produceren. Deze overdracht-uit puls doet de adresteller 16 om-5 hoog tellen zodat deze op zijn beurt een overdracht-ult puls produceert. Deze laatstbedoelde overdracht-uit puls is werkzaam om de adresteller alsook de datateller op nul terug te zetten terwijl tevens de flip-flop 30 volgens fig. 1 wordt teruggezet, waardoor het stelsel in de leesmodes is teruggébracht.
10 De adres- en datawaarden van fig. 3 zijn in fig. 5 grafisch weer gegeven door de trapvormige golfvorm 120. De langs deze golfvorm 120 getekende onderbroken lijn stelt de helling van de trapvormige golf voor en uit inspectie blijkt dat een uitgangssignaal y gelijk aam 2/3 van x zijnde het ingangssignaal teweeg wordt gebracht, waarbij het in-15 gangssignaal is aangegeven door de abscis-waardeien het uitgangssignaal is aangegeven door de cordinaatwaarden in deze figuur. Het blijkt dat de versterking gelijk is aan 2/3.
Figuur 4 die soortgelijk is aan fig. 3 is illustratief voor de werking van de uitvoeringsvorm volgens fig. 1 en wanneer een versterking 20 groter dan de eenheid is geintroduceerd, waarbij de datateller met een hogere snelheid omhoog telt dan de adresteller. De op N vooringestelde vier-bit teller 12 begint te tellen vanaf een beginwaarde 13 en de op M vooringestelde vier-bit teller 14 begint omhoog te tellen vanaf een waarde 15. Wanneer deze waarden worden ingevoerd in de uitdrukking 25 (N -N)/(M -M) ontstaat de uitdrukking (16-13)/(16-15) ofwel X/Y*3/l**3. Or Or
Uitgaande van de begin waarden van 13 en 15, telt de op N vooringestelde teller 12 omhoog tot 14 en de op M vooringestelde teller 14 telt omhoog teneinde als gevolg van de eerste klokpuls 90 een overdracht-uit puls teweeg te brengen. Deze overdracht-uit puls doet de data-30 teller omhoog tellen tot 1, waarbij de op N vooringestelde teller 14 opnieuw wordt geladen met de waarde 15. Bij de volgende klokpuls 92 telt de op N vooringestelde teller 12 omhoog tot 15 waarbij de op M vooringestelde teller. 14 een overdracht-uit puls teweeg brengt als gevolg waarvan de datateller tot 2 omhoog telt en de op M vooringestelde teller 14 .
35 opnieuw wordt geladen met een waarde 15. Bij de derde klokpuls 94 produceren de beide vooringestelde tellers een overdracht-uit puls, waardoor 8205051 -10- de datateller tot 3 en de adresteller tot 1 omhoog telt. Gedurende de volgende halve klokcyclus ontstaat een schrijfpuls 95 als gevolg waarvan een waarde van 3 wordt ingeschreven in de geheugenadrespositie 1. De vooringestelde tellers worden opnieuw geladen tot hun beginwaarden en de 5 telcyclus gaat voort. Drie klokcycli later telt de adresteller omhoog tot 2 terwijl de datateller omhoog telt tot 6. De schrijfpuls 101 schrijft dan de waarde 6 in de geheugenadrespositie 2 in.. Tenslotte hebben bij- een klokpuls 108 de adresteller en de datateller een telwaarde bereikt van respectievelijk 85 en 255. Een schrijfpuls 109 voert een waarde van 255 10 in in de geheugenadrespositie 85. Bij de direct volgende klokpuls 110, brengt de op M vooringestelde teller 14 een overdracht-uit puls teweeg die op zijn beurt de datateller omhoog doet tellen zodat deze een overdracht-uit puls teweegbrengt. De vanaf de datateller afkomstige puls is werkzaam om zowel de adresteller alswel de datateller, alsook de flip-flop 15 30 terug te zetten waardoor het stelsel volgens fig. 1 weer in de lees- modus is teruggekeerd.
De RAM adreswaarde en de datawaarde volgens fig. 4 zijn in fig. 6 grafisch weergegeven door de trapvormige golf 130. Deze trapvormige golf is een benadering van de door een rechte lijn voorgestelde overdrachts-20 functie y = 3x waarin y het uitgangssignaal en x het ingangssignaal in fig. 6 voorstellen. Uit inspectie blijkt dat de versterking gelijk is aan 3.
Een tweede uitvoeringsvorm vein een digitaal versterkingsbesturings-stelsel waarin de principes van de onderhavige uitvinding zijn toegepast 25 voor een televisie-ontvanger, is weergegeven in fig. 2. Componenten van de in fig. 2 weergegeven inrichting die reeds in verband met fig. 1 zijn beschreven hebben dezelfde verwijzingssymbolen en een verdere beschrijving daarvan is achterwege gelaten.
Bij de inrichting volgens fig. 2 is gebruik gemaakt van acht 30 schakelaars via welke de vier-bit signalen M en N kunnen worden aangeboden aan de N/M grendelketen 10. In een televisie-ontvanger kunnen de N en M schakelaars bijvoorbeeld zijn ondergebracht in een gestapelde wa-felschakelaar die vanuit een gemeenschappelijke as wordt bediend zodat de schakelcontacten in voorafbepaalde volgorden kunnen openen en sluiten 35 wanneer deze as wordt verdraaid. Door de N en M schakelaars beschikbaar gestelde signalen worden aangeboden aan A-ingangen van een A-B comparator 8205051 -11- 50. De uitgangen van de N/M grendelketen 10 zijn gekoppeld met de B-in-gangen van de comparator 50. Evenals bij de inrichting volgens fig. 1 het geval was zijn de N en M uitgangen van de grendelketen 10 gekoppeld met respectievelijk de ingangen van de op N vooringestelde teller 12 en 5 de op M vooringestelde teller 14. De A B uitgang van de comparator 50 is gekoppeld met een ene ingang van een EN-poort 52. Een controlepulssignaal dat wordt afgegeven door een voor een televisie-ontvanger bedoelde afbuigketen 70, wordt toegevoerd aan een tweede ingang van de EN-poort 52. De uitgang van de EN-poort 52 is gekoppeld om de ingang van de gren-10 delketen 10 voor te bereiden, alsook om de ingangen S van twee R-S-flip-flop 30 en 54 te zetten. De Q-uitgang van de R-S-flip-flop 54 is gekoppeld met de terugzetingang R van de flip-flop 54 en met de ingangen van de OF-poorten 56 en 58. De overdracht-uit uitgang CO van de op N vooringestelde teller 12 is gekoppeld met een tweede ingang van de OF-poort 56, 15 met de CLK ingang van de adresteller 16 en met een ingang van de EN-poort 40. De uitgang van de OF-poort 56 is gekoppeld met de laadingang L van de op N vooringestelde teller 12. De overdracht-ult uitgang CO van de op H vooringestelde teller 14 is gekoppeld met de CLK ingang van de data-teller 18 en met een tweede ingang van de OF-poort 58. De uitgang van de 20 OF-poort 58 is gekoppeld met de laadingang L van de op M vooringestelde teller 14.
De Q-uitgang van de R-S-flip-flop 30 is gekoppeld met de ene ingang van een EN-poort 48, met de kiesingang IN^ van de multiplexeerin-richting 22 en met de moduskiesingang M van het vrij toegankelijke ge-25 heugen 20. De uitgang van de EN-poort 48 is gekoppeld met de ingangen CLK van de tellers 12 en 14. Een kloksignaal wordt aangeboden aan een tweede ingang van de EN-poort 48 en aam de ingang van de inverter 42.
De overdracht-uit uitgang CO van de datateller 18 is gekoppeld met de ingang S van de R-S-flip-flop 62. De uitgang Q van de flip-flop 62 30 is gekoppeld met de laadingang van de datateller 18. De uitgang van de EN-poort 40 is gekoppeld met een ene ingang van een OF-poort 46. De uitgang van de inverter 42 is gekoppeld met een tweede ingang van de EN-poort 40. De uitgang CO van de adresteller 16 is gekoppeld met de terug-zetingangen R van de datateller 18, de flip-flop 62, de adresteller 16, 35 de flip-flop 30 en met een tweede ingang van een OF-poort 46 .Deuitgang van 8205051 -12- de OF-poort 46 is gekoppeld met de schrijfpulsingang SCHRIJF POLS van het vrij toegankelijke geheugen 20.
Een buiten-bereik databuffer 60 is gekoppeld met de parallelle ingangen van de datateller 18. Een uitgang van een AVR stelsel 80 is 5 gekoppeld met de ingang van een buiten-bereik datagenerator 64 waarvan uitgangen zijn gekoppeld met ingangen van de buffer 60.
Wanneer het in fig. 2 weergegeven stelsel een aan de ingang IN^ van de multiplexeerinrichting 22 aangeboden videosignaal verwerkt,is de flip-flop 30 teruggezet en de uitgang Q daarvan geeft een laag signaal af. 10 Dit lage signaal kiest de ingang IN^ van de multiplexeerinrichting 22 teneinde het videosignaal toe te voeren aan de adresingang van het vrij toegankelijke geheugen 20, de EN-poort 48 blokkerend te maken, te verhinderen dat kloksignalen de ingangen CLK bereiken van de op N vooringestelde teller 12 en van de op M vooringestelde teller 14, terwijl tevens het 15 vrij toegankelijke geheugen in zijn leesmodus wordt ingesteld.
De versterking van het stelsel wordt veranderd door verschillende exemplaren van de M en N schakelaars te openen en te sluiten. Teneinde te verhinderen dat het verwerken van het videosignaal wordt onderbroken, is het gewenst om het vrij toegankelijke geheugen 20 gedurende een niet-20 actieve periode van het videosignaal, zoals het verticale doofinterval, te beladen. Aldus wordt de controlepuls die een verandering van de versterking inleidt aan het begin van het verticale doofinterval door de televisie-afbuigketen 70 teweeggebracht. Indien de standen van de M en N schakelaars niet zijn veranderd zullen de signalen zoals aangeboden aan de 25 ingangen A van de comparator 50 dezelfde zijn als de signalen die door de N/M grendelketen 10 zijn vastgehouden en die worden aangeboden aan de ingangen B van de comparator. Dan zal gelden dat A=B en het signaal dat aan de uitgang A=B van de comparator 50 ontstaat zal laag zijn. Wanneer de controlepuls wordt aangeboden aan een ene ingang van de EN-poort 52 zal 30 aldus het lage signaal A=B dat aan de andere poortingang wordt aangeboden deze poort blokkerend maken, de werking van het vrij toegankelijke geheugen 20 volgens de leesmodus ononderbroken zal voortgaan.
Wanneer een of meer van de N en M schakelaars zijn ingesteld om de versterking van het stelsel te veranderen, zullen de signalen aange-35 boden aan de ingangen A van de comparator verschillen van die welke wor- 8205051 -13- den aangeboden aan de ingangen B. In die situatie zal niet langer gelden dat A=B, en het signaal aan de uitgang AsB zal hoog worden. Wanneer de volgende controlepuls aankomt, zal de EN-poort 52 een puls START teweegbrengen, waardoor de nieuwe N en M schakelaarwaarden in de N/H grendel-5 keten 10 worden vastgehouden, en de flip-flop 30 en 54 worden gezet om een versterkingsverandering in te leiden. De flip-flop 54 is werkzaam om de op N en op M vooringestelde tellers 12 en 14 te starten. Wanneer de flip-flop 54 is gezet, wordt de uitgang Q daarvan hoog, waardoor een puls teweeg wordt gebracht die via de respectievelijke OF poorten 56 en 10 58 wordt aangeboden aan de laadingangen L van de tellers 12 en 14. Door deze laadpuls worden de nieuwe waarden van N en M ingevoerd in de op respectievelijk N en M vooringestelde tellers 12 en 14. De uitgang Q van de flip-flop 54 is gekoppeld met de terugzetingang van de flip-flop 54, zodat de flip-flop zichzelf zal terugzetten.
15 Wanneer de flip-flop 30 is gezet, kiest het uitgangssignaal Q
daarvan de ingang INj van de multiplexeerinrichting 22 waarbij de uitgang van de adresteller 16 wordt gekoppeld met de adresingang van het vrij toegankelijke geheugen 20. Het uitgangssignaal Q van de flip-flop 30 stelt tevens het vrij toegankelijke geheugen 20 in de schrijfmodus, en 20 maakt de EN-poort 48 doorlatend. Hierdoor kunnen kloksignalen via de EN-poort 48 de op respectievelijk N en M vooringestelde tellers 12 en 14 bereiken, welke tellers werken op de in verband met fig. 1 aangegeven wijze. Overdracht-uit signalen afkomstig van de op M vooringestelde teller 14 doen de datateller 18 omhoog tellen, en daarbij wordt de waarde M 25 opnieuw in de teller 14 ingevoerd. Overdracht-uit signalen afkomstig van de op N vooringestelde teller 12 doen de adresteller 16 omhoogtellen, voeren opnieuw de waarde n in de teller 12 in, en bewerkstelligen dat klokpulsen aan de schrijfpulsingang van het vrij toegankelijke geheugen 20 worden aangeboden gedurende de tweede helft van elke klokcyclus. In-30 dien de versterking van het stelsel kleiner dan of gelijk aan de eenheid moet zijn, zal de adresteller 16 de maximale RAM adreswaarde bereiken voordat de datateller 18 is overgelopen. Op dat moment zal elke RAM adrespositie zijn beladen met een datawaarde en de volgende overdracht-uit puls afkomstig van de op N vooringestelde teller 12 zal tot gevolg 35 hebben dat de adresteller 16 overloopt, waarbij een overdracht-uit puls aan zijn uitgang CO teweeg wordt gebracht. Deze overdracht-uit puls zet 8205051 -14- de datateller en de adresteller terug en deze puls wordt tevens via de OF-poort 46 toegevoerd aan de schrijfpulsingang van het vrij toegankelijke geheugen 20. Deze schrijfpuls is nu werkzaam om de waarde nul corresponderende met een teruggezette datateller in te voeren in de adresposi-5 tie nul van het vrij toegankelijke geheugen 20. De overdracht-uit puls is tevens werkzaam om de flip-flop 30 terug te zetten, waardoor het uitgangssignaal Q daarvan laag wordt. Dit lage uitgangssignaal Q kiest de ingang van de multiplexeerinrichting 22 en brengt het vrij toegankelijke geheugen 20 terug in zijn leesmodus zodat het videosignaal met de 10 nieuwe versterkingsfactor kan worden verwerkt.
Indien de nieuwe versterkingsfactor groter is dan de eenheid zal de datateller 18 overlopen voordat de adresteller 16 de hoogst mogelijke RAM adreswaarde heeft bereikt. Aangezien de datawaarde in de overblijvende adresposities corresponderen met signaalniveaus die vallen buiten 15 het verwachte dynamische bereik van het ingangsvideosignaal dat wordt verwerkt, worden buiten-bereik datawaarden ingevoerd in de resterende RAM adresposities. Zulks geschiedt in responsie op het overdracht-uitsig-naal dat teweeg wordt gebracht aan de uitgang CO van de datateller 18. Dit signaal zet de flip-flop 62, waardoor de uitgang O van de flip-flop 20 62 bewerkstelligt dat een buiten-bereik datawaarde zoals afkomstig van de buffer 60 wordt ingevoerd in de datateller 18. Wanneer aan de laadingang van de datateller 18 een hoog signaal wordt aangeboden zullen overdracht-uit pulsen die worden aangeboden aan de ingang CLK van de teller geen invloed op de werking vein deze teller hebben. Hierdoor wordt ver-25 hinderd dat de datateller 18 omhoog telt, waarbij is verzekerd dat de buiten-bereik datawaarde vastgehouden blijft. De adresteller zal verder gaan met het omhoog tellen als gevolg van de overdracht-uit pulsen van de op N vooringestelde teller 12. Gedurende de tweede helft van elke klokcyclus produceert de EN-poort 40 een klokpuls voor de schrijfpulsingang 30 van het vrij toegankelijke geheugen welke puls via de OF-poort 46 daar naar toe wordt geleid. Als gevolg hiervan wordt de buiten-bereik datawaarde die is vastgehouden door de datateller 18 ingevoerd in de overblijvende RAM adresposities als de adresteller langs deze overblijvende RAM adressen verder omhoog telt. Nadat de laatst RAM adrespositie is 35 beladen, is de overdracht-uit puls afkomstig van de adresteller 16 werkzaam om de flip-flop 62 en de adresteller, alsook de datateller terug te 8205051 -15- zetten. De overdracht-uitpuls ls tevens werkzaam om een waarde nul in te voeren in de adrespositie nul van het vrij toegankelijke geheugen 20, de flip-flop 30 terug te zetten, en het stelsel te doen terugkeren naar de leesmodus teneinde het videosignaal te verwerken.
5 De werking van het versterkingsbesturingsstelsel volgens fig. 2 zal nader worden verduidelijkt met verwijzing naar de overdrachtskarakte-ristieken volgens fig. 7. Fig. 7a stelt de overdrachtskarakteristiek 142 van het vrij toegankelijke geheugen 20 voor wanneer daarin data zijn ingevoerd waardoor een versterking gelijk aan de eenheid is gegeven. In deze 10 situatie bevat elke RAM adrespositie een datawaarde die gelijk is aan de adreswaarde. De hoogst mogelijke RAM adrespositie n bevat een datawaarde m, die gelijk is aan de waarde n.
Fig. 7B stelt de overdrachtkarakteristiek 144 van het vrij toegankelijke geheugen voor wanneer een versterking moet worden geintrodu-15 ceerd die kleiner is dan de eenheid. In deze situatie bevat de hoogste RAM adrespositie n een datawaarde die kleiner is dan de maximaal toelaatbare datawaarde m.
Fig. 7C stelt de overdrachtskarakteristiek 146 van het vrij toer gankelijke geheugen voor wanneer de te introduceren versterking de waarde 20 twee heeft. In deze situatie zal een vrij toegankelijk geheugen met een capaciteit van η x n worden beladen met de maximum datawaarde n wanneer het adres een waarde n/2 heeft bereikt. Daarna vallen hogere adreswaarden buiten het verwachte dynamische bereik van het ingangssignaal; aangezien de versterking is ingesteld op een waarde twee wordt verwacht dat het 25 ingangssignaal een waarde n/2 niet zal overschrijden. In de situatie zoals geïllustreerd in fig. 7C worden adresposities boven n/2 beladen met een buiten-bereik datawaarde n, waardoor het versterkingsbesturingsstelsel zich gedraagt als een verzadigde versterker. Ingangssignalen met een niveau hoger dan de verwachte maximale waarde van n/2 brengen uitgangs-30 signalen teweeg die zijn geklemd aan de extreme waarde van het dynamische bereik van het stelsel. Hierdoor zullen de pieken van een buiten-bereik ingangssignaal doeltreffende worden afgekapt. ·
In een speciaal stelsel kan het mogelijk zijn om het niveau van het aan het versterkingsbesturingsstelsel aangeboden ingangssignaal te 35 regelen zodanig dat waardevolle signalen nimmer het daarvoor verwachte dynamische bereik zullen overschrijden. Signaalniveaus die buiten het 8205051 -16- dynamische bereik vallen kunnen worden behandeld als valse signalen zoals bijvoorbeeld worden veroorzaakt door impulsruis. Daarom kan het gewenst zijn om signalen die buiten het verwachte dynamische bereik van het ingangssignaal vallen volgens een sprongfunctie te verzwakken teneinde 5 dergelijke pulsverstoringen te elimineren. Fig. 7D stelt de overdrachts-karakteristiek voor van het vrij toegankelijke geheugen wanneer een versterking wordt geïntroduceerd gelijk aan twee, en zoals is voorgesteld door de lijn 150 die een maximale datawaarde n bereikt voor een adreswaarde n/2. Aangezien ingangssignalen groter dan een waarde n/2 moeten 10 worden behandeld als stoorsignalen en moeten worden geëlimineerd, zijn de buiten-bereik datawaarden die worden ingevoerd in de overblijvenden RAM adresposities op een zeer laag niveau, hetgeen is voorgesteld door de lijn 152. Aldus wordt bereikt dat impulsruis die buiten het verwachte dynamische bereik van het ingangssignaal uitkomt een uitgangssignaal met 15 slechts een laag niveau teweeg zal brengen, ofwel in het geheel geen uitgangssignaal tot gevolg heeft.
Het versterkingsbesturingsstelsel van fig. 2 kam tevens adaptief werkzaam zijn als een functie van het niveau van het ingangssignaal.
Twee veel voorkomende signaaltoestanden bij een televisie-ontvanger zijn 20 bijvoorbeeld zwakke, veel ruis bevattende signalen en sterke betrekkelijk ruis-vrije signalen. Het versterkingsbesturingsstelsel volgens fig. 2 kan zodanig werkzaam zijn dat voor elk van deze signaaltoestanden de meest gewenste overdrachtskarakteristiek is gegeven. Wanneer het AVR systeem 80 van de televisie-ontvanger bijvoorbeeld betrekkelijk zwakke 25 signalen ontvangt, wordt een besturingssignaal teweeggebracht waardoor wordt bewerkstelligd dat de buiten-bereik datagenerator 64 een signaal ontwikkelt corresponderende met een gemiddeld signaalniveau. De buiten-bereik databuffer 60 wordt dan beladen.met een waarde corresponderende met een niveau dat overeenkomt met het gemiddelde signaalniveau. Indien 30 het gemiddelde ingangssignaalniveau gelijk is aan n/4, is het gemiddelde uitgangssignaalniveau dat is opgeslagen in de buffer 60 gelijk aan n/2 voor een versterking met een waarde gelijk aan twee. De overdrachtskarakteristiek van het vrij toegankelijke geheugen kan dan worden voorgesteld door de lijnen 160 en 162 van fig. 8, waarbij de buiten-bereik datawaar-35 de is ingesteld op een waarde n/2. Het ingangssignaal 170 zal dan worden weergegeven als een door 172 aangeduid uitgangssignaal. Wanneer in het 8205051 ...
-17- ingangssignaal 170 een ruispuls 174 voorkomt is het uitgangssignaalniveau van het weergegeven signaal gegeven door het niveau n/2, waardoor de pulsruis wordt geklemd aan het gemiddelde signaalniveau zoals aangegeven door 176 van het uitgangssignaal 172.
5 Wanneer het AVR systeem 80 echter sterke ingangssignalen ontvangt, wordt de buiten-bereik databuffer beladen met de maximale signaalwaarde n die door de generator 64 wordt afgegeven in responsie op het AVR be-sturingssignaal. Het vrij toegankelijke geheugen 20 wordt dan beladen zodanig dat een overdrachtskarakteristiek wordt geïntroduceerd zoals 10 weergegeven door de lijnen 160 en 164 voor een versterking met de waarde twee en waarbij de lijn 164 de maximale signaalwaarde n voorstelt. Indien een sterk ingangssignaal 180 buiten het dynamische bereik van het stelsel uitkomt, worden de signaalpieken afgekapt zoals weergegeven door het uitgangssignaal 182, waardoor slechts een gering vervorming in het ver-15 werkte signaal wordt geïntroduceerd. Het kan vanzelfsprekend gewenst om de versterkingsfactor van het stelsel verder terug te brengen wanneer zeer sterke ingangssignalen worden ontvangen.
8205051
Claims (14)
1. Digitaal versterkingsbesturingsstelsel voor het verwerken van digitale ingangssignalen, gekenmerkt door: een vrij toegankelijk digitaal geheugen (20); middelen (12, 16, 22) voor het met een eerste snelheid teweegbrengen van een reeks van digitale adreswaarden voor het genoemde 5 digitale geheugen; middelen (14, 18) voor het met een tweede snelheid teweegbrengen van een reeks van digitale datawaarden voor het genoemde digitale geheugen, welke tweede snelheid met genoemde eerste snelheid in verband staat als een functie van een gewenste versterkingsfactor; en middelen (40, 42) dienende om in responsie op verschillende van genoemde 10 digitale adreswaarden desbetreffende van genoemde digitale datawaarden in het genoemde digitale geheugen in te voeren.
2. Stelsel volgens conclusie 1, met het kenmerk, dat van genoemde adresinformatie teweegbrengende middelen (12, 16, 22) deel uitmaken een bron (12) voor het teweegbrengen van eerste kloksignalen, en adresstel- 15 middelen (16) die in responsie op deze eerste kloksignalen gedurende een schrijfmodus digitale adreswoorden teweegbrengen; van genoemde data teweegbrengende middelen (14, 18) deel uitmaken een bron (14) voor het afgeven van tweede kloksignalen, en datatelmiddelen (18) die in responsie op genoemde tweede kloksignalen, gedurende genoemde schrijfmodus digitale 20 ingangsdatawoorden teweegbrengen; welk stelsel verder is gekenmerkt door besturingsmiddelen (10) voor het regelen van de relatieve snelheden van genoemde eerste en genoemde tweede kloksignalen; en van genoemd digitaal geheugen (20) deel uitmaken een aantal geheugenposities die adresseerbaar zijn wanneer genoemde digitale adreswoorden worden aangeboden aan een 25 adresingang, data-ingangsmiddelen voor het ontvangen van genoemde digitale ingangsdatawoorden die moeten worden ingevoerd in geadresseerde geheugenposities gedurende genoemde schrijfmodus, en data-uitgangsmiddelen voor het aanbieden van datawoorden die zijn opgeslagen in geadresseerde geheugenposities, wanneer digitale signalen die moeten worden verwerkt 30 aan genoemde adresingang worden aangeboden gedurende een leesmodus.
3. Stelsel volgens conclusie 2, met het kenmerk, dat genoemde bron voor het afgeven van eerste kloksignalen (12) een N-teller (12) omvat met een data-ingang en een uitgang die is gekoppeld met genoemde adres- 8205051 -19- teller; genoemde bron voor het afgeven van tweede kloksignalen een M teller (14) omvat met een data-ingang en een uitgang die is gekoppeld met genoemde datateller; en genoemde besturingsmiddelen (10) een bron voor het afgeven van N en M besturingswoorden,die is gekoppeld met ge-5 noemde data-ingangen van genoemde N- en genoemde M-tellers, omvatten.
4. Stelsel volgens conclusie 2 of 3, met het kenmerk, dat het genoemde digitale geheugen (20) middelen omvat die in responsie op genoemde eerste kloksignalen genoemde digitale ingangsdatawoorden gedurende genoemde schrijfmodus invoeren in geheugenposities die zijn geadresseerd 10 door genoemde digitale adreswoorden.
5. Stelsel volgens conclusie 4, met het kenmerk, dat genoemde bron voor het afgeven van eerste kloksignalen (12) N-beladingsmiddelen omvat die in responsie op genoemde eerste kloksignalen ëen genoemde N-bestu-ringswoord invoeren in genoemde N-teller; en genoemde bron voor het af- 15 geven van tweede kloksignalen (14) M-beladingsmiddelen omvat die in responsie op genoemde tweede kloksignalen een genoemd M-besturingswoord invoert in genoemde M-teller.
6. Stelsel volgens conclusie 1, gekenmerkt door beladingsmiddelen (40, 42) die wanneer door genoemde adrestelmiddelen (16) een nieuw adres- 20 woord teweeg wordt gebracht, gedurende genoemde schrijfmodus genoemde digitale ingangsdatawoorden in het genoemde digitale geheugen (20) invoeren in geheugenposities die door genoemde adreswoorden zijn geadresseerd .
7. Stelsel volgens conclusie 1, met het kenmerk, dat het genoemde 25 digitale geheugen (20) is voorzien van een adresingang, een data-ingang en een uitgang, alsook in een leesmodus en in een schrijfmodus werkzaam kan zijn; van genoemde adresinformatie teweegbrengende middelen deel uitmaken een bron (10) voor het afgeven van N-besturingssignalen, een N-teller (12) die in responsie op genoemde N-besturingssignalen telt tot een 30 voorafbepaalde grenswaarde met betrekking tot de waarde van genoemd N-besturingssignaal, welke teller een uitgang bezit voor het afgeven van een adresophogend signaal wanneer genoemde vooraf vastgestelde grenswaarde is bereikt, en een adresteller (16) met een ingang welke teller in responsie op het genoemde adresophogend signaal een opgeslagen adres-35 waarde verhoogt, welke teller is voorzien van een uitgang die is gekoppeld met genoemde adresingangen van het genoemde vrij toegankelijke geheugen; 8205051 -20- van genoemde data teweegbrengende middelen deel uitmaken een bron (10) voor het afgeven van M-besturingssignalen, een M-teller (14) die in responsie op genoemde M-besturingssignalentelt tot een vooraf vastgestelde grenswaarde met betrekking tot de waarde van het genoemde M-besturings-5 signaal, welke teller is voorzien van een uitgang voor het afgeven van een dataophogend signaal wanneer genoemde vooraf vastgestelde grenswaarde is bereikt, en een datateller (18) die is voorzien van een ingang, alsook in responsie op genoemde dataophogend signaal een opgeslagen data-waarde verhoogt, welke teller verder is voorzien van een uitgang die is 10 gekoppeld met genoemde data-ingang van het genoemde digitale geheugen; en genoemde beladingsmiddelen (40, 42) wanneer het genoemde adres wordt opgehoogt.werkzaam zijn om de waarde van genoemde datateller in te voeren in het genoemde digitale geheugen en wel in de geheugenpositie die is geadresseerd door de waarde van genoemde adresteller en wanneer genoemd 15 digitaal geheugen in de schrijfmodus werkzaam is.
8. Stelsel volgens conclusie 7, met het kenmerk, dat genoemde N-tel-ler (12) verder omvat een signaallaadingang via welke bij aanwezigheid van het genoemde adresophogend signaal, het genoemde N-besturingssignaal wordt ingevoerd in genoemde N-teller; en genoemde M-teller (14) verder 20 omvat een signaallaadingang via welke bij aanwezigheid van het genoemde dataverhogend signaal, het genoemde M-besturingssignaal in genoemde M-teller wordt ingevoerd.
9. Stelsel volgens conclusie 8, gekenmerkt door een bron voor het afgeven van kloksignalen (KLOK), waarbij genoemde N-en M-tellers door ge- 25 noemde kloksignalen omhoog tellen wanneer het genoemde vrij toegankelijke geheugen (20) in de schrijfmodus werkzaam is.
10. Stelsel volgens conclusie 9, gekenmerkt door middelen (32) die zijn gekoppeld met genoemde adresteller en die in responsie op de waarde van genoemde adresteller genoemde adresteller en genoemde datateller 30 terugzetten wanneer genoemde adresteller een vooraf vastgestelde waarde heeft bereikt.
11. Stelsel volgens conclusie 10, gekenmerkt door een bron (VIDEO IN) voor het afgeven van digitale ingangssignalen die moeten worden verwerkt; en middelen (22) voor het toevoeren van genoemde digitale ingangssignalen 35 aan genoemde adresingang van het genoemde digitale geheugen wanneer dit geheugen in genoemde leesmodus werkzaam is, waarbij signalen die aan ge 8205051 -21- noemde uitgang van de digitale geheugen teweeg worden gebracht met genoemde digitale signalen in verband staan volgens een versterkings£actor die een functie is van waarde van genoemde N-en M-besturingssignalen.
12. Stelsel volgens conclusie 1, gekenmerkt door beladingsmiddelen 5 (40, 42, 46) die zijn ingericht om een eerste aantal van geheugenposi- ties met adressen die corresponderen met waarden van het digitale ingangssignaal over het verwachtë dynamische bereik daarvan, te beladen met datawaarden die gelijk zijn aan de desbetreffende adreswaarden vermenigvuldigd met een versterkingsfactor; middelen (60, 62, 64, 80) voor het 10 beladen van overblijvendenvan de geheugenposities van het genoemde vrij toegankelijke geheugen met waarden gelijk aan buiten-bereik waarden die teweeg moeten worden gébracht wanneer het genoemde digitale ingangssignaal buiten het verwachte dynamische bereik daarvan uitkomt.
13. Stelsel volgens conclusie 12, met het kenmerk, dat van genoemde 15 buiten-bereik beladingsmiddelen (60, 62, 64, 80) deel uitmaken een bron (80) voor het afgeven van buiten-bereik besturingssignalen die representatief zijn voor de versterking van het stelsel ten aanzien van digitale ingangssignalen die buiten het verwachte bereik van digitale signaalniveaus uitkomen; en middelen (60, 62, 64) die in responsie op 20 genoemde buiten-bereik besturingssignalen, in genoemde overblijvende adresposities digitale datawoorden invoeren die corresponderen met ge-translateerde digitale ingangssignalen die buiten het genoemde verwachte bereik uitkomen.
14. Stelsel volgens conclusie 13, met het kenmerk, dat genoemde bron 25 (80) voor het afgeven van buiten-bereik besturingssignalen een voor televisiedoeleinden dienend AVR-stelsel omvat. 8205051
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US06/336,170 US4464723A (en) | 1981-12-31 | 1981-12-31 | Digital gain control system |
US33617081 | 1981-12-31 |
Publications (1)
Publication Number | Publication Date |
---|---|
NL8205051A true NL8205051A (nl) | 1983-07-18 |
Family
ID=23314879
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
NL8205051A NL8205051A (nl) | 1981-12-31 | 1982-12-30 | Stelsel voor het besturen van de versterking van digitale signalen. |
Country Status (20)
Country | Link |
---|---|
US (1) | US4464723A (nl) |
JP (1) | JPS58130680A (nl) |
KR (1) | KR840003161A (nl) |
AU (1) | AU559733B2 (nl) |
BE (1) | BE895503A (nl) |
CA (1) | CA1197575A (nl) |
DD (1) | DD203802A5 (nl) |
DE (1) | DE3247778A1 (nl) |
DK (1) | DK580082A (nl) |
ES (1) | ES518563A0 (nl) |
FI (1) | FI824445L (nl) |
FR (1) | FR2519500B1 (nl) |
GB (1) | GB2113029B (nl) |
IT (1) | IT1153945B (nl) |
NL (1) | NL8205051A (nl) |
NZ (1) | NZ202885A (nl) |
PL (1) | PL239877A1 (nl) |
PT (1) | PT76029B (nl) |
SE (1) | SE450185B (nl) |
ZA (1) | ZA829581B (nl) |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4581725A (en) * | 1982-07-21 | 1986-04-08 | Mobil Oil Corporation | Method and system for gain selection |
US4517586A (en) * | 1982-11-23 | 1985-05-14 | Rca Corporation | Digital television receiver with analog-to-digital converter having time multiplexed gain |
US4495652A (en) * | 1983-02-28 | 1985-01-22 | General Electric Company | Control arrangement for radio apparatus |
GB8322440D0 (en) * | 1983-08-19 | 1983-09-21 | Gen Electric Co Plc | Frequency division multiplex transmission equipment |
JPS6146681A (ja) * | 1984-08-11 | 1986-03-06 | Matsushita Electric Ind Co Ltd | 映像信号の記録再生方法 |
FR2576472B1 (fr) * | 1985-01-22 | 1988-02-12 | Alcatel Thomson Faisceaux | Procede et dispositif de commande automatique de gain d'un recepteur en acces multiple a repartition temporelle |
US4747065A (en) * | 1985-10-11 | 1988-05-24 | International Business Machines Corporation | Automatic gain control in a digital signal processor |
US4785418A (en) * | 1986-08-29 | 1988-11-15 | International Business Machines Corporation | Proportional automatic gain control |
JPH0691481B2 (ja) * | 1987-08-18 | 1994-11-14 | 日本電気株式会社 | Agc回路 |
US5077602A (en) * | 1990-02-15 | 1991-12-31 | Eastman Kodak Company | Color difference compressor |
US5029162A (en) * | 1990-03-06 | 1991-07-02 | Confertech International | Automatic gain control using root-mean-square circuitry in a digital domain conference bridge for a telephone network |
US5125008A (en) * | 1990-03-09 | 1992-06-23 | Scientific-Atlanta, Inc. | Method and apparatus for autoranging, quadrature signal generation, digital phase reference, and calibration in a high speed rf measurement receiver |
GB9120004D0 (en) * | 1991-09-19 | 1991-11-06 | Ampy Automation Digilog | Improvements relating to the calibration of power meters |
US5259001A (en) * | 1991-12-17 | 1993-11-02 | Motorola, Inc. | ADPCM decoder with an integral digital receive gain and method therefor |
DE19805547C1 (de) * | 1998-02-11 | 1999-09-09 | Siemens Ag | Digitaler Empfänger mit automatischer Verstärkungsregelung |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3970954A (en) * | 1975-04-03 | 1976-07-20 | Bell Telephone Laboratories, Incorporated | Digital frequency multiplier |
JPS6048955B2 (ja) * | 1977-02-28 | 1985-10-30 | ソニー株式会社 | ホワイトバランス調整装置 |
US4213097A (en) * | 1978-10-19 | 1980-07-15 | Racal-Milgo, Inc. | Hybrid automatic gain control circuit |
US4270177A (en) * | 1979-06-20 | 1981-05-26 | Tokyo Shibaura Denki Kabushiki Kaisha | Digital amplitude control for digital audio signal |
GB2059203B (en) * | 1979-09-18 | 1984-02-29 | Victor Company Of Japan | Digital gain control |
US4356731A (en) * | 1980-11-03 | 1982-11-02 | General Electric Company | Method and means for generating time gain compensation control signal for use in ultrasonic scanner and the like |
US4412182A (en) * | 1981-03-09 | 1983-10-25 | Harris Corporation | Apparatus for controlling an operational characteristic of a controlled device in accordance with the position of a movable member |
US4396938A (en) * | 1981-07-23 | 1983-08-02 | Rca Corporation | Controlled ram signal processor |
-
1981
- 1981-12-31 US US06/336,170 patent/US4464723A/en not_active Expired - Fee Related
-
1982
- 1982-12-20 GB GB08236165A patent/GB2113029B/en not_active Expired
- 1982-12-21 CA CA000418170A patent/CA1197575A/en not_active Expired
- 1982-12-22 NZ NZ202885A patent/NZ202885A/en unknown
- 1982-12-23 FI FI824445A patent/FI824445L/fi not_active Application Discontinuation
- 1982-12-23 DE DE19823247778 patent/DE3247778A1/de not_active Withdrawn
- 1982-12-23 SE SE8207380A patent/SE450185B/sv not_active IP Right Cessation
- 1982-12-23 PT PT76029A patent/PT76029B/pt unknown
- 1982-12-24 ES ES518563A patent/ES518563A0/es active Granted
- 1982-12-24 AU AU91857/82A patent/AU559733B2/en not_active Expired - Fee Related
- 1982-12-28 BE BE0/209825A patent/BE895503A/fr not_active IP Right Cessation
- 1982-12-28 JP JP57235151A patent/JPS58130680A/ja active Pending
- 1982-12-29 KR KR1019820005866A patent/KR840003161A/ko unknown
- 1982-12-29 IT IT25039/82A patent/IT1153945B/it active
- 1982-12-30 DD DD82246798A patent/DD203802A5/de unknown
- 1982-12-30 FR FR8222141A patent/FR2519500B1/fr not_active Expired
- 1982-12-30 DK DK580082A patent/DK580082A/da not_active Application Discontinuation
- 1982-12-30 PL PL23987782A patent/PL239877A1/xx unknown
- 1982-12-30 NL NL8205051A patent/NL8205051A/nl not_active Application Discontinuation
- 1982-12-30 ZA ZA829581A patent/ZA829581B/xx unknown
Also Published As
Publication number | Publication date |
---|---|
FI824445A0 (fi) | 1982-12-23 |
SE8207380L (sv) | 1983-07-01 |
CA1197575A (en) | 1985-12-03 |
GB2113029A (en) | 1983-07-27 |
IT1153945B (it) | 1987-01-21 |
GB2113029B (en) | 1985-12-24 |
IT8225039A0 (it) | 1982-12-29 |
FR2519500A1 (fr) | 1983-07-08 |
PL239877A1 (en) | 1983-07-18 |
DK580082A (da) | 1983-07-01 |
ES8402485A1 (es) | 1984-01-16 |
DE3247778A1 (de) | 1983-07-07 |
JPS58130680A (ja) | 1983-08-04 |
DD203802A5 (de) | 1983-11-02 |
NZ202885A (en) | 1986-05-09 |
BE895503A (fr) | 1983-04-15 |
SE450185B (sv) | 1987-06-09 |
AU9185782A (en) | 1983-07-07 |
ZA829581B (en) | 1984-02-29 |
PT76029A (en) | 1983-01-01 |
FI824445L (fi) | 1983-07-01 |
ES518563A0 (es) | 1984-01-16 |
SE8207380D0 (sv) | 1982-12-23 |
AU559733B2 (en) | 1987-03-19 |
US4464723A (en) | 1984-08-07 |
PT76029B (en) | 1986-05-21 |
FR2519500B1 (fr) | 1986-04-11 |
IT8225039A1 (it) | 1984-06-29 |
KR840003161A (ko) | 1984-08-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
NL8205051A (nl) | Stelsel voor het besturen van de versterking van digitale signalen. | |
EP0003182A2 (en) | Method of and apparatus for enabling different parts of an input television signal to be made available simultaneously,and television standards converter incorporating said apparatus | |
US3028552A (en) | Frequency shifting clock | |
US4540974A (en) | Adaptive analog-to-digital converter | |
US5191419A (en) | Video noise reducer with detection of both total and temporal picture changes | |
US3999171A (en) | Analog signal storage using recirculating CCD shift register with loss compensation | |
JP2913507B2 (ja) | ビデオ信号処理とビデオストア | |
JPS5966273A (ja) | テレビジヨン信号のノイズ低減装置 | |
US6081294A (en) | Video processing system | |
JP3285996B2 (ja) | 信号遷移強調装置 | |
US4845726A (en) | Maximum length linearly recurring sequence generator control device | |
GB1259529A (nl) | ||
US4635116A (en) | Video signal delay circuit | |
US5381107A (en) | Time-base inversion type linear phase filter of the infinite impulse response type having linear phase characteristics | |
US6329982B1 (en) | Programmable pulse generator | |
US4264865A (en) | Method of delaying digital signals | |
JPH01268358A (ja) | ビデオ同期信号評価回路 | |
US3548325A (en) | Digital transmission of television | |
US11599142B2 (en) | Timing generator, timing generating method, and associated control chip | |
US5185539A (en) | Programmable logic device address buffer/multiplexer/driver | |
EP0503891B1 (en) | Signal processing apparatus | |
US4959716A (en) | T.V. input source identifier responsive to jitter and noise | |
EP0155136B1 (en) | Video signal delay circuit | |
SU1094139A1 (ru) | Генератор импульсов с линейно-измен ющейс частотой | |
SU1218497A1 (ru) | Устройство коррекции телевизионного растра |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A85 | Still pending on 85-01-01 | ||
BV | The patent application has lapsed |