NL8001610A - Snel acquisitiestelsel met een analoge geheugenmatrix. - Google Patents

Snel acquisitiestelsel met een analoge geheugenmatrix. Download PDF

Info

Publication number
NL8001610A
NL8001610A NL8001610A NL8001610A NL8001610A NL 8001610 A NL8001610 A NL 8001610A NL 8001610 A NL8001610 A NL 8001610A NL 8001610 A NL8001610 A NL 8001610A NL 8001610 A NL8001610 A NL 8001610A
Authority
NL
Netherlands
Prior art keywords
analog
shift register
input
output
analog memory
Prior art date
Application number
NL8001610A
Other languages
English (en)
Other versions
NL174886C (nl
Original Assignee
Tektronix Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tektronix Inc filed Critical Tektronix Inc
Publication of NL8001610A publication Critical patent/NL8001610A/nl
Application granted granted Critical
Publication of NL174886C publication Critical patent/NL174886C/nl

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C27/00Electric analogue stores, e.g. for storing instantaneous values
    • G11C27/02Sample-and-hold arrangements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/04Arrangements for selecting an address in a digital store using a sequential addressing device, e.g. shift register, counter

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Analogue/Digital Conversion (AREA)
  • Static Random-Access Memory (AREA)

Description

\ 803095/Ti/AA/vL 7 -1-
Aanvraagster: Tektronix, Inc. BMVERTOH, Oregon Verenigde Staten van Amerika
Korte aanduiding: Snel acquisitiestelsel met een analoge geheugenmatrix
De uitvinding heeft betrekking op de acquisitie van hoogfrequente analoge signalen.
Het is bekend, dat bij de acquisitie van hoogfrequent analoge signalen gebruik gemaakt wordt van analoge geheugens, in het bijzonder cm 5 de analoge signalen met een lagere snelheid uit het geheugen te kunnen lezen dan de opslagsnelheid zodat de verkregen analoge signalen verwerkt kunnen worden door ketens met minder strenge bandbreedtevereisten.
Seriële analoge geheugens in de vorm van monster- en houdelementen verbonden met en geactiveerd door de uitgangen van een snel schuifregister 10 worden met voordeel gebruikt bij de acquisitie van hoogfrequente analoge signalen. Om echter een gehele golf juist op te kunnen slaan vereist een dergelijk serieel analoog geheugen een schuifregister dat tamelijk lang, bij voorbeeld 100 elementen, is.
Oudere seriële analoge geheugens zijn verkregen door toepassing 15 van een integratie op grote schaal (LSI) ter verkrijging van metaal-oxyde-halfgeleider (MOS) schijfjes met het gehele geheugen inclusief het schuifregister, de monster-houdelementen en de analoge bus op het schijfje.
De werking van een schuifregister op een ccmplementair-metaal-oxyde-half-geleider (CMOS) schijfje is beperkt tot ongeveer 25 MHz hetgeen de be-20 monsteringssnelheid begrenst. Verder moet bij schuifregister met 100 elementen een externe klok honderd schuifregister flip-flops sturen op een frequentie, die velen malen hoger is dan de frequentie van het analoge _ signaal. Een ander probleem wordt gevormd door het feit dat bij de uit-lezing de bij de monster—houdelementen behorende MOS condensators een 25 relatief grote bij de analoge bus behorende capaciteit moeten sturen, hetgeen tot een verzwakking van de analoge signaalspanning leidt.
De uitvinding verschaft een zeer snel acquisitiestelsel met een analoge geheugenmatrix, waarin de monster-houdelementen, die met een analoge bus zijn verbonden, in rijen en kolommen zijn gerangschikt ter 30 vorming van een M x H matrix. Een X schuifregister stuurt de M rijbestu-ringslijnen en een Γ schuifregister stuurt de H kolcmbesturingslijnen.
De bemonster—houdelementen worden in een door de schuifregisters be- 8001610 -2- * I · Τ' paalde volgorde geactiveerd, waarbij ieder monster-houdelement zowel een kolom- als een rij-activerend signaal benodigd. Het stelsel is zodanig uitgevoerd, dat het X schuifregister op een door een zeer snelle klok bepaalde snelheid werkt en het Y schuifregister op een snelheid 1/M werkt, 5 waarbij M het aantal rijen in de matrix is. De keten is bijzonder nuttig bij snelle invoer en langzame uitvoer; d.w.z. een analoog ingangssignaal kan. met een hoge snelheid, bij voorbeeld tot 100 miljoen monsters per seconde, in de analoge geheugenmatrix opgeslagen warden en met een lagere frequentie uit het geheugen gelezen worden om verwerkt te warden door 10 ketens met minder strenge bandbreedtekarakteristieken. Ter verkrijging van een ladings overdracht van bijna 100$ vanaf de condensators van be-monster-houdelementen kan bij de uitlezing een ladingsversterker gebruikt worden. Ter vermijding van klokonregelmatigheid ("clock skew") veroorzaakt door een langzaam schakelend Y-register kan het analoge geheugen 15 gesplitst worden in een bovenste deel en een onderste deel, die elk door een gescheiden Y schuifregister worden gestuurdfen die beide met een gemeenschappelijk X schuifregister samenwerken. Door deze opstelling kan het juiste Y schuifregister, voordat het voor de matrixaftasting benodigd is, geklokt worden.
20 Het snelle acquisitiestelsel kan worden uitgevoerd als een ge ïntegreerde keten op een metaal-oxyde-halfgeleider schijfje. Voor implementatie in een grote silieiumplak kan de zeer snelle synchroon logica inclusief de klok en het X register buiten het schijfje gelocaliseerd worden. Dus bij gebruik van een 16 X 16 analoge geheugenmatrix en een 25 klokfrequentie van 100 MHz zal de hoogste op het schijfje voorkomende frequentie 6,25 MHz bedragen, welke frequentie binnen het werkgebied van grote MOS silicium geïntegreerde ketens ligt. Indien silicium-op-saffier-(S0S) technologie wordt gebruikt kan de gehele keten geïmplementeerd werden zonder het gevaar dat de werkgrenzen voor bemonsteringssnelheden van 30 ongeveer 50 MHz overschreden worden.
De uitvinding beoogt een zeer snel acquisitiestelsel te verschaffen met een analoge geheugenmatrix.
Bovendien beoogt de uitvinding een zeer snel acquisitiestelsel te verschaffen, waarin een matrix van monster-houdelementen op een enkel LSI 35 schijfje geïntegreerd is.
Verder heeft de uitvinding ten doel een zeer snel acquisitiestelsel te verschaffen met een analoge geheugenmatrix waarin snel signalen inge- 800 1 6 10 -3- 4
T
voerd en langzaam signalen uitgevoerd kunnen worden.
De uitvinding beoogt bovendien een zeer snel acquisitiestelsel te verschaffen met een opslag- en uitleesmode, waarbij in de uröeesmode een ladingsoverdracht van vrijwel 100% wordt verkregen.
5 Het acquisitiestelsel wordt daartoe gekenmerkt door analoge sig- naalingangsmiddelen en analoge uitgangsmiddelen, een met de ingangsmid-delen en de uitgangsmiddelen verbonden analoge bus en een aantal analoge geheugenmiddéen uitgevoerd in rijen en kolommen, waarbij de analoge ge-heugenmiddelen met de analoge bus is verbonden, en met middelen voor het 10 op een bepaalde wijze activeren van de analoge geheugenmiddelen ter verkrijging van opslag- en uitleesbewerkingen.
De uitvinding wordt toegelicht aan de hand van de tekening:
Fig. 1 toont een blokdiagram van een zeer snel acquisitiestelsel met een analoog geheugen volgens de uitvinding; 15 fig. 2A-2C tonen mogelijke monster-houdelementen voor gebruik in de matrix volgens fig. 1; fig. 3 toont het monster-houdelement van fig. 2A in detail; fig. 4 toont de keten van een ladingsversterker, welke geschikt is voor gebruik in een uitleesmode; en 20 fig. 5 toont een blokdiagram met een gesplitst analoog geheugen.
Fig. 1 toont een functioneel blokdiagram van een snel acquisitiestelsel met een analoog geheugen volgens de uitvinding. Een matrix 10 met in M rijen en N kolommen gerangschikte kruispunten wordt in hoofdzaak cm-sloten door de onderbroken lijn.
25 De rijlijnen van de matrix zijn aangegeven met XQ, , Χ^, I.., X^ en de kolcsnlijnen zijn aangegeven met Y^, Y^, Y^,..., Y^·· De matrix 10 omvat een Μ X H reeks met monster-houdelementen (S/H) 12, waarbij elk S/H element 12 bij een elektrisch kruispuntbehoort en twee stuuringangen heeft die resp. verbonden zijn met de rij-(X) en de kolom-(Y) lijn van 30 dat kruispunt. De S/H elementen 12 zijn verbonden met een analoge bus 1U, die gebruikt wordt voor zowel opslag- als uitleesbewerkingen.
Een analoog ingangssignaal wordt naar de matrix 10'gevoerd via een ingangsklem 16, een bufferversterker 18, de gesloten contacten van een schakelaar 20, dat een elektromeehanisehe schakelaar of een elektronische 35 schakelaar zoals een transistor kan zijn, en de voornoemde analoge bus 1¼. Indien beide stuuringangen van een S/H element 12 worden geactiveerd, wordt een monster van het analoge signaal genomen en opgeslagen door het 8001610 * 9 -h- S/H element. De S/H elementen worden in volgorde op de volgende wijze geactiveerd.
Er is voorzien van een X schuifregister 22 ter sturing van de X lijnen van de matrix en een Y schuifregister 2k ter sturing van de Y 5 lijnen. Alvorens te hegixmen met de opslag of het schrijven worden zowel de X als Y schuifregisters teruggezet en geïnitialiseerd, zodat de resp. uitgangen daarvan (XQ, X^ X2,... X^ = (1,0,0,...,0) en (Y , Y , Yg,..., Y^) = (1,0,0,...,0) zijn. In de geïnitialiseerde toestand wordt het S/H element 12 op (Xq, Yq) geactiveerd. Een klok 26 is direkt met de 10 klokingang van het X schuifregister 22 verbonden om de in de eerstè trap geplaatste logische 1 onder klokbesturing door het schuifregister te schuiven. De klok 26 is eveneens met de klokingang van het Y schuifregister 2k verbonden via een ingang van een EN-poart 28, waarvan de andere ingang met de X^. uitgang van het X schuifregister 22 is verbonden. 15 Gesteld, dat zowel het X als het Y schuifregister omslaat op een achterste negatieve klokflank, dan zal het Y schuifregister 2k geen klokflank ontvangen voordat de logische 1 in het X schuifregister 22 naar de X^ uitgang geschoven is, waardoor de uitgang van de Eïï-poort 28 in samenwerking met een kloksignaal vanaf de klok 26 geactiveerd wordt. Er kan dus warden * t 20 afgeleid, dat in bedrijf de YQ kolamlijn geactiveerd blijft, terwijl alle rijlijnen van XQ tot X^ achtereenvolgens geactiveerd worden. Vervolgens wordt de Y^ kolcralijn geactiveerd gehouden, terwijl weer de Xq tot X^ rijlijnen achtereenvolgens geactiveerd worden. Tenslotte wordt de Y^ kolamlijn geactiveerd gehouden terwijl alle Xq tot X^ rijlijnen achter-25 eenvolgens geactiveerd worden ter afronding van een hele aftastcyclus van de matrix 10. Rekenkundig voorgesteld, is de aftastvolgorde van de matrix: xo 10 • 1 30 • 1 Y0 X0 Y1 35 8001610 · -5- • · • · • · 5 χο ΥΗ • · • · • · *Μ ΥΗ 10 Raast de zojuist beschreven bemonstering en opslag van analoge waarden van een analoog ingangssignaal kan de opgeslagen informatie uitgelezen worden door het openen van de schakelaar 20 ter onderbreking van de signaalingang en door de opgeslagen informatie uit te klokken met de hiervoor genoemde klokvolgorde. Indien elk S/H element 12 achtereenvol-15 gens geactiveerd wordt, wordt het opgeslagen analoge monster op de analoge bus 14 geplaatst en komt via de uitgangsbufferversterker 30 op een uitgangsklem 32 beschikbaar.
In verband met de minimale belasting door de versterker 30 van de • bus 1¾ kan het ingangssignaal tijdens de opslagcyelus door met de klem 32 20 verbonden ketens of apparatuur bewaakt worden. Verder kunnen bij gesloten schakelaar 20 en geblokkeerde klok 26, de versterkers 18 en 30 deel uitmak en van een analoog verwerkingskanaal, waarbij signaal- of golfvorm-opslag een selecteerbare optie is.
De voornoemde keten kan worden uitgevoerd ter verkrijging van een 25 opslagmatrix voor snelle invoer en langzame uitvoer waarbij de klok 26 met een hoge kloksnelheid, bij voorbeeld 50 tot 100 MHz, werkt voor de opslag van een signaal of golfvorm en daarna met een lage kloksnelheid, bij voorbeeld ongeveer' 1 MHz, werkt om de analoge informatie in dezelfde volgorde als waarin het wordt opgeslagen uit te klokken. Op deze wijze 30 kunnen dus zeer snelle signalen gevangen en vervolgens verwerkt worden door ketens die minder complex en minder duur dan anders zijn. De uitvoering kan worden gerealiseerd op een geïntegreerd schijfje om voordeel te hebben van metaal-oxyde-halfgeleider (MOS) technologie. Voor grote siliciumplakken kan de keten voor de werking op hoge snelheid geoptima-35 liseerd worden door verwijdering van alle snelle synchrone logica, zoals het X schuif register 22 en de klok 26 van het schijfje. Het Y schuif-register 2k, waarvan de verwerkingssnelheid slechts 1/M van die van het X
8001610 * -6- schuifregister 22 behoeft te zijn, kan op het schijfje aangebracht worden. In het geval dat een 100 MHz klok een 16 X 16 matrix stuurt, bedraagt de verwerkingssnelheid op het schijfje slechts 6,25 MHz, hetgeen bevredigend binnen het werkgebied van grote silicium-metaal-oxyde-halfgeleider-5 eenheden ligt. Voor silicium-op-saffier halfgeleidereenheden kunnen hogere frequenties gebruikt worden en kan het gehele stelsel van het voorbeeld met de 1β X 1-6 matrix op een enkel schijfje geïmplementeerd worden.
De monster-houdelementen zelf kunnen op verschillende wijzen, zoals getoond in de figuren 2A tot en met 2C, uitgevoerd worden. Volgens 10 fig. 2A wordt een MOS condensator Uo tussen massa en de analoge bus lofver bonden inden beide ingangen van een EN-poort k2 geactiveerd worden.
De ingangen van de EN-poort k2 zijn de X. en Y. signalen met
J
i - (0, 1,2, ..., M) en j = (0, 1, 2, ..., N). In fig. 2B wordt de MOS condensator k2 via een N-kanaal veldeffect-bransistor (FET) kb tussen 15 massa en de analoge bus \k verbonden, welke transistor wordt ingeschakeld door een positief gaand signaal vanaf de NOE-poort k6 indien beide ingangen daarvan logisch 0 zijn. Het gebruik van deze bijzondere uitvoering vereist het verschuiven van een logische 0 in plaats van een logische 1 door de X en I schuifregisters 22 en 2k in fig. 1. Volgens fig. 2C wordt 20 de MOS condensator itO via een parallelle opstelling van een P-kanaal FET J+8 en een N-kanaal FET 50 tussen massa en de analoge bus 1U verbonden, welke transistors beide ingeschakeld worden indien beide ingangen van een NEN-poort 52 geactiveerd worden. Een invertor 5^ is tussen de uitgang van de NEN-poort 52 en stuuringang van de invertor 50 verbonden ter ver-25 krijging van de noodzakelijke polariteitscmkering. In bedrijf is deze bijzondere uitvoering onderhevig aan klokonregelmatigheden. Van deze alternatieven is het monster-houdelement van fig.. 2A door met haar eenvoud en betere bedrijfseigenschappen de bij voorkeur gewenste uitvoering.
Het monster-houdelement van fig. 2A is in fig. 3 in detail ge-30 toond, waarbij de EN-poort k2 vervangen is door een paar N-kanaal FET’s 60 en 62, die in serie met de MOS condensator ^0 zijn verbonden.
Voor deze uitvoering hangt de tijd welke vereist is ter verkrijging van een monster van het uitgangssignaal af van de aan-weerstand van de twee FET’s'en de capaciteit van de MOS bemonsteringscondensator. Teneinde de 35 tijdconstante tot een minimum terug te brengen is het noodzakelijk het FET kanaal te maximaliseren en de kanaallengte te minimaliseren. Indien de kanaalbreedte wordt vergroot neemt de aan-weerstand af; de overlap- 8001610 £ -7- pingscapaciteit van de stuur elektrode naar de afvoer- en bronelektrode neemt echter toe, waardoor een grotere doorvoer van het kloksignaal optreedt. Voor een monster-houdelement dat geoptimaliseerd is voor een matrixstelsel voor 50 miljoen M monsters per seconde, bedraagt de ge-5 wenste schrijfperiode 20 ns. Indien een openingstijd van 10 ns wordt gekozen, moet de RC tijdconstante 3,3 ns bedragen in de duur van drie tijdconstanten om het opladen van de bemonsteringscondensator mogelijk te maken. Voor een MOS condensator van 1,5 pF is een totale aan-weerstand in twee FET's van 2,2 ki\ of ongeveer 1,1 kil voor iedere FET toelaat-10 baar. Een typische N-kanaal EET met de afmetingen 0,23 mil bij 1,25 mil voldoet aan deze aan-weerstand, terwijl het toch klein genoeg is cm een parasitaire capaciteit van ongeveer 0,1 pF te hebben.
Bij het uitlezen vormt de geconcentreerde parasitaire capaciteit naar massa van de analoge bus 1¾ een capacitieve deler met de verschil-15 lende MOS condensators achtereenvolgens met de bus verbonden, hetgeen resulteert in een verzwakking van het analoge uitgangssignaal. Voor bij voorbeeld een buscapaeiteit die tienmaal groter is dan die van de bemonsteringscondensator bedraagt de spanningverzwakking ongeveer 90,9$. Deze situatie wordt echter enigszins verbeterd indien de lading op de be-20 monsteringscondensator in plaats van de actuele spanning wordt uitgelezen. Hier is de situatie omgekeerd, waarbij slechts ongeveer 9,1$ van de 'lading van de bemonsteringscondensator ten gevolge van de effecten van de ladingsverdeling naar de buscapaeiteit wordt overgedragen.
Pig. 4 toont een ladingsversterker die een overdracht van bijna 25 100$ geeft van de lading van de bemonsteringscondensator tijdens het uit lezen. De analoge bus 1¼ en een aantal monster-houdelementen 12 met EH-poorten k2 en MOS condensatoren b2 zijn zoals hiervoor beschreven. De geconcentreerde parasitaire capaciteit 65 van de analoge bus is als een fiktieve condensator getoond omdat het geen fysische condensator is.
30 De analoge bus 1*l· is met de omkerende (-) ingang van een operationele versterker J0 verbonden, terwijl de niet inverterende (+) ingang daarvan met massa is verbonden. Een terugkoppelcondensator 72 is tussen de uitgang van de operationele versterker 70 en de negatieve ingang daarvan verbonden. Een kortsluitschakelaar 7^· is parallel aan de terugkoppel-35 condensator 72 verbonden cm voor de uitbzing van lading van een bepaalde bemonsteringscondensator Uo haar lading naar nul te brengen. De waarde van de terugkoppelcondensator wordt in hoofdzaak gelijk gekozen aan de 8001610 </· -8- waarde van bemensterings condensator 1+0. Omdat de negatieve ingang van de operationele versterker virtueel met massa is verbonden, wordt de lading op een condensator 1+0 in hoofdzaak in haar geheel naar de terugkoppel-condensator 72 gevoerd, waardoor de parasitaire capaciteit 65 effectief 5 geëlimineerd wordt.
Voor het analoge geheugen van fig. 1 kan het langzamere Y schuif-register 2b niet zo snel schakelen als het X schuifregister 22 van tot Xq schuift, hetgeen resulteert in een verschijnsel bekend als "klokonregelmatigheid". Dit probleem wordt opgelost door het analoge ge-10 heugen van fig. 5 te splitsen. Volgens fig. 5 stuurt de klok 80 op de eerder beschreven wijze een X schuifregister 82. De matrix is in een bovenste gedeelte 8¾ A en een onderste gedeelte 8U B verdeeld, waarbij het bovenste gedeelte wordt gestuurd door een Y^ schuifregister 86 en het onderste gedeelte wordt gestuurd door een ΥΏ schuifregister 88. Het bo-
D
15 venste matrixgedeelte 8k A omvat de met achtereenvolgens van Xq tot X aangegeven rijen, terwijl het onderste matrixgedeelte 8k B de achtereenvolgens met Χ^+1 tot X^ aangegeven rijen omvat. Het bovenste gedeelte kan dus worden'gedefinieerd als m X H, terwijl het onderste gedeelte wordt gedefinieerd als (M-m) X N. De Xm+1 uitgangslijn van het X schuifregis-20 ter 82 is verbonden met de klokingang van het Y^ schuifregister 86. Op gelijke wijze is de Xq uitgangslijn van de X schuifregister 82 verbonden met de klokingang van het Y schuifregister 88.
B
In bedrijf wordt het X schuifregister 82 geinitialiseerd met (Xq, ... X^, Xm+1, ... X^) = (1, ..., 0, 0, ..., 0) en worden' zowel het 25 YA als het Yg schuifregister 86 resp. 88 geinitialiseerd met ^A0S ^A19 ·**» ^m) = *··> en ^BO* ^B1 * *** ^BH^ =
Indien de XQ lijn van het schuifregister 82 wordt geklokt, verandert de toestand van het Y schuifregister 88 onder plaatsing van een logische 1 op de YgQ lijn. Met de logische 1 worden de X monster-houdelementen in 30 de Yq kolom achtereenvolgens bekrachtigd. Indien de logische 1 en het X schuifregister 82 de X^+1 rijlijn activeert, klokt het evenzo het Y^ schuifregister 86 en wordt de logische 1 in het Y^ schuifregister 86 van de Y^q kolom naar de Y kolom geschoven. Bij de aanvang van de volgende aftasting van het X schuifregister 82 is de Y^ kolcm dus reeds geacti- 35 veerd. Verder klokt, indien de Xq rijlijn geactiveerd wordt, de logische
1 het Y schuifregister, waardoor de logische 1 daarin van de Υ_Λ kolom B BU
naar de Y^ kolom geschoven wordt. Het hier beschreven proces herhaalt 8001610 -9- zich totdat de gehele matrix is afgetast. Het gesplitste analoge geheugen kan worden gebruikt voor het eerder genoemde snel inlezen en langzaam uitlezen.
8001610

Claims (9)

1. Snel acquisitiestelsel gekenmerkt door analoge signaalingangs-middelen en analoge uitgangsmiddelen, een met de ingangsmiddelen en de uitgangsmiddelen verbonden analoge bus en een aantal analoge geheugen-middelen uitgevoerd in rijen en kolommen, waarbij de analoge geheugen- 5 middelen met de analoge bus is verbonden, en met middelen voor het op een bepaalde wijze activeren van de analoge geheugenmiddelen ter verkrijging van opslag- en uitleesbewerkingen.
2. Stelsel volgens conclusie 1, met het kenmerk, dat de analoge signaalingangsmiddelen een eerste bufferversterker omvatten en de uit- 10 gangsmiddelen een tweede bufferversterker omvatten, waarbij de ingangsmiddelen verder schakelmiddelen tussen de uitgang van de eerste bufferversterker en de analoge bus omvatten voor het onderbreken van de verbinding tussen de eerste bufferversterker en de analoge bus tijdens het uitlezen.
3. Stelsel volgens conclusie 1, met het kenmerk, dat de uitgangsmiddelen een ladingsversterker hebben, welke versterker een operationele versterker omvat met een cmkerende ingang, een niet cmkerende ingang en een uitgang, waarbij een condensator tussen de uitgang en de cmkerende ingang is verbonden en waarbij de niet cmkerende ingang met massa is ver-20 bonden ter verkrijging van een virtuele massapotentiaal op de cmkerende ingang om effectief de parasitaire capaciteit van de analoge bus te elimineren. 1)·. Stelsel volgens conclusie 3, met het kenmerk, dat de condensator een daarover verbonden schakelaar heeft voor het terugstellen van de con-25 densator door verwijdering van daarin bevatte lading.
5. Stelsel volgens conclusie 1, met het kenmerk, dat de analoge geheugenmiddelen een aantal monster-houdelementen hebben, die zijn gerangschikt in een matrix met M rijen en ïï kolommen.
6. Stelsel volgens conclusie 5 5 met het kenmerk, dat elk van de 30 monster-houdelementen een capacitief opslagelement omvat, dat via schakelmiddelen met twee ingangen tussen massa en de analoge bus is te schakelen, waarbij de twee ingangen resp. overeenkomen met een bepaalde rij en een bepaalde kolom.
7. Stelsel volgens conclusie 6, met het kenmerk, dat de schakelmidde-35 len met de twee ingangen bestaan uit een paar veldeffecttransistors, die serieel tussen de analoge bus en het capacitieve opslagelement zijn opge- 8001610 ¢- -11- nomen, -waarbij de stuur elektrode van een van de veldeffecttransistor met een rijbesturingslijn is verbonden en de stuurelektrode van de andere veldeffecttransistor met een kolomstuurlijn is verbonden.
8. Stelsel volgens conclusie 1, met bet kenmerk, dat de middelen 5 voor het activeren van analoge geheugenmiddelen een X schuifregister met M uitgangen en een Y schuifregister met U uitgangen omvatten, -waarbij de M rijbesturingslijnen met de uitgangen van het X register zijn verbonden en de ET-kolombesturingslijnen met de uitgangen van het Y register zijn verbonden en met middelen voor het doen werken van het X schuifre-10 gister met tenminste een bepaalde snelheid en het doen werken van het Y schuifregister met een snelheid 1/M maal de snelheid waarmee het X register werkt, waarbij de rij- en kolombesturingslijnen een Μ X II matrix vormen met elektrische kruispunten bij elk waarvan een analoog geheugen-element behoort en waarbij elk analoog geheugenelement voor besturing 15 daarvoor zowel verbonden is met een bepaalde rijbesturingslijn als met een bepaalde kolambesturingslijn.
9. Stelsel volgens conclusie 8, met het kenmerk, dat de bedrijfsmiddelen voor het register een met de klokingang van het X schuifregister verbonden klokketen heeft.
10. Stelsel volgens conclusie 8, met het kenmerk, dat de Μ X H matrix verdeeld is in een bovenste gedeelte gedefinieerd als m X ET en een onderste gedeelte gedefinieerd als (M-m) X N, waarbij het Y schuifregister een bovenste schuifregister heeft -voor besturing van de kolambestu-ringslijnen van het bovenste gedeelte en een onderste schuifregister 25 heeft voor het sturen van de kolombesturingslijnen van het onderste gedeelte. 8001610
NLAANVRAGE8001610,A 1979-04-13 1980-03-18 Acquisitiestelsel omvattende een matrix van analoge geheugenelementen. NL174886C (nl)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US06/029,807 US4271488A (en) 1979-04-13 1979-04-13 High-speed acquisition system employing an analog memory matrix
US2980779 1979-04-13

Publications (2)

Publication Number Publication Date
NL8001610A true NL8001610A (nl) 1980-10-15
NL174886C NL174886C (nl) 1984-08-16

Family

ID=21850980

Family Applications (1)

Application Number Title Priority Date Filing Date
NLAANVRAGE8001610,A NL174886C (nl) 1979-04-13 1980-03-18 Acquisitiestelsel omvattende een matrix van analoge geheugenelementen.

Country Status (7)

Country Link
US (1) US4271488A (nl)
JP (2) JPS55146699A (nl)
CA (1) CA1136283A (nl)
DE (1) DE3013253C2 (nl)
FR (1) FR2454155B1 (nl)
GB (1) GB2048006B (nl)
NL (1) NL174886C (nl)

Families Citing this family (42)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5339275A (en) * 1970-12-28 1994-08-16 Hyatt Gilbert P Analog memory system
US5566103A (en) * 1970-12-28 1996-10-15 Hyatt; Gilbert P. Optical system having an analog image memory, an analog refresh circuit, and analog converters
US5619445A (en) * 1970-12-28 1997-04-08 Hyatt; Gilbert P. Analog memory system having a frequency domain transform processor
US4910706A (en) * 1972-09-11 1990-03-20 Hyatt Gilbert P Analog memory for storing digital information
US5615142A (en) * 1970-12-28 1997-03-25 Hyatt; Gilbert P. Analog memory system storing and communicating frequency domain information
JPS5641574A (en) * 1979-09-07 1981-04-18 Nec Corp Memory unit
JPS60187185A (ja) * 1984-03-06 1985-09-24 Victor Co Of Japan Ltd 映像信号遅延回路
DE3587082T2 (de) * 1984-04-02 1993-06-03 Univ Leland Stanford Junior Speichersystem fuer analoge daten.
FR2566162B1 (fr) * 1984-06-13 1986-08-29 Thomson Csf Dispositif memoire d'image analogique utilisant le transfert de charge
US4833445A (en) * 1985-06-07 1989-05-23 Sequence Incorporated Fiso sampling system
US4910709A (en) * 1988-08-10 1990-03-20 International Business Machines Corporation Complementary metal-oxide-semiconductor transistor and one-capacitor dynamic-random-access memory cell
US5144525A (en) * 1990-09-27 1992-09-01 Tektronix, Inc. Analog acquisition system including a high speed timing generator
US5388064A (en) * 1991-11-26 1995-02-07 Information Storage Devices, Inc. Programmable non-volatile analog voltage source devices and methods
US5352933A (en) * 1992-01-23 1994-10-04 Tektronix, Inc. High speed sample and hold signal generator
US5324994A (en) * 1992-12-24 1994-06-28 Tektronix, Inc. Peak detection circuit
US5331210A (en) * 1993-03-16 1994-07-19 Tektronix, Inc. Differential CMOS peak detection circuit
US5446650A (en) * 1993-10-12 1995-08-29 Tektronix, Inc. Logic signal extraction
US5526286A (en) * 1994-02-16 1996-06-11 Tektronix, Inc. Oversampled logic analyzer
US5526301A (en) * 1995-01-13 1996-06-11 Tektronix, Inc. High-speed analog acquisition including signal processing
US6104626A (en) * 1996-03-14 2000-08-15 Sony Corporation Analog value memory circuit
JPH09275570A (ja) * 1996-04-08 1997-10-21 Sony Corp アナログ遅延回路
EP0810730B1 (en) * 1996-05-28 2003-01-15 Matsushita Electric Industrial Co., Ltd. Analog FIFO memory
US5939936A (en) * 1998-01-06 1999-08-17 Intel Corporation Switchable N-well biasing technique for improved dynamic range and speed performance of analog data bus
US6208542B1 (en) * 1998-06-30 2001-03-27 Sandisk Corporation Techniques for storing digital data in an analog or multilevel memory
US6963626B1 (en) 1998-10-02 2005-11-08 The Board Of Trustees Of The Leland Stanford Junior University Noise-reducing arrangement and method for signal processing
US6091619A (en) * 1999-04-23 2000-07-18 Tektronix, Inc. Array architecture for long record length fast-in slow-out (FISO) analog memory
US6259281B1 (en) * 1999-05-06 2001-07-10 Agilent Technologies, Inc. Parallel analog sampling circuit and analog-to-digital converter system incorporating clock signal generator generating sub-sampling clock signals with fast and precisely-timed edges
FR2818423B1 (fr) * 2000-12-20 2003-04-04 Chauvin Arnoux Procede d'acquisition par echantillonage de signaux analogiques et systeme d'acquisition pour la mise en oeuvre de ce procede
US6809851B1 (en) * 2001-10-24 2004-10-26 Decicon, Inc. MEMS driver
US6581460B1 (en) 2002-01-28 2003-06-24 Vega Grieshaber Kg Method and device for direct digitizing microwave signals
AU2003247580A1 (en) * 2002-06-20 2004-01-06 Dakota Technologies, Inc System for digitizing transient signals
US6975251B2 (en) * 2002-06-20 2005-12-13 Dakota Technologies, Inc. System for digitizing transient signals with waveform accumulator
US6912474B2 (en) * 2003-06-19 2005-06-28 Tektronix, Inc. Method and apparatus for high-speed synchronous digital acquisition derived in real -time from analog samples
US7483420B1 (en) * 2004-03-08 2009-01-27 Altera Corporation DSP circuitry for supporting multi-channel applications by selectively shifting data through registers
DE602004010795T2 (de) * 2004-06-24 2008-12-11 Stmicroelectronics S.R.L., Agrate Brianza Verbesserter Seitenspeicher für eine programmierbare Speichervorrichtung
US7969235B2 (en) * 2008-06-09 2011-06-28 Sandisk Corporation Self-adaptive multi-stage charge pump
ES2363145B1 (es) 2009-04-02 2012-06-05 Universitat De Les Illes Balears Dispositivo de caracterización de transitorios de corriente producidos por interacción de partículas ionizantes con un bloque de transistores de una puerta lógica.
US20110148509A1 (en) * 2009-12-17 2011-06-23 Feng Pan Techniques to Reduce Charge Pump Overshoot
WO2014125371A1 (en) 2013-02-12 2014-08-21 Urs-Us Medical Technology Inc. Analog store digital read ultrasound beamforming system and method
US9086275B2 (en) * 2013-07-26 2015-07-21 Analog Devices, Inc. System and method for LIDAR signal conditioning
CA2967646A1 (en) 2014-11-14 2016-05-19 Ursus Medical, Llc Ultrasound beamforming system and method based on aram array
DE102015209565A1 (de) * 2015-05-26 2016-12-01 Robert Bosch Gmbh Vorrichtung und Verfahren zum Betreiben eines Kraftfahrzeugs

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR1588868A (nl) * 1968-08-23 1970-03-16
US3701978A (en) * 1968-12-19 1972-10-31 Epsco Inc Storage and converter system
US3701120A (en) * 1969-09-18 1972-10-24 Boeing Co Analog capacitor memory with slow write-in and fast nondestructive read-out
US3763480A (en) * 1971-10-12 1973-10-02 Rca Corp Digital and analog data handling devices
GB1415516A (en) * 1972-02-25 1975-11-26 Ultra Electronics Ltd Capacitive computer circuits
JPS5037063B2 (nl) * 1972-05-24 1975-11-29
US4084257A (en) * 1977-05-19 1978-04-11 General Electric Company Signal processing apparatus

Also Published As

Publication number Publication date
GB2048006A (en) 1980-12-03
JPS55146699A (en) 1980-11-15
FR2454155A1 (fr) 1980-11-07
NL174886C (nl) 1984-08-16
US4271488A (en) 1981-06-02
CA1136283A (en) 1982-11-23
JPS57169998A (en) 1982-10-19
JPS618519B2 (nl) 1986-03-14
FR2454155B1 (fr) 1986-08-14
DE3013253A1 (de) 1980-10-16
GB2048006B (en) 1983-05-18
DE3013253C2 (de) 1983-10-27

Similar Documents

Publication Publication Date Title
NL8001610A (nl) Snel acquisitiestelsel met een analoge geheugenmatrix.
CA1257912A (en) Dynamic programmable logic arrays with nor-nor structure implemented in c-mos technology
US20040234020A1 (en) Shift-register circuit
US5511170A (en) Digital bus data retention
US3676711A (en) Delay line using integrated mos circuitry
EP2224423A8 (en) Auxiliary capacity wiring driving circuit and display device
US9703416B2 (en) Touch circuit, touch panel and display apparatus
GB2273194A (en) A driving circuit for use in a display apparatus
EP0964520B1 (en) Integrated circuit with off chip drivers
US6040713A (en) Buffer with fast edge propagation
KR100221915B1 (ko) 동기식 메모리용 가변 대기시간 제어 회로, 출력 버퍼 및 동기 장치
CN110914909B (zh) 行进存储器和计算机系统
KR100437624B1 (ko) 전력소비를 줄인 반도체회로 및 이를 이용한반도체회로시스템
JP2004525477A (ja) 深いメモリを持った高速アナログサンプリング回路
JP2000231426A (ja) バス駆動回路
US3612900A (en) Shift register circuit
EP0123335A1 (en) High speed drive circuit
JP4386523B2 (ja) ダイナミック論理回路
JPH11134893A (ja) シフトレジスタおよびこれを用いたマトリクス型液晶表示装置の駆動回路
JP2822401B2 (ja) バス駆動回路
JPH07142979A (ja) サンプル・ホールド回路
JPH1065514A (ja) クロック駆動回路
JP2000312230A (ja) 自己リセット・ポインタを使用した動的ラッチ・レシーバ回路
SU842964A1 (ru) Посто нное запоминающее устройство
SU591960A1 (ru) Устройство выборки дл запоминающих устройств на мдп-транзисторах

Legal Events

Date Code Title Description
A1A A request for search or an international-type search has been filed
BB A search report has been drawn up
BC A request for examination has been filed
V1 Lapsed because of non-payment of the annual fee

Effective date: 19961001