CONDUCTOR COMUN DE DATOS
La presente invención esta basada en un sistema de transferencia de datos que tiene un conductor común de datos, en particular que tiene un conductor común de datos I2C, de acuerdo con la precaracterización de la reivindicación 1. La utilización de un conductor común I2C, el cual en el ejemplo de aplicación más simple comprende una "linea de datos en serie" SDA y una "linea de reloj en serie" SCL, es conocida para transferencia bidireccional de datos y señales de reloj para dispositivos y/o componentes de dispositivos de intercomunicación, llamados de aquí en adelante como aparatos. En este caso, uno de los respectivos aparatos actúa como un transmisor y/o como un "maestro", mientras otros reaccionan como un receptor, llamado enseguida como el aparato direccionado . Señales de interferencia - en particular diafonia de componentes de señal de radiofrecuencia en la señal de reloj de los aparatos que actúan como transmisor y/o maestro para la entrada/salida de datos de un aparato, el cual no esta direccionado en este caso ™ puede significar que es necesario tomar medidas apropiadas para suprimir señales de interferencia a fin de prevenir que operen fallas en los aparatos. Medidas conocidas son funciones de circuito de compuerta, también llamadas conmutación electrónica de conductor común I2C, que utiliza circuitos integrados, y/o medios menos efectivos, tal como apantallamxento eléctrico de lineas de conductor común y provisiones apropiadas en la distribución de circuitos . Otro medio para suprimir las señales de interferencia es utilizar un filtro de paso bajo que tiene un resistor Rg conectado en serie con la entrada/salida de datos de los respectivos aparatos, pero en este caso condiciones asociadas con la utilización de tal sistema de transferencia de datos (ver especificación de conductor común I2C, por ejemplo Tabla General de localización de conductor común I2C, 3 de marzo de 1997, de Philips)- en particular a causa de los requerimientos de tiempo de subida y caida para los flancos del impulso de las señales de datos y reloj restringen severamente el dimensionamiento de los resistores Ra . Además, un filtro de paso bajo formado utilizando un elemento RC, daña la función de "acuse de recibo" de tales aparatos . Por lo tanto, es un objetivo de la presente invención utilizar medios relativamente simples para suprimir señales de interferencia en un sistema de transferencia de datos que tiene un conductor común de datos sin que perjudique el tráfico de datos.
Este objeto se logra mediante un sistema de transferencia de datos que tiene un conductor común de datos, como se especifica en la reivindicación 1. La invención se basa en los siguientes requerimientos e ideas: cuando los aparatos están controlados u operados vía un conductor común I2C - tal como el sintonizador en el receptor de televisión de hoy en día, el cual es controlado mediante los aparatos para operar el receptor de televisión es necesario el direccionado del sintonizador vía el conductor común para dar un acuse de recibo (ACK) para los propósitos de confirmación para cada palabra de datos transferidos. En este contexto, medidas para suprimir señales de interferencia en la línea de datos son, en principio, no necesarias para el direccionado del aparato -o en este caso para el direccionado del sintonizador - a causa de las circunstancias de magnitud de impedancia y señal durante la transferencia de datos; sin embargo, es importante para el bit respectivo (ACK) provisto para los propósitos de "acuse de recibo" ser claramente detectable por el aparato de control que actúa como transmisor y maestro . Sin embargo, si un aparato diferente - tal como un "microcontrolador" provisto en el receptor de televisión para ajuste de video y/o señales de audio - es direccionado por el aparato de control, es necesario mantener las señales de interferencia fuera de la entrada/salida de señales apropiadas del sintonizador, el cual ya no esta ahora siendo direccionado, lo cual podría, en principio, ser hecho utilizando un elemento RC en la forma de un filtro de paso bajo, si esto no estuviera por los filtros de paso bajo, ocurriría daño a la calidad de transmisión para los bits de acuse de recibo (ACK) . La invención supera esta desventaja, la cual podría ser causada al utilizar meramente un elemento RC en la forma de un filtro de bajo paso mientras se utiliza la especificación de conductor común I2C arriba mencionada, al conectar un diodo en paralelo con el elemento RC tal que el elemento RC sea capaz de suprimir las señales de interferencia en forma efectiva y, en segundo lugar - cuando un aparato es direccionado vía el conductor común de datos - virtualmente no daña la calidad de transmisión de señales de datos. La invención tiene la ventaja de que puede ser implementada utilizando componentes eléctricos relativamente simples y realizar la transferencia de bits provistos para un acuse de recibo (ACK) más confiable. Otras ventajas y desarrollos se pueden encontrar en la descripción siguiente y en las reivindicaciones. La invención está explicada en más detalle con referencia a los dibujos, en los cuales;
La Figura 1 muestra una ilustración simplificada de un sistema de transferencia de datos en un dispositivo; La Figura 2 muestra una ilustración similar a una gráfica de bits que son transferidos. La Figura 1 muestra una ilustración, en forma de diagrama de bloques, de aparatos 1-3 capaces de comunicación via un conductor común I2C 4, tal como un sintonizador 1, un aparato de control 2 y que opera un dispositivo que tiene un microprocesador, y un aparato de ajuste electrónico 3 para señales de video y de audio en un aparato de televisión (no mostrado) . El conductor común I2C 4 comprende, en una manera per se conocida, una linea de datos en serie SDA y una linea de reloj en serie SCL para transferir en forma bidireccional la señales de datos DATAN 1 - DATAN 3 y señales de reloj SCLKN1 - SCLKN3, la linea de datos SDA y la linea de reloj SCL están conectadas eléctricamente a una tensión de alimentación positiva VDD via un respectivo "resistor de parada" Rp. La linea de reloj SCL está conectada eléctricamente a la entrada de la señal de reloj del respectivo aparato 1-3, la entrada de señal de reloj de un aparato simultáneamente es la salida de señal de reloj del mismo también, como se conoce. Por contraste, la linea de datos SDA está eléctricamente conectada via un respectivo filtro de bajo paso, formado utilizando un resistor Rs y un capacitor C, a la entrada de la señal de datos del respectivo aparato 1-3 -llamada enseguida entrada/salida de señal de datos, ya que la entrada de señal de datos del aparato 1-3, también, es simultáneamente la salida de señal de datos del mismo también. En este caso, de acuerdo a la invención, un diodo D está conectado en paralelo con el resistor Rs del respectivo filtro de bajo paso al conectar eléctricamente el ánodo del diodo a la linea de datos SDA y conectar eléctricamente el cátodo del diodo a la entrada/salida de la señal de datos del aparato 1-3 apropiado. Sin embargo, cuando se seleccionan las dimensiones del filtro de bajo paso, éste deberá de recordar que la especificación del conductor común I2C limita la "capacitancia de carga del conductor común" (e.g. a 400 pf ) . Sin embargo, la capacitancia de carga del conductor común puede ser dividida en relación a los valores de capacitancia de los filtros de bajo paso en diferentes maneras, por ejemplo tomando en consideración la susceptibilidad a la interferencia del respectivo aparato 103. Para simplificar el entendimiento del aparato 1-3 mostrado en la Figura 1, se puede señalar, a manera de adición, que las entradas de señal de los amplificadores Aia - A3b mostrados en forma de símbolo dentro del respectivo aparato 1-3, corresponden a la entrada de señal de reloj respectiva y la entrada de señal de datos respectiva. Al mismo tiempo, las conexiones de toma de corriente de los transistores de efecto de campo Tla - T3b utilizados como amplificadores de salida, corresponden a las salidas de señal del aparato 1-3. La manera en la cual la disposición de circuitos trabaja está descrita enseguida con referencia a diagramas de impulso a-c inherentemente conocidos (Figura 2) para el tráfico de datos en un conductor común I2C: por consiguiente, a manera de ejemplo, durante la comunicación entre dos aparatos, el aparato de control 2 y de operación del dispositivo, significa que actúa como un transmisor y maestro, y el sintonizador 1 significa que reacciona como un receptor. Para este fin, el aparato de control y de operación del dispositivo 2 alimenta una señal de datos 4 direccionada al sintonizador 1 (diagrama a) - junto con el suministro de una señal de reloj impulsada apropiada 5 (diagrama c) en la linea de reloj SCL - en la linea de datos SDA. Se conoce que la señal de datos 4 comprende una secuencia de palabras de datos impulsados que respectivamente duran a los ocho impulsos de reloj y pueden ser leidas por el sintonizador 1 en base a un direccionamiento apropiado, el sintonizador 1 produce un impulso denotado ACK (diagrama b) en la linea de datos SDA al final de la palabra de datos - i.e. durante el respectivo noveno impulso de reloj - para los propósitos de recepción de acuse de recibo al encender el transistor de efecto de campo Tib, utilizado como amplificador de salida, durante un tiempo prescrito de tal manera que la conexión de toma de corriente del transistor de efecto de campo prácticamente porte el potencial de referencia terrestre. Esto significa que la corriente puede fluir a través del diodo D. Por lo tanto, la magnitud del impulso antes mencionado ACK, es meramente reducida por la tensión directa del diodo, que es aproximadamente 0.2 volt cuando se utiliza un diodo de germanio, por ejemplo, de modo que los impulsos ACK para la recepción del acuse de recibo de las palabras de datos permanece virtualmente sin ser dañado - a pesar del uso del filtro de bajo paso para suprimir las señales de interferencia. Otra ventaja obtenida es que, para el filtro de bajo paso, valores correspondientemente mayores pueden ser utilizados por la resistencia Rs y la capacitancia C, los cuales valores, sin el uso inventivo del diodo D, podrían de otra manera infringir la especificación de CONDUCTOR COMÚN I2C. Esto es porque, sin el uso inventivo del diodo D, la caída de tensión máxima permitida que cruza el resistor Rs, determina el valor máximo del mismo cuando la línea de datos SDA es desconectada del nivel V0H "impulso HIGH" al nivel V0Lmax "impulso máximo LOW" (e.g. 0.4 volt a corriente de salida de 3 miliampers) . Sin embargo, en base a la especificación del conductor común I2C, el tiempo de subida tr de los flancos de impulso, es afectado principalmente por la capacitancia de carga del conductor común y el resistor de parada Rp. Esto significa que, si la capacitancia del filtro de bajo paso C es agrandada, solamente es necesario implicar una reducción correspondiente en el tamaño del resistor de parada Rp. Correspondientemente, valores más grandes de la resistencia Rs y la capacitancia C pueden ser acertados, por ejemplo, utilizando medidas mientras se observa el tiempo de subida tmax de impulso máximo permisible (de 1000 nanosegundos, por ejemplo) .