MX2010011782A - Intercalado de informacion de canal de control codificado. - Google Patents

Intercalado de informacion de canal de control codificado.

Info

Publication number
MX2010011782A
MX2010011782A MX2010011782A MX2010011782A MX2010011782A MX 2010011782 A MX2010011782 A MX 2010011782A MX 2010011782 A MX2010011782 A MX 2010011782A MX 2010011782 A MX2010011782 A MX 2010011782A MX 2010011782 A MX2010011782 A MX 2010011782A
Authority
MX
Mexico
Prior art keywords
bits
encoded
cqi
sequence
interleaving
Prior art date
Application number
MX2010011782A
Other languages
English (en)
Inventor
Durga Prasad Malladi
Peter Gaal
Zhifei Fan
Hao Xu
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of MX2010011782A publication Critical patent/MX2010011782A/es

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0023Systems modifying transmission characteristics according to link quality, e.g. power backoff characterised by the signalling
    • H04L1/0026Transmission of channel quality indication
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/13Linear codes
    • H03M13/136Reed-Muller [RM] codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2703Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques the interleaver involving at least two directions
    • H03M13/271Row-column interleaver with permutations, e.g. block interleaving with inter-row, inter-column, intra-row or intra-column permutations
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/275Interleaver wherein the permutation pattern is obtained using a congruential operation of the type y=ax+b modulo c
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/63Joint error correction and other techniques
    • H03M13/635Error control coding in combination with rate matching
    • H03M13/6362Error control coding in combination with rate matching by puncturing
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/65Purpose and implementation aspects
    • H03M13/6522Intended application, e.g. transmission or communication standard
    • H03M13/65253GPP LTE including E-UTRA
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/65Purpose and implementation aspects
    • H03M13/6522Intended application, e.g. transmission or communication standard
    • H03M13/6544IEEE 802.16 (WIMAX and broadband wireless access)
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0009Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the channel coding
    • H04L1/001Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the channel coding applied to control information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0072Error control for data other than payload data, e.g. control data
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes

Abstract

Se describen sistemas y metodologías que facilitan intercalar la información de canal de control codificado para la transmisión sobre un canal de enlace ascendente. La información de canal de control codificado, por ejemplo, puede incluir información de Indicador de Calidad de Canal (CQI) codificado, información de Indicador de Matriz de Precodificación (PMI) codificado, y/o información de Indicador de Rango (Rl). La información de CQI, la información de PMI y/o información de Rl puede codificarse en una terminal de acceso, por ejemplo, al aplicar un código de bloques de Reed Muller perforado para generar una secuencia de bits codificados. Los bits codificados pueden intercalarse para reordenar la secuencia con el uso de uno o más métodos de intercalado. Ejemplos de los métodos de intercalado que pueden aprovecharse incluyen un intercalado con base en un número primo, intercalado inverso de bits generalizado, intercalado de columna-fila con intercalado inverso de bits de columna, y/o intercalado con base en secuencia M. Además, la secuencia reordenada de bits codificados puede transmitirse a una estación base sobre un canal de enlace ascendente.

Description

INTERCALADO DE INFORMACIÓN DE CANAL DE CONTROL CODIFICADO CAMPO DE LA INVENCIÓN La siguiente descripción se relaciona por lo general con las comunicaciones inalámbricas, y más en particular con emplear el intercalado en información de canal de control codificada en un sistema de comunicación inalámbrica.
ANTECEDENTES DE LA INVENCIÓN Los sistemas de comunicación inalámbrica se utilizan ampliamente para proporcionar varios tipos de comunicación; por ejemplo, voz y/o datos pueden proporcionarse mediante tales sistemas de comunicación inalámbrica. Un sistema de comunicación inalámbrica típico, o red, puede proporcionar acceso a múltiples usuarios a uno o más recursos compartidos (por ejemplo, ancho de banda, potencia de transmisión, ...). Por ejemplo, un sistema puede utilizar una variedad de múltiples técnicas de acceso, tales como ultiplexión por División de Frecuencia (FDM) , Multiplexión por División de Tiempo (TDM) , Multiplexión por División de Código (CDM) , Multiplexión por División Ortogonal de Frecuencia (OFDM) , y otros.
Generalmente, los sistemas de comunicación de acceso múltiple inalámbrico pueden respaldar simultáneamente la comunicación para múltiples terminales de acceso. Cada terminal de acceso puede comunicarse con una o más estaciones base mediante las transmisiones en los enlaces sin retorno y de retorno. El enlace sin retorno (o enlace descendente) se refiere al enlace de comunicación de las estaciones base a las terminales de acceso, y el enlace de retorno (o enlace ascendente) se refiere al enlace de comunicación de las terminales de acceso a las estaciones base. Este enlace de comunicación puede establecerse a través de un sistema de una sola entrada-una sola salida, sistema de múltiples entradas-una sola salida o un sistema de múltiples entradas-múltiples salidas (MIMO) .
Los sistemas de MIMO emplean múltiples antenas de transmisión (NT) y múltiples antenas de recepción (NR) para la transmisión de datos. Un canal de MIMO formado por las antenas de transmisión NT y de recepción NR pueden descomponerse en canales independientes Ns que también pueden conocerse como canales espaciales, donde Ns = {NT, NR} . Cada uno de los canales independientes Ns corresponde a una dimensión. Además, los sistemas de MIMO pueden proporcionar rendimiento mejorado (por ejemplo, eficiencia espectral aumentada, mayor producción y/o mayor conflabilidad) si se utilizan las dimensionalidades adicionales creadas por las antenas de transmisión y recepción múltiples.
Los sistemas de MIMO pueden soportar varias técnicas de duplexión para dividir las comunicaciones de enlace sin retorno y de retorno sobre un medio físico común. Por ejemplo, el dúplex por división de frecuencia (FDD) pueden utilizar las regiones de frecuencia diferentes para las comunicaciones del enlace sin retorno y de retorno. Además, en los sistemas dúplex de división por tiempo (TDD), las comunicaciones de enlace sin retorno y de retorno pueden emplear una región de frecuencia común de manera que el principio de reciprocidad permita la estimación del canal de enlace sin retorno del canal de enlace de retorno.
Los sistemas de comunicación inalámbrica a menudo emplean una o más estaciones base que proporcionan un área de cobertura. Una estación base típica puede transmitir múltiples corrientes de datos para servicios de difusión, multidifusión y/o unidifusión, en donde una corriente de datos puede ser una corriente de datos que puede ser de interés de recepción independiente para una terminal de acceso. Una terminal de acceso dentro del área de cobertura de tal estación base, puede emplearse para recibir uno, más de uno, o todas las corrientes de datos transportadas por el flujo compuesto. Asimismo, una terminal de acceso puede transmitir datos a la estación base u otra terminal de acceso .
Las técnicas de comunicación inalámbrica convencionales a menudo monitorean las condiciones del canal de enlace descendente en la terminal de acceso, y envían retroalimentación relacionada con las condiciones de canal monitoreadas de la terminal de acceso a una estación base correspondiente. La retroalimentación correspondiente a las condiciones de canal monitoreadas puede ser un Indicador de Calidad de Canal (CQI) que puede transmitirse mediante la terminal de acceso a la estación base sobre un canal de enlace ascendente. Sin embargo, los métodos comunes por lo regular fallan en intercalar la información de CQI codificada enviada sobre el canal de enlace ascendente que puede provocar tasas de errores aumentadas para los canales de variación de tiempo.
SUMARIO DE LA INVENCIÓN Lo siguiente representa un sumario simplificado de una o más modalidades para proporcionar un entendimiento básico de tales modalidades. Este sumario no es una generalidad extensa de todas las modalidades contempladas, y no pretende identificar los elementos clave o críticos de todas las modalidades ni delinear el alcance de ninguna o todas las modalidades. Su único propósito es presentar algunos conceptos de una o más modalidades en una forma simple como un preludio para la descripción más detallada que se presenta posteriormente.
De acuerdo con una o más modalidades y la descripción correspondiente de las mismas, se describen varios aspectos en relación con facilitar intercalar la información de canal de control codificada para la transmisión sobre un canal de enlace ascendente. La información de canal de control codificado, por ejemplo, puede incluir información de Indicador de Calidad de Canal (CQI) codificada, información de Indicador de Matriz de Precodificación (PMI) codificada, y/o información de Indicador de Rango (RI) . La información de CQI, la información de PMI y/o la información de RI puede codificarse en una terminal de acceso, por ejemplo, al aplicar un código de bloques de Reed Muller perforado para generar una secuencia de bits codificados. Los bits codificados pueden intercalarse para reordenar la secuencia con el uso de uno o más métodos de intercalado. Ejemplos de los métodos de intercalado que pueden aprovecharse incluyen un intercalado con base en un número primo, intercalado inverso de bits generalizado, intercalado de columna- fila con intercalado inverso de bits de columna, y/o intercalado con base en la secuencia M. Además, la secuencia reordenada de bits codificados puede transmitirse a una estación base sobre un canal de enlace ascendente.
De acuerdo con aspectos relacionados, se describe en la presente un método que facilita enviar la información de Indicador de Calidad de Canal (CQI) en un entorno de comunicaciones inalámbricas. El método puede incluir codificar la información de CQI para producir una secuencia de bits de CQI codificados con un orden particular. Además, el método puede incluir intercalar los bits de CQI codificados para reordenar la secuencia de los bits de CQI codificados. Además, el método puede incluir transmitir la secuencia reordenada de los bits de CQI codificados a una estación base mediante un canal de enlace ascendente.
Otro aspecto se relaciona con un aparato de comunicaciones inalámbricas. El aparato de comunicaciones inalámbricas puede incluir una memoria que retiene instrucciones relacionadas con aplicar un código de bloques de Reed Muller perforado para codificar un reporte del Indicador de Calidad de Canal (CQI) para generar una secuencia sin intercalar que incluya M-bits de CQI codificados en una orden ingresado, en donde M es un número entero que pertenece a un número total de bits de CQI codificados, permutar los M-bits de CQI codificados para producir una secuencia intercalada que incluya los M-bits de CQI codificados en una orden producida, y enviar la secuencia intercalada que incluya los M-bits de CQI codificados en la orden producida a una estación base sobre un canal de enlace ascendente. Además, el aparato de comunicaciones inalámbricas puede incluir un procesador, acoplado a la memoria, configurado para ejecutar las instrucciones retenidas en la memoria .
Aún otro aspecto se relaciona con un aparato de comunicaciones inalámbricas que permite enviar la información d ; Indicador de Calidad de Canal (CQI) en un entorno de comunicaciones inalámbricas. El aparato de comunicaciones inalámbrica puede incluir medios para generar una secuencia de bits de CQI codificados. Además, el aparato de comunicaciones inalámbricas puede incluir medios para permutar una disposición de los bits de CQI codificados para producir una secuencia intercalada de bits de CQI codificados. Además, el aparato de comunicaciones inalámbricas puede incluir medios para enviar la secuencia intercalada de los bits de CQI codificados sobre un canal de enlace ascendente a una estación base.
Aún otro aspecto se relaciona con un producto de programa de computadora que puede comprender un medio legible por computadora. El medio legible por computadora puede incluir un código para aplicar un código de bloques de Reed Müller perforado para codificar la información de canal de control para generar una secuencia sin intercalar que incluya M-bits codificados en una orden ingresada, en donde M es un número entero que pertenece a un número total de bits codificados. Además, el medio legible por computadora puede comprender un código para permutar los M-bits codificados para producir una secuencia intercalada que incluya los M-bits codificados en una orden producida. Además, el medio legible por computadora puede incluir un código para transmitir la secuencia intercalada que incluya los M-bits codificados en la orden producida a una estación base sobre un canal de enlace ascendente .
De acuerdo con otro aspecto, un aparato de comunicaciones inalámbricas puede incluir un procesador, en donde - el procesador puede configurarse para codificar la información de Indicador de Calidad de Canal (CQI) para producir una secuencia de bits de CQI codificados con un orden particular. Además, el procesador puede configurarse para intercalar los bits de CQI codificados para reordenar la secuencia de los bits de CQI codificados. Además, el procesador puede configurarse para transmitir la secuencia réórdenada de los bits de CQI codificados a una estación base mediante un canal de enlace ascendente.
Para lograr lo anterior y fines relacionados, una o más modalidades comprenden las características descritas por completo en lo sucesivo y particularmente señaladas en las reivindicaciones. La siguiente descripción y las figuras anexas establecidas en la presente detallan ciertos aspectos ilustrativos de una o más modalidades. Sin embargo, estos aspectos son indicativos de algunas de varias maneras en donde los principios de varias modalidades pueden emplearse y las modalidades descritas pretenden incluir todos esos aspectos y sus equivalentes.
BREVE DESCRIPCIÓN DE LAS FIGURAS La FIGURA 1 es una ilustración de un sistema de comunicación inalámbrica de acuerdo con varios aspectos establecidos en la presente.
La FIGURA 2 es una ilustración de un sistema ejemplar que intercala transmisiones de CQI en un entorno de comunicación inalámbrica.
La FIGURA 3 es una ilustración de un sistema ejemplar que emplea un método con base en un número primo para intercalar las transmisiones de CQI en un entorno de comunicación inalámbrica.
La FIGURA 4 es una ilustración de un sistema ejemplar que utiliza un esquema inverso de bits generalizado para intercalar las transmisiones de CQI en un entorno de comunicación inalámbrica.
La FIGURA 5 es una ilustración de un sistema ejemplar que aprovecha un método de columna- fila con inversión de bits de columna para intercalar los bits de CQI codificados en un entorno de comunicaciones inalámbricas.
La FIGURA 6 es una ilustración de un sistema ejemplar que utiliza un diseño de secuencia M para intercalar transmisiones enviadas sobre una canal de enlace ascendente en un entorno de comunicaciones inalámbricas.
La FIGURA 7 es una ilustración de una tabla ejemplar que incluye una secuencia de posiciones de entrada, K,- al igual que posibles secuencias de salida que pueden producirse mediante los métodos de intercalado de CQI descritos en la presente.
La FIGURA 8 es una ilustración de una metodología ejemplar que facilita enviar información de Indicador de Calidad de Canal (CQI) en un entorno de comunicaciones inalámbricas .
La FIGURA 9 es una ilustración de una metodología ejemplar que facilita obtener información de Indicador de Calidad de Canal (CQI) en un entorno de comunicaciones inalámbricas .
La FIGURA 10 es una ilustración de una terminal de acceso que envía información de CQI intercalada en un sistema de comunicación inalámbrica.
La FIGURA 11 es una ilustración de un sistema ejemplar que obtiene información de CQI intercalada en un entorno de comunicación inalámbrica.
La FIGURA 12 es una ilustración de un entorno de red inalámbrica ejemplar que puede emplearse junto con varios sistemas y métodos descritos en la presente.
La FIGURA 13 es una ilustración de un sistema ejemplar que facilita enviar información del Indicador de Calidad de Canal (CQI) en un entorno de comunicaciones inalámbricas.
DESCRIPCIÓN DETALLADA DE LA INVENCIÓN Ahora se describen varias modalidades con referencia a las figuras, en donde números de referencia similares se utilizan para referirse a elementos similares de principio a fin. En la siguiente descripción, para propósitos de explicación, se establecen numerosos detalles específicos para proporcionar un entendimiento exhaustivo de una o más modalidades. Sin embargo, puede ser evidente que, la o las modalidades puedan practicarse sin estos detalles específicos. En otros casos, las estructuras y dispositivos bien conocidos se muestran en forma de diagrama de bloques paira facilitar la descripción de una o más modalidades.
Como se utiliza en esta solicitud, los términos "componente" "módulo", "sistema", y similares pretenden referirse a una entidad relacionada con una computadora, ya sea un hardware, firmware, una combinación de hardware y software, software u otro software en ejecución. Por ejemplo, un componente puede ser, pero no se limita a ser, un proceso que se ejecuta en un procesador, un procesador, un objeto, un medio ejecutable, una cadena de ejecución, un programa y/o una computadora. A modo de ilustración, tanto la aplicación que se ejecuta en un dispositivo informático como el dispositivo informático, puede ser un componente. Uno o más componentes pueden residir dentro de un proceso y/o cadena de ejecución y un componente puede localizarse en una computadora y/o distribuirse entre dos o más computadoras. Además, estos componentes pueden ejecutarse desde varios medios legibles por computadora que tengan varias estructuras de datos almacenadas en los mismos. Los componentes pueden comunicarse por medio de procesos locales y/o remotos tales como de acuerdo con una señal que tiene uno o más paquetes de datos (por ejemplo, datos de un componente que interactúan con otro componente en un sistema local, sistema distribuido, y/o en una red tal como Internet con otros sistemas por medio de la · señal) .
Las técnicas descritas en la presente pueden utilizarse para varios sistemas de comunicación inalámbrica tales como un acceso múltiple por división de código (CDMA) , acceso múltiple por división de tiempo (TDMA) , acceso múltiple por división de frecuencia (FDMA) , acceso múltiple por división ortogonal de frecuencia (OFDMA) acceso múltiple por división de frecuencia de portador único (SC-FDMA) y otros sistemas. Los términos "sistema" y "red" a menudo se utilizan de forma intercambiable. Un sistema de CDMA puede implementar una radio tecnología tal como un Acceso de Radio Terrestre Universal (UTRA) , CDMA2000, etcétera. El UTRA incluye el CDMA de banda ancha ( -CDMA) y otras variantes del CDMA. El CDMA2000 cubre las normas IS-2000, IS-95 e IS-856. Un sistema de TDMA puede implementar una radio tecnología tal como Sistema Global para Comunicaciones Móviles (GSM) . Un sistema de OFDMA puede implementar una radio tecnología tal como un UTRA Evolucionado (E-UTRA) , Banda Ancha Ultra Móvil (UMB) , IEEE 802.11 (Wi-Fi) , IEEE 802.16 (WiMAX) , IEEE 802.20, OFDM-Flash, etcétera. El UTRA y E-UTRA son parte del Sistema Universal de Telecomunicaciones Móviles (UMTS) . La Evolución a Largo Plazo (LTE) del 3GPP es un próximo lanzamiento del UMTS que utiliza el E-UTRA, que emplea el OFDMA en el enlace descendente y el SC-FDMA en el enlace ascendente. El UTRA, E-UTRA, UMTS, LTE y GSM se describen en los documentos de una organización denominada "Proyecto de Sociedad de Tercera Generación" (3GPP) . Además, el CDMA2000 y la UMB se describen en los documentos de una organización denominada "Proyecto 2 de Sociedad de Tercera Generación" (3GPP2) . Además, tales sistemas de comunicación inalámbrica pueden además incluir sistemas de red de par a par (por ejemplo, móvil a móvil) o adecuados que a menudo utilizan espectros impares sin licencia, LAN inalámbrica 802. xx, BLUETOOTH y cualquier otra técnica de comunicación inalámbrica de amplio o corto margen.
El acceso múltiple por división de frecuencia de portador único (SC-FDMA) utiliza la modulación de portador único y ecualización de dominio de frecuencia. El SC-FDMA tiene rendimiento similar y esencialmente la misma complejidad total que los del sistema de OFDMA. Una señal del SC-FDMA tiene una relación de potencia pico a promedio (PAPR) debido a su estructura de portador único inherente. Por ejemplo, el SC-FDMA puede utilizarse en las comunicaciones de enlace ascendente donde la PAPR inferior beneficia en gran medida a las terminales de acceso en términos de eficiencia dé potencia de transmisión. Por consiguiente, el SC-FDMA puede implementarse como un esquema de acceso múltiple de enlace ascendente en la Evolución a Largo Plazo (LTE) de 3GPP o UTRA Evolucionado.
Además, se describen varias modalidades en la presente en relación con la terminal de acceso. Una terminal de acceso también puede denominarse como un sistema, unidad de abonado, estación de abonado, estación móvil, móvil, estación remota, terminal remota, dispositivo móvil, terminal de usuario, terminal, dispositivo de comunicación inalámbrica, agente de usuario, dispositivo de usuario, o equipo de usuario (UE) . Una terminal de acceso puede ser un teléfono celular, un teléfono inalámbrico, un teléfono de Protocolo de Inicio de Sesión (SIP) , una estación de bucle local inalámbrico (WLL) , un asistente personal digital (PDA) , un dispositivo portátil que tiene capacidad de conexión inalámbrica, dispositivo informático, u otro dispositivo de procesamiento conectado a un módem inalámbrico. Además, varias modalidades se describen en la presente en relación cóh una estación base. Una estación base puede utilizarse para comunicarse con la o las terminales de acceso y también puede conocerse como un punto de acceso, Nodo B, Nodo B Evolucionado (eNodo B, eNB) o alguna otra terminología.
Además, el término "o" pretende significar un "o" inclusivo en vez de un "o" exclusivo. Es decir, a menos que se especifique lo contrario, o sea claro a partir del contexto, la frase "X emplea A o B" pretende significar cualquiera de las permutaciones inclusivas naturales. Es decir, se cumple con la frase "X emplea A o B" mediante cualquiera de los siguientes ejemplos: X emplea A; X emplea B; o X emplea A y B. Además, los artículos "un" y "una" como se utilizan en la presente en esta solicitud y reivindicaciones anexas por lo general deben interpretarse para que signifiquen "uno o más" a menos que se especifique lo contrario o esté claro a partir del contexto que se enfoca a una forma singular.
Varios aspectos o características descritas en la presente pueden implementarse como un método, aparato o artículo de fabricación con el uso de técnicas de programación estándar y/o ingeniería. El término "artículo de fabricación" como se utiliza en la presente, pretende abarcar un programa de computadora accesible desde cualquier dispositivo legible por computadora, portador, o medios. Por ejemplo, los medios legibles por computadora pueden incluir pero no limitarse a dispositivos de almacenamiento magnéticos (por ejemplo, disco duro, disco flexible, cintas magnéticas, etcétera) , discos ópticos (por ejemplo, disco compacto (CD) , disco digital versátil (DVD) , etcétera) , tarjetas inteligentes, y dispositivos de memoria flash (por ejemplo, EPRO , tarjeta, memoria de barra, memoria tipo llavero, etcétera) . Además, varios medios de almacenamiento descritos en la presente pueden representar uno o más dispositivos y/u otros medios legibles por máquina para almacenar información. El término "medio legible por máquina" puede incluir, sin limitarse a ser, canales inalámbricos y varios otros medios capaces de almacenar, contener y/o portar la o las instrucciones y/o datos.
Con referencia ahora a la Figura 1, se ilustra un sistema 100 de comunicación inalámbrica de acuerdo con varias modalidades presentadas en la presente. El sistema 100 comprende una estación 102 base que puede incluir múltiples grupos de antenas. Por ejemplo, un grupo de antenas puede incluir antenas 104 y 106, otro grupo puede comprender antenas 108 y 110, y un grupo adicional puede incluir antenas 112 y 114. Sin embargo, se ilustran dos antenas para cada grupo de antenas; más o menos antenas pueden utilizarse para cada grupo. La estación 102 base puede incluir además una cadena transmisora y una cadena receptora, cada una de las cuales puede a su vez comprender una pluralidad de componentes asociados con la transmisión y recepción de señal (por ejemplo, procesadores, moduladores, multiplexores , desmoduladores, desmultiplexores , antenas, etcétera), como lo apreciará alguien experto en la técnica.
; ' La estación 102 base puede comunicarse con una o más" terminales de acceso tales como una terminal 116 de acceso y una terminal 122 de acceso,- sin embargo, debe apreciarse que la estación 102 base puede comunicarse con sustancialmente cualquier número de terminales de acceso similares a las terminales 116 y 122 de acceso. Las terminales 116 y 122 de acceso pueden ser, por ejemplo, teléfonos celulares, teléfonos inteligentes, computadoras tipo laptop, dispositivos portátiles de comunicación, dispositivos informáticos portátiles, radios por satélite, sistemas de posicionamiento global, PDA, y/o cualquier otro dispositivo adecuado para comunicar sobre el sistema 100 de comunicación inalámbrica. Como se representa, la terminal 116 de acceso está en comunicación con las antenas 112 y 114, donde las antenas 112 y 114 transmiten información a la terminal 116 de acceso sobre un enlace 118 sin retorno y reciben información de la terminal 116 de acceso sobre un enlace 120 de retorno. Además, la terminal 122 de acceso está en comunicación con las antenas 104 y 106, donde las antenas 104 y 106 transmiten información a la terminal 122 de acceso sobre un enlace 124 sin retorno y reciben información de la terminal 122 de acceso sobre un enlace 126 de retorno. En un sistema dúplex por división de frecuencia (FDD) , el enlace 118 sin retorno puede utilizar una banda de frecuencia diferente a la utilizada por el enlace 120 de retorno, y por ejemplo, el enlace 124 sin retorno puede emplear una banda de frecuencia diferente a la utilizada por el enlace 126 de retorno. Además, en un sistema dúplex por división de tiempo (TDD) , el enlace 118 sin retorno y el enlace 120 de retorno pueden utilizar una banda de frecuencia común y el enlace 124 sin retorno y el enlace 126 de retorno puede utilizar una banda de frecuencia común.
Cada grupo de antenas y/o el área en donde están designadas para comunicar puede conocerse como un sector de la estación 102 base. Por ejemplo, los grupos de antena pueden diseñarse para comunicarse con las terminales de acceso en un sector de las áreas cubiertas por la estación 102 base. En comunicación sobre los enlaces 118 y 124 sin retorno, las antenas de transmisión de la estación 102 base pueden utilizar la formación de haz para mejorar la relación de señal a ruido de los enlaces 118 y 124 sin retorno para las terminales 116 y 122 de acceso. También, mientras la estación 102 base utiliza la formación de haz para transmitir a las terminales 116 y 122 de acceso dispersas aleatoriamente a través de una cobertura asociada, las terminales de acceso en las celdas vecinas pueden estar sujetas a menos interferencia en comparación con una estación base que transmite a través de una antena única a todas sus terminales de acceso.
El sistema 100 puede emplear un esquema de intercalado de canal que puede aplicarse a un canal de enlace ascendente. El esquema de intercalado de canal puede utilizarse junto con un Prefijo Cíclico (CP) normal o un CP extendido. Las terminales 116, 122 de acceso pueden evaluar las condiciones de canal de enlace descendente y pueden generar la información de Indicador de Calidad de Canal (CQI) (por ejemplo, reportes de CQI, ...) con base en la evaluación. Puede codificarse la información de CQI producida respectivamente por las terminales 116, 122. La información de CQI puede codificarse con el uso de un código de bloques tal como, por ejemplo, un código de Reed-Muller (RM) . La información de CQI codificada puede entonces intercalarse mediante las terminales 116, 122 de acceso y enviarse a la estación 102 base mediante un canal de enlace ascendente. En contraste, las técnicas convencionales a menudo fallan en intercalar la información de CQI codificada para transmisión sobre el canal de enlace ascendente, lo que puede conducir a una taza de errores aumentada. Por ejemplo, las tasas de errores asociadas con los métodos convencionales pueden ser considerablemente mayores cuando la información de CQI codificada se envía mediante un canal de variación de tiempo sin intercalar.
El uso de los esquemas de intercalado de canal junto con el canal de enlace ascendente descrito en la présente puede producir tasas de errores disminuidas en comparación con las técnicas comunes bajo diferentes condiciones. Por ejemplo, las tasas de errores reducidas pueden resultar para las terminales 116, 122 de acceso al moverse a varias velocidades o velocidades fijas. Además, las tásas de errores disminuidas pueden producirse para diferir los tamaños de carga útil al utilizar . los esquemas de intercalado de canal establecidos en la presente.
Con referencia ahora a la Figura 2, se ilustra un sistema 200 que intercala las transmisiones de CQI en un entorno de comunicación inalámbrica. El sistema 200 incluye una terminal 202 de acceso que puede transmitir y/o recibir información, señales, datos, instrucciones, comandos, bits, símbolos, y similares. La terminal 202 de acceso puede comunicarse con una estación 204 base mediante el enlace sin retorno y/o el enlace de retorno. La estación 204 base puede transmitir y/o recibir información, señales, datos, instrucciones, comandos, bits, símbolos y similares. Además, aunque no se muestra, se contempla que cualquier número de terminales de acceso similares a la terminal 202 de acceso puede incluirse en el sistema 200 y/o cualquier número de estaciones bases similar a la estación 204 base puede incluirse en el sistema 200. De acuerdo con una ilustración, el sistema 200 puede ser un sistema con base en la Evolución a Largo Plazo (LTE) ; sin embargo, el objeto reivindicado no se limita al mismo.
La terminal 202 de acceso puede además incluir un componente 206 de evaluación de CQI que produce los reportes de CQI que proporciona información relacionada con la calidad de canal. El componente 206 de evaluación de CQI puede generar los reportes de CQI con cualquier periodicidad sostenidamente. De manera adicional o alterna, el componente 206 de evaluación de CQI puede producir reportes de CQI de forma no periódica. El componente 206 de evaluación de CQI puede monitorear las condiciones de canal de enlace descendente para generar los reportes de CQI. Además, los reportes de CQI pueden utilizarse para la programación dependiente del canal mediante la estación 204 base, y de esta manera, puede retroalimentar a la estación 204 base. La base para los reportes de CQI producidos mediante el componente 206 de evaluación de CQI puede ser las mediciones de las señales de referencia de enlace descendente transmitidas mediante la estación 204 base. Además, los reportes de CQI proporcionados por el componente 206 de evaluación de CQI pueden indicar la calidad de canal tanto en un dominio de tiempo como en un dominio de frecuencia.
Además, la terminal 202 de acceso puede incluir un componente 208 de codificación que codifica los reportes de CQI generados por el componente 206 de evaluación de CQI para producir los bits de CQI codificados. El componente 208 de codificación puede emplear un código de bloques para codificar los reportes de CQI. De acuerdo con un ejemplo, el código de bloques utilizado mediante el componente 208 de codificación puede ser un código de bloques de Reed Muller (RM) perforado. Siguiendo este ejemplo, el código de bloques de Reed Muller perforado puede tener una velocidad de código de (20, n) , donde n es el tamaño de la carga útil del canal de enlace ascendente (por ejemplo, canal CQI, Canal de Control de Enlace Ascendente Físico (PUCCH) , Canal Compartido de Enlace Ascendente Físico (PUSCH) , ...). A modo de ilustración, el componente 208 de codificación puede aplicar el código de bloques de Reed Muller perforado a la información de CQI (por ejemplo, reportes de CQI, ...) generada mediante el componente 206 de evaluación de CQI para formar 20 bits de CQI codificados. Con respecto a un ejemplo posterior, el componente 208 de codificación puede bloquear la información de CQI, de código, la información de Indicador dé Matriz de Precodificación (PMI) , y/o la información de Indicador de Rango (RI) (por ejemplo, que utiliza el código de bloques de Reed Muller, ...) para producir bits codificados. Aunque gran parte de la siguiente descripción pertenece al intercalado de los bits de CQI codificados, debe apreciarse que tales ejemplos pueden extenderse al intercalado de los bits de CQI codificados, PMI y/o RI .
Además, la terminal 202 de acceso puede incluir un componente 210 de intercalado que intercala los bits de CQI codificados para transmisión. El intercalado de los bits de CQI codificados puede proteger una transmisión contra errores de ráfagas. El componente 210 de intercalado puede permutar una orden de los bits de CQI codificados producidos mediante el componente 208 de codificación. De acuerdo con una ilustración, si el componente 208 de codificación produce 20 bits de CQI codificados en una orden determinada entre una secuencia, entonces el componente 210 de intercalado puede alterar el orden de los 20 bits de CQI codificados para la transmisión dentro de una subtrama. Siguiendo esta ilustración, los primeros 10 bits de CQI codificados según se reordenan pueden transmitirse dentro de una primera ranura de la subtrama, mientras que los segundos 10 bits de CQI codificados según se reordenan pueden transmitirse dentro de una segunda ranura de la subtrama. El objeto reivindicado, aún cuando no se limita a la ilustración antes mencionada como se contempla que los bits de CQI codificados pueden enviarse dentro de más de una subtrama, más de dos ranuras y así sucesivamente.
Además, los bits de CQI codificados, intercalados pueden mapearse para símbolos (por ejemplo, símbolos de Modulación de Desplazamiento de Fase de 4 Símbolos (QPSK) , ...) y transmitirse dentro de una subtrama. Por ejemplo, los 20 bits de CQI codificados producidos mediante el componente 208 de codificación pueden permutarse al intercalar el componente 210 de intercalado de tal manera que se vuelva a disponer una orden de los 20 bits de CQI codificados. Por lo tanto, los 20 bits de CQI codificados, permutados pueden mapearse para 10 símbolos de QPSK. Además, los 10 símbolos de QPSK pueden transmitirse en 10 símbolos de Multiplexión por División de Frecuencia Localizada (LFDM) dentro de una subtrama (por ejemplo, 5 símbolos de LFDM dentro de la primera ranura de la subtrama y 5 símbolos de LFDM dentro de una segunda ranura de la subtrama, ...) . Sin embargo, debe apreciarse, que el objeto reivindicado no se limita al ejemplo anterior.
Los bits de CQI codificados, permutados pueden enviarse mediante la terminal 202 de acceso a la estación 204 base a través del canal de enlace ascendente. De acuerdo con una ilustración, el canal de enlace ascendente puede ser un canal' de CQI. Además, el canal de enlace ascendente, por ejemplo, puede ser un Canal de Control de Enlace Ascendente Físico (PUCCH) y/o un Canal Compartido de Enlace Ascendente Físico (PUSCH) . Como medida de ejemplo, el PUSCH puede transportar los datos de usuario y la información de CQI. Con respecto a otro ejemplo, el PUCCH puede transportar la información de CQI. Siguiendo este ejemplo, el PUCCH puede emplearse para transportar la información de CQI cuando la terminal 202 de acceso no transmite el PUSCH; sin embargo, el objeto reivindicado no se limita a los ejemplos anteriores. Además, debe apreciarse que el PUSCH y/o PUCCH pueden transportar la información de PMI y/o la información de RI además o en lugar de la información de CQI .
La estación 204 base puede recibir los bits de CQI codificados, permutados enviados a través de la terminal 202 de acceso sobre el canal de enlace ascendente. La estación 204 base puede además incluir un componente 212 de desintercalado y un componente 214 de descodificación. El componente 212 de desintercalado puede desintercalar los bits d CQI codificados, permutados para producir los bits de CQI codificados en el orden original (por ejemplo, según se producen mediante el componente 208 de codificación de la terminal 202 de acceso antes del intercalado, ... ) . De esta manera, el componente 212 de desintercalado puede invertir la redisposición de los bits de CQI codificados, realizada mediante el componente 210 de intercalado de la terminal 202 dé ; acceso. Por ejemplo, el componente 212 de desintercalado puede invertir un método de intercalado particular (o pluralidad de métodos de intercalado) utilizado por el componente 210 de intercalado de la terminal 202 de acceso. Además, el componente 214 de descodificación puede descifrar los bits de CQI codificados para reconocer la información de CQI correspondiente.
El empleo de las operaciones de intercalado de canal para el canal de enlace ascéndente puede lograr una ganancia de rendimiento de enlace en comparación con las técnicas convencionales donde no se utiliza intercalado de canal para las transmisiones de CQI . Estos métodos comunes a menudo experimentan bajo rendimiento cuando el canal tiene variación de tiempo, lo que puede provocar errores de ráfaga. Por ejemplo, la falta de intercalado para la información de CQI enviada sobre el canal de enlace ascendente puede resultar en la pérdida de nivel de enlace cuando haya fluctuación de canal grande dentro de la subtrama debido a la estructura del código Reed Muller.
Con referencia a la Figura 3, se ilustra un sistema 300 que emplea un método con base en un número primo para intercalar las transmisiones de CQI en un entorno de comunicación inalámbrica. El sistema 300 incluye la terminal 202 de acceso, que además incluye el componente 206 de evaluación de CQI y el 208 de codificación. El componente 206 de evaluación de CQI puede estimar las condiciones de canal de enlace descendente y generar la información de CQI con base en el mismo. Además, el componente 208 de codificación puede aplicar un código de bloques Reed Muller perforado a la información de CQI para producir bits de CQI codificados.
Los bits de CQI codificados generados por el componente 208 de codificación pueden ingresarse a un componente 302 de intercalado de factor primo. Por ejemplo, el componente 210 de intercalado de la Figura 2 puede ser un componente 302 de intercalado de factor primo; sin embargo, el objeto reivindicado no se limita al mismo. Además, el componente 302 de intercalado de factor primo puede permutar los bits de CQI codificados para la transmisión sobre el canal de enlace ascendente.
El componente 208 de codificación puede proporcionar M bits de CQI codificados al componente 302 de intercalado de factor primo, donde M puede ser sustancialmente cualquier número entero. Un código (M, n) puede emplearse a través del componente 208 de codificación, donde n es un tamaño de carga útil del canal de enlace ascendente. Por ejemplo, M puede ser 20; sin embargo, el objeto reivindicado no se limita al mismo. Los M bits de CQI codificados pueden ser en una secuencia, de tal manera que un primer bit de CQI codificado en la secuencia puede estar en una posición 0, ... , y el M-avo bit de CQI codificado en la secuencia puede estar en una posición M-l. El componente 302 de intercalado de factor primo puede mapear un bit de CQI codificado en la secuencia de una posición de entrada K a una posición de salida Kl, donde K y Kl pueden ser cualquier posición dentro de la secuencia de 0 a M-l.
El componente 302 de intercalado de factor primo puede además emplear un número primo, Q, para efectuar el mapeo. Debe apreciarse que el número primo, Q, puede predefinirse, determinarse de manera dinámica, especificarse mediante una función de variación de tiempo, o similar. Además, el número primo también puede conocerse a través de la estación base a la cual se transmite la información de CQI (por ejemplo, estación 204 base de la Figura 2, componente 212 de desintercalado de la Figura 2, ...) .
El componente 302 de intercalado de factor primo puede mapear un bit de CQI codificado ingresado mediante el componente 208 de codificación en la posición de entrada K a la posición de salida Kl al multiplicar K por Q. El componente 302 de intercalado de factor primo puede identificar la posición de salida Kl como el producto de K multiplicado por Q módulo M. De esta manera, el componente 302 de intercalado de factor primo puede evaluar lo siguiente : Kl = mod(K * Q,M) .
A modo de ejemplo, M puede ser 20 y Q puede ser 7. Siguiendo este ejemplo, el componente 302 de intercalado de factor primo puede mapear un bit de CQI codificado en la posición 2 en la secuencia ingresada obtenida a partir del componente 208 de codificación al multiplicar 2 por 7 para producir 14. Además, 14 módulo 20 puede evaluarse mediante el componente 302 de intercalado de factor primo para producir 14. De esta manera, el bit de CQI codificado en la posición 2 en la secuencia ingresada puede mapearse para la posición 14 en la secuencia producida, generada mediante el componente 302 de intercalado de factor primo. Además, la Figura 7 describe una tabla 700 que muestra los valores para K que pueden ingresarse al componente 302 de intercalado de factor primo y valores correspondientes de Kl producidos mediante el componente 302 de intercalado de factor primo con respecto al ejemplo anterior. Sin embargo, debe apreciarse que el objeto reivindicado no se limita al ejemplo anterior como se contempla que puede utilizarse cualquier valor para M o Q.
Cambiando ahora a la Figura 4, se ilustra un sistema 400 que utiliza un esquema inverso de bits gerieralizado para intercalar la transmisión de CQI en un entorno de comunicación inalámbrica. El sistema 400 incluye la terminal 202 de acceso, que puede además comprender el componente 206 de evaluación de CQI y el componente 208 de codificación. La terminal 202 de acceso puede incluir un componente 402 de intercalado inverso de bits (por ejemplo, componente 210 de intercalado de la Figura 2, ...) que puede permutar la secuencia de los bits de CQI codificados con el uso del intercalador inverso de bits generalizado con un alfabeto no binario que puede lograrse con base en la descomposición del factor primo de los bits codificados totales, M, producidos mediante el componente 208 de codificación.
El componente 402 de intercalado inverso de bits puede descomponer M en factores primos. Por ejemplo, la descomposición del factor primo puede producir ?=a0p0 1p1... Opnp , donde a0, alr ... , y ap son factores primos de M y nO, ni, np son multiplicidades respectivas de cada uno de los factores primos correspondientes. De acuerdo con el ejemplo descrito en la presente donde M es 20, el componente 402 de intercalado inverso de bits puede descomponer M = 20 para producir 22 x 5.
Un intercalador inverso de bits tradicional puede definirse para M=a0n0 con a0 = 2. Este método convencional puede aplicarse al tamaño que es una potencia de 2. En contraste, el componente 402 de intercalado inverso de bits puede efectuar el intercalado generalizado para cualquier número arbitrario de M al extender un alfabeto binario a un orden más alto con base en la descomposición del número primo. La operación inversa de bits puede entonces basarse en el alfabeto de orden más alto.
El componente 402 de intercalado inverso de bits puede además incluir un componente 404 de representación y un componente 406 inverso. El componente 404 de representación puede representar una posición de entrada, K, con el alfabeto definido por la descomposición del factor primo de M. Regresado al ejemplo antes mencionado donde M es 20, la posición de entrada puede representarse con un número de tres dígitos (abe) , donde el alfabeto para las posiciones de bits es 2 , 2, y 5 ya que M = 2 x 2 x 5. Por consiguiente, el componente 404 de representación puede determinar el número de tres dígitos correspondiente a una posición de entrada, K, al evaluar lo siguiente: ;· K = 10a + 5b + c, donde a = {0,l}, b = {0,l}, y c = {0,1,2,3,4} Por ejemplo, el componente 404 de representación puede emplear lo anterior para identificar que la posición 4 de entrada corresponda al número de 3 dígitos 004, la posición 5 de entrada corresponda al número de tres dígitos 010, y así sucesivamente .
" Además, el componente 406 inverso puede invertir los bits del número de tres dígitos representado con el alfabeto extendido producido mediante el componente 404 de representación. Las nuevas posiciones de bits (por ejemplo, posiciones de salida, ...) pueden leerse como las posiciones intercaladas con base en la salida del componente 406 inverso. El componente 406 inverso puede comparar el número de tres dígitos con el alfabeto extendido. De esta manera, siguiendo el ejemplo anterior donde M es 20, una posición de salida, K2, puede generarse mediante el componente 406 inverso al analizar lo siguiente: K2 = 4c + 2b + a, donde a = {0,1} , b = {0,l}, y c'= {0,1,2,3,4} Por lo tanto, el número de tres dígitos (abe) reconocido por el componente 404 de representación para corresponder a una posición de entrada, K, puede utilizarse por el componente 406 inverso para determinar una posición de salida, K2. A modo de ilustración, como se hizo notar anteriormente, el componente 404 de representación puede reconocer que la posición de entrada 4 corresponde al número de tres dígitos 004; el componente 406 inverso puede invertir los bits del número de tres dígitos 004 para producir un bit inverso de un número de tres dígitos 400 (cba) . De esta manera, el alfabeto para las posiciones del bit en el bit inverso del número de tres dígitos es 5, 2, y. 2. Por lo tanto, el componente 506 inverso puede determinar que la posición de salida, K2, que corresponde al bit inverso del número de tres dígitos 400 es 16 (por ejemplo, 4*4 + 2*0 + 0 = 16, ...). Además, la Figura 7' ilustra una tabla 700 que muestra los valores para K que puéden ingresarse al componente 402 de intercalado inverso de bits y valores correspondientes de K2 producidos mediante el componente 402 de intercalado inverso de bits con respecto al ejemplo antes mencionado. Sin embargo, debe apreciarse que el objeto reivindicado no se limita al ejemplo anterior como se contempla que puede aprovecharse cualquier valor para M.
Con referencia a la Figura 5, se ilustra un sistema 500 que aprovecha un método de columna-fila con inversión de bits de columna para intercalar los bits de CQI codificados en un entorno de comunicación inalámbrica. El sistema 500 incluye la terminal 202 de acceso, que puede enviar la información de CQI intercalada sobre un canal de enlace ascendente. La terminal 202 de acceso puede incluir el componente 206 de evaluación de CQI y el componente 208 de codificación. Además, la terminal 202 de acceso puede incluir un componente 502 de intercalado de columna- fila (por ejemplo, componente 210 de intercalado de la Figura 2, ...) .
El componente 502 de intercalado de columna-fila puede además incluir un componente 504 de agrupación, un componente 506 inverso, y un componente 508 de matriz. El componente 504 de agrupación puede descomponer las M posiciones de bit de entrada de la secuencia de los bits de CQI codificados producidos mediante el componente 208 de codificación en X grupos, cada uno de los cuales incluye Y elementos. X e Y pueden ser números enteros, de tal manera que X por Y es igual a M. Además, Y puede ser un número entero igual a 2Z, donde z es un número entero. Siguiendo el ejemplo donde M es igual a 20, el componente 504 de agrupación puede descomponer las 20 posiciones de bits de entrada en 5 grupos de 4 elementos cada uno. De esta manera, el- componente 504 de agrupación puede generar un primer grupo que incluya posiciones de entrada 0, 1, 2 y 3 , un segundo grupo que incluya posiciones de entradas 4, 5, 6 y 7, y así sucesivamente .
El componente 506 inverso puede aplicar la inversión de bits para cada uno de los grupos. En particular, e las posiciones de entrada dentro de los grupos pueden representarse como un número binario. Además, el componente 506 inverso puede intercambiar un número de bits menos significativos de cada uno de los números binarios. El número de bits menos significativos para intercambiar puede ser una función de Y. Por ejemplo, el número de bits menos significativos puede ser igual para registrar2 (Y) . De esta manera, siguiendo el ejemplo anterior donde Y es igual a 4, dos bits menos significativos de cada uno de los números binarios pueden intercambiarse; sin embargo, el objeto reivindicado no se limita al mismo. Además, el componente 506 inverso puede producir decimales respectivos que correspondan a los números binarios con bits menos significativos Intercambiados. A modo de ejemplo, si el primer grupo incluye posiciones de entrada 0, 1, 2 y 3, entonces estas posiciones de entrada pueden representarse mediante 00, 01, 10, y 11, respectivamente. El componente 506 inverso puede aplicar la inversión de bits para los dos bits menos significativos para cada uno de los números binarios, que pueden producir 00, 10, 01, y 11, respectivamente. Por lo tanto, el componente 506 inverso puede convertir esos números binarios en decimales, a saber 0, 2, 1 y 3, respectivamente. De manera similar, si el segundo grupo incluye posiciones de entrada 4, 5, 6 y 7, entonces esas posiciones de entrada pueden representarse mediante 100, 101, 110 y 111, respectivamente. Al realizar la inversión de bits para los dos bits menos significativos, el componente 506 inverso puede convertir las representaciones binarias a 100, 110, 101, y 111, respectivamente. Además, el componente 506 inverso puede producir decimales correspondientes: 4, 6, 5 y 7, respectivamente. El componente 506 inverso puede invertir de manera similar los dos bits menos significativos para el remanente de los grupos separados mediante el componente 504 de agrupación.
El componente 508 de matriz puede escribir los X grupos producidos mediante el componente 506 inverso hacia una matriz fila por fila. De esta manera, para el ejemplo antes mencionado, los 5 grupos pueden escribirse en la matriz, cada grupo incluido en una fila respectiva, correspondiente. Además, el componente 508 de matriz puede leer los valores de la matriz columna por columna. De acuerdo con el ejemplo anterior, el componente 508 de matriz puede incorporar las siguientes filas en la matriz: fila 1 puede incluir 0, 2, 1 y 3 ; fila 2 puede incluir 4, 6, 5 y 7 ; fila 3 puede incluir 8, 10, 9 y 11; fila 4 puede incluir 12, 14, 13 y 15; y fila 5 puede incluir 16, 18, 17 y 19. Siguiendo este ejemplo, el componente 508 de matriz puede leer columna por columna a partir de la matriz. Por lo tanto, pueden leerse cuatro columnas mediante el componente 508 de matriz. El componente 508 de matriz puede leer la columna 1, que puede incluir 0, 4, 8, 12 y 16, luego la columna 2, que puede incluir 2, 6, 10, 14 y 18, seguida de la columna 3, que puede incluir 1, 5, 9, 13 y 17, y luego la columna 4, que puede incluir 3, 7, 11, 15 y 19.
El patrón de intercalado resultante producido mediante el componente 502 de intercalado de columna- fila para el caso de 20 bits codificados (por ejemplo, M es igual a 20, ...) puede ser el mismo que el patrón producido mediante el componente 402 de intercalado inverso de bits de la Figura 4 (por ejemplo, K2 , ...). De esta manera, como se muestra en la Figura 7, la tabla 700 ilustra valores para K que pueden ingresarse al componente 502 de intercalado de columna- fila y valores correspondientes de K2 producidos mediante el componente 502 de intercalado de columna-fila con respecto al ejemplo anterior. Sin embargo, debe apreciarse que, el objeto reivindicado no se limita al ejemplo anterior como se contempla que puede utilizarse cualquier valor para M .
Cambiando a la Figura 6, se ilustra un sistema 600 que utiliza un diseño de secuencia M para intercalar las transmisiones enviadas sobre un canal de enlace ascendente en un entorno de comunicación inalámbrica. El sistema 600 incluye la terminal 202 de acceso, que puede además incluir el componente 206 de evaluación de CQI y el componente 208 de codificación. Además, la terminal 202 de acceso puede incluir un Componente 602 de intercalado de secuencia M (por ejemplo, componente 210 de intercalado de la Figura 2, ...) .
El componente 602 de intercalado de secuencia M puede aprovechar el principio de que los primeros seis vectores base de un código Reed Muller son los mismos que ciertas columnas de una matriz de Hadamard 32x32, que puede transformarse a secuencias M con una permutación de fila común. Para la longitud de 32, existen 6 posibles permutaciones (bajo la equivalencia de los cambios cíclicos) . El componente 602 de intercalado de secuencia M puede emplear una de las 6 posibles permutaciones. Además, el componente 602 de intercalado de secuencia M puede perforar el patrón del intercalador de longitud 32 de la misma manera que las palabras clave de CQI se perforan en relación con el código Reed Muller (por ejemplo, mediante el componente 208 de codificación, ... ) . Más en particular, como se muestra en la Figura 7, la tabla 700 incluye posiciones de entrada, K, que pueden ingresarse al componente 602 de intercalado de secuencia M, y posiciones de salida, K3 , que pueden producirse respectivamente mediante el componente 602 de intercalado de secuencia M. El patrón de intercalado de K3 corresponde a una de las 6 posibles permutaciones que pueden utilizarse mediante el componente 602 de intercalado de secuencia M.
Con referencia ahora a la Figura 7, se ilustra una tabla 700 ejemplar que incluye una secuencia de posiciones de entrada, K, al igual que posibles secuencias de salida que pueden producirse mediante los métodos de intercalado de CQI descritos en la presente. Más en particular, la posición de entrada, k, puede utilizarse como entrada a uno o más escenarios de intercalado descritos en la presente. Por ejemplo, una posición de entrada, K, puede ingresarse a un método de intercalado con base en el número primo (por ejemplo, descrito en la Figura 3, ...) para producir una posición de salida correspondiente, Kl . Además, una posición de entrada, K, puede ingresarse a un intercalador inverso de bits generalizado (por ejemplo, como se describe en la Figura 4, ...) o un intercalador de columna-fila (por ejemplo, como se establece en la Figura 5, ...) para generar una posición de salida correspondiente, K2. Además, una posición de entrada, K, puede ingresarse al componente 602 de intercalado de secuencia M de la Figura 6 para producir una posición de salida correspondiente, K3.
Se contempla que uno o más métodos de intercalado descritos en la presente puedan emplearse para permutar los bits de CQI codificados para la transmisión sobre un canal de enlace ascendente. Por ejemplo, uno de los métodos de intercalado puede aplicarse. A modo de otra ilustración, pueden utilizarse, dos (o más) de los métodos de intercalado en serie para permutar los bits de CQI codificados. Con respecto a otro ejemplo, puede utilizarse un primer método de intercalado durante un primer periodo, para enviar la transmisión de CQI a una primera estación base, o similar, mientras que puede emplearse un segundo método de intercalado durante un segundo periodo, para enviar las transmisiones de CQI a una segunda estación base, y así sucesivamente. Además, debe apreciarse que el objeto reivindicado no se limita a las secuencias ejemplares descritas en la tabla 700 (por ejemplo, cualquier secuencia de entrada de longitud, M, puede utilizarse junto con el objeto reivindicado, cualquier número primo, Q, puede utilizarse para el intercalado del factor primo, ... ) .
Con referencia ahora a la Figura 8, y la Figura 9, se ilustran metodologías relacionadas con la información de CQI de retroalimentación en un entorno de comunicación inalámbrica. Mientras que, para propósitos de simplicidad de explicación, las metodologías se muestran y describen como una serie de actos, debe entenderse y apreciarse que las metodologías no se limitan por el orden de los actos, como puede ocurrir con algunos actos, de acuerdo con una o más modalidades, en diferentes órdenes y/o al mismo tiempo con otros actos además de los mostrados y descritos en la presente. Por ejemplo, aquellos expertos en la técnica entenderán y apreciarán que una metodología podría representarse de forma alterna como una serie de estados o eventos interrelacionados , tal como en un diagrama de estado. Además, no todos los actos ilustrados pueden requerir implementar una metodología de acuerdo con una o más modalidades.
Con referencia a la Figura 8, se ilustra una metodología 800 que facilita enviar información del Indicador de Calidad de Canal (CQI) en un entorno de comunicación inalámbrica. En 802, la información de Indicador de Calidad de Canal (CQI) puede codificarse para producir una secuencia de bits de CQI codificados con un orden particular. Por ejemplo, la información de CQI puede codificarse con el uso de un código de bloques Reed Muller (RM) perforado. Siguiendo este ejemplo, la secuencia producida mediante el código de bloques Reed Muller perforado puede incluir M bits de CQI codificados, donde M puede ser sustancialmente cualquier número entero. De acuerdo con una ilustración, M puede ser 20; sin embargo, el objeto reivindicado no se limita al mismo. Con respecto a un ejemplo posterior, la información de CQI puede codificarse junto con la información de Indicador dé Matriz de Precodificación (PMI) y/o la información de Indicador de Rango (RI) (por ejemplo, con el uso de código de bloques Reed Muller perforado, ...), y de esta manera, la secuencia puede incluir M bits codificados relacionados con CQI, PMI y/o RI .
En 804, los bits de CQI codificados pueden intercalarse para reordenar la secuencia de los bits de CQI codificados. Se contempla que una o más técnicas intercaladas puedan emplearse para reordenar la secuencia de los bits de CQI codificados. Por ejemplo, cada uno de los bits de CQI codificados en la secuencia puede asociarse con una posición de entrada respectiva, K (por ejemplo, un intervalo de posiciones de entrada dentro de la secuencia puede ser de 0 a M-l, ...). Además, dependiendo de las técnicas de intercalado utilizadas, la posición de entrada respectiva de cada uno de los bits de CQI codificados puede mapearse para una posición de salida correspondiente dentro de la secuencia reordenada (por ejemplo, un intervalo de posiciones de salida dentro de la secuencia reordenada puede ser de 0 a M-l, ...). Por ejemplo, puede aprovecharse un mapeo uno a uno entre las posiciones de entrada y las posiciones de salida. Además, la secuencia reordenada de bits de CQI codificados puede mapearse para los símbolos (por ejemplo, símbolos de Modulación de Desplazamiento de Fase de 4 Símbolos (QPSK) , ...) . Por ejemplo, si M es igual a 20, entonces la secuencia reordenada incluye 20 bits de CQI codificados, permutados, que pueden mapearse para 10 símbolos de QPSK. En 806, la secuencia reordenada de los bits de CQI codificados puede transmitirse a una estación base mediante un canal de enlace ascendente. La secuencia reordenada de los bits de CQI puede enviarse dentro de una subtrama común (por ejemplo, en dos ranuras de la subtrama común, ...) . Siguiendo el ejemplo anterior, los 10 símbolos de QPSK pueden transmitirse en 10 símbolos de Multiplexión por División de Frecuencia Localizada (LFDM) dentro de una subtrama. Aún, el objeto reivindicado no se limita al ejemplo anterior. Además, el canal de enlace ascendente puede ser un Canal de Control de Enlace Ascendente Físico (PUCCH) , un Canal Compartido de Enlace Ascendente Físico (PUSCH) , un canal de CQI, etcétera.
De acuerdo con un ejemplo, los bits de CQI codificados pueden intercalarse al emplear una técnica de intercalado con base en un número primo. Siguiendo este ejemplo, para cada bit de CQI codificado, una posición de entrada, K, puede multiplicarse por un número primo, Q. Además, una posición de salida correspondiente, Kl, para cada bit de CQI codificado dentro de la secuencia reordenada puede identificarse como el producto de K multiplicado por Q módulo M. Se contempla que el número primo, Q, pueda predefinirse, determinarse de manera dinámica, especificarse mediante una función de variación de tiempo, etcétera.
A modo de un ejemplo posterior, los bits de CQI codificados pueden intercalarse al utilizar un esquema de intercalado inverso de bits generalizado. Por consiguiente, un número total de bits de CQI descodificados, M, puede descomponerse en factores primos. La descomposición de factor primo puede producir M = aon0 -nl ... apnp, donde a0, alt .... y <¾, son factores primos de M y nO, ni, np son multiplicidades respectivas de cada uno de los factores primos correspondientes. Con respecto a una ilustración, si M es 20, la descomposición del factor primo de M = 20 puede producir 22 x 5. Además, para cada bit de CQI codificado, una posición de entrada, K, puede representarse con un alfabeto definido mediante la descomposición del factor primo de . De acuerdo con la ilustración anterior, la posición de entrada, K, puede representarse con un número de tres dígitos, donde el alfabeto para las posiciones de entrada es 2, 2, y 5. Por lo tanto, con base en la posición de entrada, K, el número de tres dígitos (abe) puede producirse al evaluar K = 10a + 5b + c , donde a = {0,1}, b = {0,1}, y c = {0,1,2,3,4}. Además , la representación de tres dígitos puede ser un bit inverso con el alfabeto extendido. La representación de tres dígitos de bit inverso puede por lo tanto leerse para producir una posición de salida correspondiente, K2. Por ejemplo, la posición de salida correspondiente, 2 , puede generarse al analizar K2 = 4c + 2b + a, donde a = {o,l}, b = {0,l}, y c = {0,1,2,3,4}.
De acuerdo con otro ejemplo, los bits de CQI codificados pueden intercalarse al emplear un método de intercalado columna- fila con una inversión de bits de columna. Un número total de bits de CQI codificado, , puede descomponerse en X grupos, cada uno que incluye Y bits de CQI codificados, donde X multiplicada por Y es igual a M (por ejemplo, X e Y son números enteros, ...). Además, Y {por ejemplo, números de bits de CQI codificados, ...) puede ser igual a 2Z, donde z es un número entero. Por ejemplo, si M es 20, entonces 5 grupos, cada uno que incluye 4 bits de CQI codificados, pueden formarse. Además, una primera Y de bits de CQI codificados de la secuencia puede incluirse en un primer grupo, y una segunda Y de bits de CQI codificados de la secuencia puede incluirse en un segundo grupo, y así sucesivamente. Además, la inversión de bits puede aplicarse para cada uno de los grupos. A modo de ilustración, la inversión de bits puede efectuarse al representar una posición de entrada, K, para cada uno de los bits de CQI codificados como un número binario, intercalar el registro2(Y) de los bits menos significativos del número binario, y convertir el número binario con un registro2 intercalado (Y) de los bits menos significativos en un decimal correspondiente al bit de CQI codificado. Para el ejemplo anterior donde M es igual a 20 e Y es igual a 4, dos bits menos significativos de cada número binario pueden intercambiarse; sin embargo, el objeto reivindicado no se limita al mismo. De manera adicional, al revisar la inversión de bits, los grupos pueden leerse en una matriz fila por fila, donde los decimales producidos a partir de la inversión dé bits para cada grupo pueden incluirse en una fila respectiva de la matriz. Además, los decimales pueden leerse fuera de la matriz columna por columna para identificar un orden permutado para la secuencia de bits de CQI codificados.
A modo de otro ejemplo, los bits de CQI codificados pueden intercalarse al utilizar una técnica de intercalado con base en la secuencia M. La secuencia M puede obtenerse a partir de una matriz de Hadamard. Por ejemplo, las columnas de. la Matriz de Hadamard pueden transformarse en secuencias M con permutación de fila común. Una secuencia particular de la secuencias M producidas puede utilizarse como un patrón intercalador para reordenar la secuencia de los bits de CQI codificados .
Cambiando a la Figura 9, se ilustra una metodología 900 que facilita obtener la información de Indicador de Calidad de Canal (CQI) en un entorno de comunicación inalámbrica. En 902, una secuencia de bits del Indicador de Calidad de Canal (CQI) codificados puede recibir desde una terminal de acceso mediante un canal de enlace ascendente. Por ejemplo, los bits de CQI codificados pueden recibirse en una subtrama común. En 904, los bits de CQI codificados pueden desintercalarse para invertir una permutación de un orden de la secuencia de los bits de CQI codificados efectuada mediante la terminal de acceso. Los bits de CQI codificados pueden desintercalarse al aprovechar un mapeo 1 a 1 entre las posiciones de entrada y las posiciones de salida utilizadas mediante la terminal de acceso para la permutación de la orden. Por ejemplo, el mapeo uno a uno puede producirse con base en el intercalador del factor primo. De acuerdo con otro ejemplo, el mapeo uno a uno puede reconocerse como una función del intercalador inverso de bits generalizado con la descomposición del factor primo. A modo de ejemplo adicional, el mapeo uno a uno puede identificarse con base en el intercalado de columna-fila con la inversión de bits de columna. Con respecto a otro ejemplo, el mapeo uno a uno puede determinarse como una función de intercalado con base en la secuencia M. En 906, la información de CQI puede descodificarse a partir de la secuencia desintercalada de los bits de CQI codificados.
Se apreciará que, de acuerdo con uno o más aspectos descritos en la presente, las inferencias pueden realizarse con respecto a las transmisiones de CQI de intercalado en un entorno de comunicación inalámbrica. Como se utiliza en la presente, el término "inferir" o "inferencia" se refiere por lo general al proceso de razonamiento o estatus de inferencia del sistema, entorno, y/o usuario de un conjunto de observaciones, se captura mediante los eventos y/o datos. La inferencia puede emplearse para identificar un contexto o acción específicos, o puede generar una distribución de probabilidad sobre los estados, por ejemplo. La inferencia puede ser probabilística, es decir, el cálculo de una distribución de probabilidad sobre los estados de interés con base en la consideración de datos y eventos. La inferencia también puede referirse a las técnicas empleadas para conformar los eventos de alto nivel a partir de un conjunto de eventos y/o datos. Tal inferencia resulta en la construcción de nuevos eventos o acciones de un conjunto de eventos observados y/o eventos de datos almacenados, ya sea que los eventos estén o no relacionados en proximidad temporal cercana, y si los eventos y datos provienen de una o más fuentes de datos y eventos .
La Figura 10 es una ilustración de una terminal 1000 de acceso que envía información de CQI intercalada en un sistema de comunicación inalámbrica. La terminal 1000 de acceso comprende un receptor 1002 que recibe una señal de, por ejemplo, una antena de recepción (no se muestra) , y realiza acciones típicas en la misma (por ejemplo, filtra, amplifica, convierte de forma descendente, etc.) la señal recibida y digitaliza la señal condicionada para obtener muestras. El receptor 1002 puede ser, por ejemplo, un receptor de MMSE, y puede comprender un desmodulador 1004 que puede desmodular símbolos recibidos y proporcionarlos a un procesador 1006 para la estimación de canal. El procesador 1006 puede ser un procesador dedicado para analizar la información recibida por el receptor 1002 y/o generar información para la transmisión mediante un transmisor 1016, un procesador que controla uno o más componentes de la terminal 1000 de acceso, y/o un procesador que analice la información recibida por el receptor 1002, genera información para la transmisión mediante un transmisor 1016, y controla uno o más componentes de la terminal 1000 de acceso.
La terminal 1000 de acceso puede además comprender la memoria 1008 que se acopla de manera operativa al procesador 1006 y puede almacenar datos por transmitir, datos recibidos, y cualquier otra información adecuada relacionada con la realización de diversas acciones y/o funciones establecidas en la presente. La memoria 1008, por ejemplo, puede almacenar los protocolos y/o algoritmos asociados con generar información de CQI, codificar la información de CQI, y/o intercalar la información de CQI codificada.
Se apreciará que el almacenamiento de datos (por ejemplo, memoria 1008) descrito en la presente puede ser en una memoria volátil o una memoria no volátil, o puede incluir la memoria volátil y la memoria no volátil. A modo de ilustración y no de limitación, la memoria no volátil puede incluir memoria de sólo lectura (ROM), memoria de sólo lectura programable (PROM) , ROM eléctricamente programable (EPROM) , PROM eléctricamente borrable (EEPROM) , o una memoria flash. La memoria volátil puede incluir la memoria de acceso aleatorio (RAM) , que puede actuar como una memoria cache externa. A modo de ilustración y no de limitación, la RAM está disponible en varias formas tales como RAM síncrona (SRAM) , RAM dinámica (DRAM) , DRAM sincrónica (SDRAM) , SDRAM de .velocidad de transferencia de datos (DDR SDRAM) , SDRAM mejorada (ESDRAM) , DRAM de enlace de sincronización (SLDRAM) , y RAM de Rambus directo (DRRAM) . La memoria 1008 de los sistemas y métodos objetos pretende comprender, sin limitarse a, estos y cualquier otro tipo adecuado de memoria.
El procesador 1006 puede acoplarse de manera operativa a un componente 1010 de codificación y/o un componente 1012 de intercalado. El componente 1010 de codificación puede ser sustancialmente similar al componente 208 de codificación de la Figura 2 y/o el componente 1012 de intercalado puede ser sustancialmente similar al componente 210 de intercalado de la Figura 2. El componente 1010 de codificación puede codificar la información de CQI para producir una secuencia de bits de CQI codificados. Además, el componente 1012 de intercalado puede permutar una orden de bits de CQI codificados en la secuencia. Además, aunque no se muestra, se contempla que la terminal 1000 de acceso puede además incluir un componente de evaluación de CQI, que puede ser sustancialmente similar al componente 206 de evaluación de CQI de la Figura 2. La terminal 1000 de acceso aún comprende un modulador 1014 y un transmisor 1016 que transmite datos, señales, etc., a una estación base. Aunque se representa como que está separado del procesador 1006, debe apreciarse que el componente 1010 de codificación, el componente 1012 de intercalado y/o el modulador 1014 pueden ser parte del procesador 1006 o un número de procesadores (no se muestra) .
La Figura 11 es una ilustración de un sistema 1100 que obtiene la información de CQI intercalada en un entorno de comunicación inalámbrica. El sistema 1100 comprende una estación 1102 base (por ejemplo, punto de acceso, ...) con un receptor 1110 que recibe las señales de una o más terminales 1104 de acceso a través de una pluralidad de antenas 1106 de recepción, y un transmisor 1124 que transmite a una o más terminales 1104 de acceso a través de una antena 1108 de transmisión. El receptor 1110 puede recibir información de las antenas 1106 de recepción y se asocia de manera operativa con un desmodulador 1112 que desmodula la información recibida. Los símbolos desmodulados se analizan mediante un procesador 1114 que puede ser similar al procesador descrito anteriormente con respecto a Figura 10, y que se acopla a una memoria 1116 que almacena los datos por transmitir o recibidos de las terminales 1104 de acceso y/o cualquier otra información adecuada relacionada con la realización de varias acciones y funciones establecidas en la presente. El procesador 1114 además se acopla a un componente 1118 de desintercalado y/o un componente 1120 de descodificación. Debe apreciarse que el componente 1118 de desintercalado puede ser sustancialmente similar al componente 212 de desintercalado de la Figura 2 y/o el componente 1120 de descodificación puede ser sustancialmente similar al componente 214 de descodificación de la Figura 2. El componente 1118 de desintercalado puede desintercalar los bits de CQI codificados en una secuencia según se reciben desde las terminales 1104 de acceso. Además, el componente 1120 de descodificación puede descodificar los bits de CQI codificados desintercalados para reconocer la información de CQI proporcionada por las terminales 1104 de acceso. La estación 1102 base puede además incluir un modulador 1122. El modulador 1122 puede multiplexar una trama para la transmisión mediante un transmisor 1124 a través de las antenas 1108 a las terminales 1104 de acceso de acuerdo con la' descripción antes mencionada. Aunque se representa como separado del procesador 1114, debe apreciarse que el componente 1118 de desintercalado, el componente 1120 de descodificación, y/o el modulador 1122 pueden ser parte del procesador 1114 o un número de procesadores (no se muestra) .
La Figura 12 muestra un sistema 1200 de comunicación inalámbrica ejemplar. El sistema 1200 de comunicación inalámbrica representa una estación 1210 base y una terminal 1250 de acceso en aras de brevedad. Sin embargo, debe apreciarse que el sistema 1200 puede incluir más de una estación base y/o más de una terminal de acceso, en donde las estaciones base y/o terminales de acceso adicionales pueden ser sustancialmente similares o diferentes a la estación 1210 base ejemplar y la terminal 1250 de acceso descritas posteriormente. Además, debe apreciarse que la estación 1210 base y/o la terminal 1250 de acceso pueden emplear los sistemas (la Figura 1, la Figura 2, la Figura 3, la Figura 4, la Figura 5, la Figura 6, la Figura 10, la Figura 11, y la Figura 13) y/o los métodos (la Figura 8 y la Figura 9) descritos en la presente para facilitar la comunicación inalámbrica entre las mismas .
En la estación 1210 base, los datos de tráfico para un número de corrientes de datos se proporcionan desde una fuente 1212 de datos a un procesador 1214 de datos de transmisión (TX) . De acuerdo con un ejemplo, cada corriente de datos puede transmitirse sobre una antena respectiva. El procesador 1214 de datos de TX formatea, codifica e intercala la corriente de datos de tráfico con base en un esquema de codificación particular seleccionado para que la corriente de datos proporcione datos codificados.
Los datos codificados para cada corriente de datos pueden multiplexarse con los datos piloto con el uso de técnicas de multiplexión por división ortogonal de frecuencia (OFDM) . Además o de forma alterna, los símbolos piloto pueden multiplexarse por división de frecuencia (FDM) , multiplexarse por división de tiempo (TDM) o multiplexarse por división de código (CDM) . Los datos piloto por lo regular son un patrón de datos conocido que se procesa de una forma conocida y que puede utilizarse en la terminal 1250 de acceso para estimar la respuesta de canal. Los datos codificados y piloto multiplexados para cada corriente de datos pueden modularse (por ejemplo, un símbolo mapeado) con base en un esquema de modulación particular (por ejemplo, modulación de desplazamiento de fase de 2 símbolos (BPSK) , modulación de desplazamiento de fase de 4 símbolos (QPSK) , modulación de desplazamiento de fase M (M-PSK) , modulación de amplitud en cuadratura M (M-QAM) , etcétera.) seleccionado para esa corriente de datos para proporcionar símbolos de modulación. La velocidad de transferencia de datos, codificación, y modulación para cada corriente de datos puede determinarse mediante las instrucciones realizadas o proporcionadas por el procesador 1230.
Los símbolos de modulación para las corrientes de datos pueden proporcionarse a un procesador 1220 de MIMO de TX; que además puede procesar los símbolos de modulación (por ejemplo para OFDM) . El procesador 1220 de MIMO de TX entonces proporciona corrientes de símbolos de modulación NT a los transmisores NT (TMTR) 1222a hasta 1222t. En varias modalidades, el procesador 1220 de MIMO de TX aplica los pesos de formación de haz a los símbolos de las corrientes de datos y a la antena desde la cual se transmite el símbolo.
Cada transmisor 1222 recibe y procesa una corriente de símbolos respectiva para proporcionar una o más señales análogas y además condiciona (por ejemplo, amplifica, filtra, y convierte ascendentemente) las señales análogas para proporcionar una señal modulada adecuada para la transmisión sobre el canal de MIMO. Además, las señales moduladas NT de los transmisores 1222a hasta 1222t se transmiten desde las antenas NT 1224a hasta 1224t, respectivamente.
En la terminal 1250 de acceso, las señales moduladas transmitidas se reciben mediante las antenas NR 1252a hasta 1252r y la señal recibida de cada antena 1252 se proporciona a un receptor (RCVR) 1254a hasta 1254r respectivo. Cada receptor 1254 condiciona (por ejemplo, filtra, amplifica y convierte descendentemente) una señal respectiva, digitaliza la señal condicionada para proporcionar muestras, y además procesa las muestras para proporcionar una corriente de símbolos "recibida" correspondiente .
Un procesador 1260 de datos de RX puede recibir y procesar las corrientes de símbolos recibidas NR desde los receptores 1254 NR con base en una técnica de procesamiento receptora particular para proporcionar corrientes de símbolos "detectadas" NT. El procesador 1260 de datos de RX puede desmodular, desintercalar, y descodificar cada corriente de símbolo detectada para recuperar los datos de tráfico para la corriente de datos . El procesamiento mediante el procesador 1260 de datos de RX es complementario al realizado por el procesador 1220 de MIMO de TX y el procesador 1214 de datos de TX en la estación 1210 base.
Un procesador 1270 puede determinar de forma periódica cuál tecnología disponible utilizar como se mencionó anteriormente. Además, el procesador 1270 puede formular un mensaje de enlace de retorno que comprende una porción de índice de matriz y una porción de valor de rango.
El mensaje de enlace de retorno puede comprender varios tipos de información con respecto al enlace de comunicación y/o a la corriente de datos recibida. El mensaje de enlace de retorno puede procesarse mediante un procesador 1238 de datos de TX, que también recibe los datos de tráfico para un número de corrientes de datos desde una fuente 1236 dé datos, modulados mediante un modulador 1280, condicionados mediante transmisores 1254a hasta I254r, y transmitidos nuevamente a la estación 1210 base.
En la estación 1210 base, las señales moduladas de la terminal 1250 de acceso se reciben mediante antenas 1224, condicionadas mediante los receptores 1222, desmoduladas mediante un desmodulador 1240 y procesadas mediante un procesador 1242 de datos de RX para extraer el mensaje de enlace de retorno transmitido mediante la terminal 1250 de acceso. Además, el procesador 1230 puede procesar el mensaje extraído para determinar cuál matriz de precodificación utilizar para determinar los pesos de formación de haz.
Los procesadores 1230 y 1270 pueden dirigir (por ejemplo, controlar, coordinar, gestionar, etc.) la operación en la estación 1210 base y la terminal 1250 de acceso, respectivamente. Los procesadores 1230 y 1270 respectivos pueden asociarse con la memoria 1232 y 1272 que almacenan los códigos y datos de programa. Los procesadores 1230 y 1270 también pueden realizar los cálculos para derivar los estimados de frecuencia y respuesta de impulso para el enlace ascendente y el enlace descendente, respectivamente.
En un aspecto, los canales lógicos se clasifican en Canales de Control y Canales de Tráfico. Los Canales de Control Lógicos pueden incluir Canal de Control de Difusión (BCCH) , que es un canal de DL para la información de control de sistema de difusión. Además, los Canales de Control Lógicos puede incluir un Canal de Control de Búsqueda (PCCH) , que es un canal de DL que transfiere la información de búsqueda. Además, los Canales de Control Lógicos pueden comprender un Canal de Control de Multidifusión (MCCH) , que es un canal de DL de punto a multipunto utilizado para transmitir la programación e información de control del Servicio de Difusión y Multidifusión Multimedia (MBMS) para uno o varios MTCH. Por lo general, después de establecer una conexión de Control de Recursos de Radio (RRC) , este canal se utiliza únicamente mediante los UEs que reciben el MBMS (por ejemplo, MCCH+MSCH anteriores). De manera adicional, los Canales de Control Lógicos pueden incluir un Canal de Control Dedicado (DCCH) , que es un canal bi-direccional de Punto a punto que transmite la información de control dedicada y puede ser utilizado por los UEs que tienen una conexión de RRC. En un aspecto, los Canales de Tráfico Lógicos pueden comprender un Canal de Tráfico Dedicado (DTCH) , que es un ' canal bi-direccional de Punto a punto dedicado a un UE para la transferencia de la información del usuario. También, los Canales de Tráfico Lógicos pueden incluir un Canal de Tráfico dek Multidifusión (MTCH) para el canal de DL de Punto a multipunto para transmitir los datos de tráfico.
En un aspecto, los Canales de Transporte se clasifican en DL y UL. Los Canales de Transporte de DL comprenden un Canal de Difusión (BCH) , un Canal de Datos Compartidos de Enlace Descendente (DL-SDCH) y un Canal de Búsqueda (PCH) . El PCH puede soportar el ahorro de energía del UE (por ejemplo, ciclo de Recepción Discontinua (DRX) puede indicarse mediante la red al UE, ...) al difundirse sobre una celda completa y mapearse para los recursos de capa Física (PHY) que pueden utilizarse para otros canales de control/tráfico. Los Canales de Transporte de UL pueden comprender un Canal de Acceso Aleatorio (RACH) , un Canal de Solicitud (REQCH) , un Canal de Datos Compartidos de Enlace Ascendente (UL-SDCH) y una pluralidad de canales PHY.
Los canales PHY pueden incluir un conjunto de canales de DL y canales de UL. Por ejemplo, los canales PHY de DL pueden incluir: Canal Piloto Común (CPICH) ; Canal de Sincronización (SCH) ; Canal de Control Común (CCCH) ; Canal de Control de DL Compartido (SDCCH) ; Canal de Control de Multidifusión (MCCH) ; Canal de Asignación de UL Compartido (SUACH) ; Canal de Reconocimiento (ACKCH) ; Canal de Datos Compartidos Físicos de DL (DL-PSDCH) ; Canal de Control de Energía de UL (UPCCH) ; Canal Indicador de Búsqueda (PICH) , y/o Canal Indicador de Carga (LICH) . A modo de ilustración adicional, los Canales PHY de UL pueden incluir: Canal de Acceso Aleatorio Físico (PRACH) Canal Indicador de Calidad de Canal (CQICH) ; Canal de Reconocimiento (ACKCH) ; Canal Indicador de Subconjunto de Antena (ASICH) ; Canal de Solicitud Compartido (SREQCH) ; Canal de Datos Compartidos Físicos de UL (UL-PSDCH) ; y/o Canal Piloto de Banda Ancha (BPICH) .
Debe entenderse que las modalidades descritas en la presente pueden implementarse en hardware, software, firmware, middleware, micro-código, o cualquier combinación de los mismos. Para una implementación de hardware, las unidades de procesamiento pueden implementarse dentro de uno o más circuitos integrados para aplicaciones específicas (ASICs) , procesadores de señal digital (DSPs) , dispositivos de procesamiento de señal digital (DSPDs) , dispositivos lógicos programables (PLDs) , disposiciones de puerta programable de campo (FPGAs) , procesadores, controladores , microcontroladores , microprocesadores, otras unidades electrónicas diseñadas para realizar las funciones descritas en la presente, o una combinación de los mismos.
Cuando las modalidades se implementan en software, firmware, middleware, micro-código, código de programa o segmentos de código, pueden almacenarse en un medio legible por máquina, tal como un componente de almacenamiento. Un segmento de código puede representar un procedimiento, una función, un subprograma, un programa, una rutina, una subrutina, un módulo, un paquete de software, una clase o cualquier combinación de instrucciones, estructuras de datos o indicaciones de programa. Un segmento de código puede acoplarse a otro segmento de código o un circuito de hardware al canalizar y/o recibir la información, datos, argumentos, parámetros, o contenido de memoria. La información, argumentos, parámetros, datos, etc., pueden canalizarse, reenviarse, o transmitirse con el uso de cualquier medio adecuado que incluya memoria compartida, canalización de mensajes, canalización de fichas, transmisión de red, etcétera.
Para una implementación de software, las técnicas descritas en la presente pueden implementarse con módulos (por ejemplo, procedimientos, funciones, etc.) que realicen las funciones descritas en la presente. Los códigos de software pueden almacenarse en unidades de memoria y ejecutarse mediante procesadores. La unidad de memoria puede implementarse dentro del procesador o de la parte externa al procesador, en cuyo caso puede acoplarse de manera comunicativa al procesador mediante varios medios como se conoce en la técnica.
Con referencia a la Figura 13, se ilustra un sistema 1300 que permite enviar información del Indicador de Calidad de Canal (CQI) en un entorno de comunicaciones inalámbricas. Por ejemplo, el sistema 1300 puede residir dentro de una terminal de acceso. Debe apreciarse que el sistema 1300 se representa como que incluye bloques funcionales que pueden ser bloques funcionales que representan funciones implementadas por un procesador, software, o combinación de los mismos (por ejemplo, firmware) . El sistema 1300 incluye una agrupación 1302 lógica de componentes eléctricos que pueden actuar en conjunto. Por ejemplo, la agrupación 1302 lógica puede incluir un componente eléctrico para generar una secuencia de bits 1304 del Indicador de Calidad de Canal (CQI) codificados. Además, la agrupación 1302 lógica puede incluir un componente eléctrico para permutar una disposición de los bits de CQI codificados en la secuencia para producir una secuencia intercalada de los bits 1306 de CQI codificados. Además, la agrupación 1302 lógica puede incluir un componente eléctrico para enviar la secuencia intercalada de los bits de CQI codificados sobre un canal de enlace ascendente a una estación 1308 base. De manera adicional, el sistema 1300 puede incluir una memoria 1310 que retiene las instrucciones para ejecutar las funciones asociadas con los componentes 1304, 1306 y 1308 eléctricos. Aunque se muestran como externos a la memoria 1310, debe entenderse que uno o más de los componentes 1304, 1306 y 1308 eléctricos pueden existir dentro de la memoria 1310.
Lo que se describió anteriormente incluye ejemplos de una o más modalidades. Por supuesto, no es posible describir cada combinación concebible de componentes o metodologías para propósitos de descripción de las modalidades antes mencionadas, pero alguien con experiencia ordinaria en la técnica puede reconocer que son posibles varias combinaciones y permutaciones adicionales de varias modalidades. Por consiguiente, las modalidades descritas pretenden abarcar todas las alteraciones, modificaciones y variaciones que caigan dentro del espíritu y alcance de las reivindicaciones anexas. Además, en la medida que el término "incluye" se utiliza en la descripción detallada o las reivindicaciones, tal término pretende ser inclusivo en una máhera similar al término "que comprende" a medida que "se caracteriza porque comprende" se interpreta cuando se emplea como una palabra de transición en una reivindicación.

Claims (30)

NOVEDAD DE LA INVENCIÓN Habiendo descrito la presente invención se considera como novedad y por lo tanto se reclama como propiedad lo descrito en las siguientes: REIVINDICACIONES
1. Un método que facilita enviar la información del Indicador de Calidad de Canal (CQI) en un entorno de comunicación inalámbrica, caracterizado porque comprende: Codificar la información de CQI para producir una secuencia de bits de CQI codificados con un orden particular; intercalar los bits de CQI codificados para reordenar la secuencia de los bits de CQI codificados; y transmitir la secuencia reordenada de los bits de CQI codificados a una estación base mediante un canal de enlace ascendente.
2. El método de conformidad con la reivindicación 1, se caracteriza además porque comprende codificar la información de CQI con el uso de un código de bloques Reed Muller perforado.
3. El método de conformidad con la reivindicación 1, se caracteriza porque cada uno de los bits de CQI codificados se asocia con una posición de entrada respectiva, K, en la secuencia y una posición de salida respectiva en la secuencia reordenada.
4.' El método de conformidad con la reivindicación 3, se caracteriza porque se aprovecha un mapeo uno a uno entre las posiciones de entrada y las posiciones de salida.
5. El método de conformidad con la reivindicación 1, se caracteriza además porque comprende intercalar los bits de CQI codificados con el uso del intercalado con base en número primo .
6. El método de conformidad con la reivindicación 5, se caracteriza porque el intercalado con base en el número primo además comprende : Multiplicar una posición de entrada respectiva, K, correspondiente a un bit particular de los bits de CQI codificados en la secuencia mediante un número primo, Q, para producir un producto respectivo; y identificar una posición de salida respectiva, Kl, que pertenece al bit particular de los bits de CQI codificados en la secuencia reordenada como el módulo de producto respectivo del número total de bits de CQI codificados, M.
7. El método de conformidad con la reivindicación 1, se · caracteriza además porque comprende intercalar los bits de CQI codificados con el uso del intercalado inverso de bits generalizado .
8. El método de conformidad con la reivindicación 7, se caracteriza porque el intercalado inverso de bits generalizado además comprende: descomponer un número total de bits de CQI codificado, M, en factores primos; representar una posición de entrada respectiva, K, correspondiente a un bit particular los bits de CQI codificados en la secuencia con un alfabeto definido mediante la descomposición del factor primo de M para producir una representación; inversión del bit de la representación de la posición de entrada respectiva, K, para generar una representación inversa de bit; y leer la representación inversa de bits para producir una posición de salida correspondiente, K2 , correspondiente al bit particular de los bits de CQI codificados en la secuencia reordenada.
9. El método de conformidad con la reivindicación 1, se caracteriza además porque comprende intercalar los bits de CQI codificados con el uso del intercalado de columna- fila con la inversión de bit de columna.
10. El método de conformidad con la reivindicación 9, se caracteriza porque el intervalo de columna- fila con la inversión de bit de columna además comprende: Descomponer un número total de bits de CQI codificados, M, en X grupos, cada grupo que incluye Y bits de CQI codificados, en donde un producto de X y Y es igual a M; Aplicar la inversión de bits a las posiciones de entrada respectivas, K, correspondientes a los bits de CQI codificados en cada uno de los X grupos al intercambiar el registro2 (Y) de los bits menos significativos en cada representación binaria correspondiente a cada una de las posiciones de entrada respectivas, K Insertar cada uno de los X grupos con las posiciones de entrada inversas de bits en una matriz correspondiente, de fila única; y Leer columna por columna a partir de la matriz para producir posiciones de salida para cada uno de los bits de CQI codificados en la secuencia reordenada.
11. El método de conformidad con la reivindicación 1, se caracteriza además porque comprende intercalar los bits de CQI codificados con el uso del intercalado con base en la secuencia M, en donde las columnas de una Matriz de Hadamard sé transforman en las secuencias M con permutación de fila común.'
12. Un aparato de comunicaciones inalámbricas, caracterizado porque comprende: Una memoria que retiene instrucciones relacionadas con aplicar un código de bloques Reed Muller perforado para codificar un reporte de Indicador de Calidad de Canal (CQI) para generar una secuencia sin intercalar que incluya M bits de CQI codificados en una orden ingresada, en donde M es un número entero que pertenece a un número total de bits de CQI codificados, permutando los M bits de CQI codificados para producir una secuencia intercalada que incluya los M bits de CQI codificados en una orden producida, y enviando la secuencia intercalada que incluya los M bits de CQI codificados en la orden producida a una estación base sobre un canal de enlace ascendente; y un procesador, acoplado a la memoria, configurado para ejecutar las instrucciones retenidas en la memoria.
13. El aparato de comunicaciones inalámbricas de conformidad con la reivindicación 12, se caracteriza porque cada uno de los M bits de CQI codificados se asocia con una posición de entrada respectiva en la secuencia sin intercalar y una posición de salida respectiva en la secuencia intercalada .
14. El aparato de comunicaciones inalámbricas de conformidad con la reivindicación 12, se caracteriza porque la memoria además retiene instrucciones relacionadas con generar un producto respectivo de una posición de entrada respectiva, K, correspondiente a un bit particular de los M bits de CQI codificados en la secuencia sin intercalar y un número primo, Q, y reconocer una posición de salida respectiva, Kl, correspondiente al bit particular de los M bits de CQI codificados en la secuencia intercalada como el módulo M de producto respectivo.
15. El aparato de comunicaciones inalámbricas de conformidad con la reivindicación 12, se caracteriza porque la memoria además retiene instrucciones relacionadas con realizar la descomposición del factor primo del número total de bits de CQI codificados, M, que representa una posición de entrada respectiva, K, correspondiente a un bit particular de los M bits de CQI codificados en la secuencia sin intercalar con un alfabeto establecido mediante la descomposición de factor primo para producir una representación, inversión de bit y la representación de la posición de entrada respectiva, K, para generar una representación inversa, e identificar una posición de salida correspondiente, K2 , correspondiente a un bit particular de los M bits de CQI codificados en la secuencia intercalada al convertir la representación inversa de bit.
16. El aparato de comunicaciones inalámbricas de conformidad con la reivindicación 12, se caracteriza porque la memoria además retiene instrucciones relacionadas para descomponer el número total de bits de CQI codificados, M, en X grupos, cada grupo que incluye Y bits de CQI codificados, en donde un producto de X e Y es igual a M, intercambiando el registro2 (Y) de los bits menos significativos en cada representación binaria correspondiente a cada posición de entrada respectiva, K, relacionada con uno de los M bits de CQI codificados en cada uno de los X grupos, insertando cada uno de los X grupos con los bits menos significativos intercambiados en una matriz correspondiente, de fila única, y leyendo columna por columna a partir de la matriz para generar las posiciones de salida para cada uno de los M bits de CQI codificados en la secuencia intercalada.
17. El aparato de comunicaciones inalámbricas de conformidad con la reivindicación 12, se caracteriza porque la memoria además retiene instrucciones relacionadas con permutar los M bits de CQI codificados al utilizar un patrón con base en una secuencia M.
18. Un aparato de comunicaciones inalámbricas que permite enviar la información de Indicador de Calidad de Canal (CQI) en un entorno de comunicación inalámbrica, caracterizado porque comprende: medios para generar una secuencia de bits de CQI codificados ; medios para permutar una disposición de los bits de CQI codificados para producir una secuencia intercalada de bits de CQI codificados; y medios para enviar la secuencia intercalada de los bits de CQI codificados sobre un canal de enlace ascendente a una estación base.
19. El aparato de comunicaciones inalámbricas de conformidad con la reivindicación 18, se caracteriza porque se aprovecha el mapeo uno a uno entre las posiciones de entrada en la secuencia y las posiciones de salida en la sécuencia intercalada para cada uno de los bits de CQI codificados.
20. El aparato de comunicaciones inalámbricas de conformidad con la reivindicación 19, se caracteriza porque el mapeo uno a uno se establece con base en el intercalado según el número primo.
21. El aparato de comunicaciones inalámbricas de conformidad con la reivindicación 19, se caracteriza porque el mapeo uno a uno se proporciona como una función del intercalado inverso de bits generalizado.
22. El aparato de comunicaciones inalámbricas de conformidad con la reivindicación 19, se caracteriza porque el mapeo uno a uno se obtiene con base en el intercalado de columna- fila con la inversión del bit de columna.
23. El aparato de comunicaciones inalámbricas de conformidad con la reivindicación 19, se caracteriza porque el mapeo uno a uno se proporciona con base en el intercalado según la secuencia M.
24. Un producto de programa de computadora, caracterizado porque comprende: un medio legible por computadora que comprende : un código para aplicar un código de bloques Reed Muller perforado para codificar la información de canal de control para generar una secuencia sin intercalar que incluya M bits codificados en una orden ingresada, en donde M es un número entero que pertenece a un número total de bits codificados ; un código para permutar los M bits codificados para producir una secuencia intercalada que incluya los bits codificados en una orden producida; y un código para transmitir la secuencia intercalada que incluya los M bits codificados en la orden producida a una estación base sobre un canal de enlace ascendente.
25. El producto de programa de computadora de conformidad con la reivindicación 24, se caracteriza porque el.' medio legible por computadora además comprende un código para generar un producto respectivo de una posición de entrada respectiva, k, correspondiente a un bit particular de los M bits codificados en la secuencia sin intercalar y un número primo, Q, y un código para reconocer una posición de salida respectiva, Kl, correspondiente al bit particular de los M bits codificados en la secuencia intercalada como el módulo M de producto respectivo.
26. El producto de programa de computadora de conformidad con la reivindicación 24, se caracteriza porque el medio legible por computadora además comprende un código para realizar la descomposición del factor primo del número total de bits codificados, M código para representar una posición de entrada respectiva, K, correspondiente a un bit particular de los M bits codificados en la secuencia sin intercalar con un alfabeto establecido mediante la descomposición del factor primo para producir una representación, código para la inversión de la representación de la posición de entrada respectiva, K, para generar una representación inversa de bits, y un código para identificar una posición de salida correspondiente, K2 correspondiente al bit particular de los M bits codificados en la secuencia intercalada al convertir la representación inversa de bits.
27. El producto de programa de computadora de conformidad con la reivindicación 24, se caracteriza porque el medio legible por computadora además comprende un código para descomponer el número total de bits codificados, M, en X grupos, cada grupo que incluye Y bits de CQI codificados, en donde un producto de X e Y es igual a M, un código para intercambiar el registre^ (Y) los bits menos significativos en cada representación binaria correspondiente a cada posición de entrada respectiva, K, relacionada con un bit particular de los M bits codificados en cada uno de los X grupos, un código para insertar cada uno de los X grupos con los bits menos significativos intercambiados en una matriz correspondiente de fila única, y un código para leer la matriz columna por columna para generar las posiciones de salida para cada uno de los M bits de CQI y codificados en la secuencia intercalada.
28. El producto de programa de computadora de conformidad con la reivindicación 24, se caracteriza porque el medio legible por computadora además comprende un código para permutar los M bits codificados con el uso de patrón con base en una secuencia M.
29. Un aparato de comunicaciones inalámbricas, caracterizado porque: un procesador configurado para: codificar la información de Indicador de Calidad de Canal (CQI) para producir una secuencia de bits de CQI codificados con un orden particular; intercalar los bits de CQI codificados para reordenar la secuencia de los bits de CQI codificados; y transmitir la secuencia reordenada de los bits de CQI codificados a un estación base mediante un canal de enlace ascendente.
30. El aparato de comunicaciones inalámbricas de conformidad con la reivindicación 29, se caracteriza porque el procesador además se configura para intercalar los bits de CQI codificados al utilizar por lo menos un intercalado con base en el número primo, intercalado inverso de bits generalizado, intercalado de columna-fila con inversión de bits de columna o intercalado con base en la secuencia M.
MX2010011782A 2008-04-29 2009-04-29 Intercalado de informacion de canal de control codificado. MX2010011782A (es)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US4892308P 2008-04-29 2008-04-29
US12/431,410 US8345794B2 (en) 2008-04-29 2009-04-28 Encoded control channel information interleaving
PCT/US2009/042150 WO2009134913A1 (en) 2008-04-29 2009-04-29 Encoded control channel information interleaving

Publications (1)

Publication Number Publication Date
MX2010011782A true MX2010011782A (es) 2010-11-30

Family

ID=41029973

Family Applications (1)

Application Number Title Priority Date Filing Date
MX2010011782A MX2010011782A (es) 2008-04-29 2009-04-29 Intercalado de informacion de canal de control codificado.

Country Status (12)

Country Link
US (1) US8345794B2 (es)
EP (2) EP2277276A1 (es)
JP (1) JP2011523259A (es)
KR (1) KR101150608B1 (es)
CN (1) CN102017495A (es)
AU (1) AU2009243053A1 (es)
CA (1) CA2721442A1 (es)
IL (1) IL208589A0 (es)
MX (1) MX2010011782A (es)
RU (1) RU2010148410A (es)
TW (1) TW201010324A (es)
WO (1) WO2009134913A1 (es)

Families Citing this family (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101573076B1 (ko) * 2008-12-05 2015-12-01 엘지전자 주식회사 무선통신 시스템에서 제어정보 전송 방법 및 장치
CN101771418B (zh) * 2009-01-07 2014-11-05 华为技术有限公司 编码方法及其装置
KR20110073189A (ko) * 2009-12-21 2011-06-29 엘지전자 주식회사 다중 안테나를 지원하는 무선 이동 통신 시스템에 있어서, 상향링크 데이터와 제어정보를 전송하는 방법 및 장치
JP5124597B2 (ja) * 2010-01-08 2013-01-23 株式会社エヌ・ティ・ティ・ドコモ 移動通信システムにおけるユーザ装置、基地局及び方法
US8781016B2 (en) 2010-04-12 2014-07-15 Qualcomm Incorporated Channel estimation for low-overhead communication in a network
US9654197B2 (en) 2010-04-15 2017-05-16 Futurewei Technologies, Inc. System and method for feeding back channel information
US8630311B2 (en) * 2010-05-10 2014-01-14 Futurewei Technologies, Inc. System and method for reporting quantized feedback information for adaptive codebooks
ES2930153T3 (es) 2010-05-11 2022-12-07 Electronics & Telecommunications Res Inst Método de transmisión de información de rango de canal de enlace descendente a través de un canal compartido de enlace ascendente físico
KR101356532B1 (ko) 2010-05-12 2014-02-03 엘지전자 주식회사 다중 안테나 무선 통신 시스템에서 채널 인터리빙 수행 방법 및 이를 위한 장치
CN104135344B (zh) * 2010-05-19 2017-09-29 华为技术有限公司 一种预编码信息的发送和接收方法及装置
CN102255703B (zh) 2010-05-19 2014-07-16 华为技术有限公司 一种预编码信息的发送和接收方法及装置
CN102378256B (zh) * 2010-08-23 2015-01-28 中兴通讯股份有限公司 上行业务信道控制信息解析方法及装置
CN102404072B (zh) 2010-09-08 2013-03-20 华为技术有限公司 一种信息比特发送方法、装置和系统
KR101406054B1 (ko) * 2010-09-15 2014-06-11 후아웨이 테크놀러지 컴퍼니 리미티드 무선 통신 시스템에서 채널 상태 정보 피드백을 위한 시스템 및 방법
US9236977B2 (en) 2010-10-04 2016-01-12 Qualcomm Incorporated Method and apparatus for PUCCH and PUSCH encoding
CN107276717B (zh) * 2010-10-08 2020-06-26 黑莓有限公司 用于获得改进的码性能的消息重新排布
US8769365B2 (en) 2010-10-08 2014-07-01 Blackberry Limited Message rearrangement for improved wireless code performance
CN102063320B (zh) 2011-01-06 2013-08-28 华为终端有限公司 工作模式切换方法、usb设备和主机设备
KR101542413B1 (ko) 2011-07-25 2015-08-07 엘지전자 주식회사 무선 통신 시스템에서 무선 링크 모니터링 방법 및 장치
US8644265B2 (en) * 2011-09-30 2014-02-04 Xiao-an Wang Wideband analog channel information feedback
KR101855523B1 (ko) * 2011-10-06 2018-05-04 삼성전자주식회사 통신 시스템에서 피드백 생성 방법 및 장치
US9043667B2 (en) 2011-11-04 2015-05-26 Blackberry Limited Method and system for up-link HARQ-ACK and CSI transmission
US9357416B2 (en) * 2012-01-30 2016-05-31 Qualcomm Incorporated Optimizing UE wakeup timeline in connected mode DRX based on CQI reporting schedule in a wireless communication system
US9414367B2 (en) 2012-03-16 2016-08-09 Lg Electronics Inc. Method and apparatus for transmitting uplink control information
KR102127021B1 (ko) 2012-05-11 2020-06-26 블랙베리 리미티드 캐리어 어그리게이션을 위한 업링크 harq 및 csi 다중화를 위한 방법 및 시스템
US9519805B2 (en) * 2013-08-01 2016-12-13 Cellco Partnership Digest obfuscation for data cryptography
CN104753653B (zh) * 2013-12-31 2019-07-12 中兴通讯股份有限公司 一种解速率匹配的方法、装置和接收侧设备
RU2679723C1 (ru) 2014-03-21 2019-02-12 Хуавэй Текнолоджиз Ко., Лтд. Способ и устройство согласования скорости полярного кода
RU2685034C2 (ru) * 2014-12-22 2019-04-16 Хуавэй Текнолоджиз Ко., Лтд. Устройство кодирования и способ кодирования полярным кодом
US10084483B2 (en) 2015-08-05 2018-09-25 Microsoft Technology Licensing, Llc Interleaving information for media data
CN107196739B (zh) * 2017-05-04 2020-04-28 天津大学 一种基于突发错误检测的重数分配方法
EP3622646B1 (en) * 2017-05-08 2020-10-21 Coherent Logix, Inc. Enhanced polarization weighting to enable scalability in polar code bit distribution
CN109150199A (zh) * 2017-06-17 2019-01-04 华为技术有限公司 一种极化Polar码的交织处理方法及装置
US10873347B2 (en) * 2017-08-07 2020-12-22 Mediatek Inc. Channel bit interleaver design for polar coding chain

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6442728B1 (en) * 1999-01-11 2002-08-27 Nortel Networks Limited Methods and apparatus for turbo code
JP3515036B2 (ja) 1999-02-19 2004-04-05 株式会社エヌ・ティ・ティ・ドコモ インターリービング方法、インターリービング装置、ターボ符号化方法及びターボ符号化装置
US6356528B1 (en) * 1999-04-15 2002-03-12 Qualcomm Incorporated Interleaver and deinterleaver for use in a diversity transmission communication system
US6859545B1 (en) * 2000-08-10 2005-02-22 Chung Shan Institute Of Science And Technology Information hiding method with reduced fuzziness
JP3454816B1 (ja) * 2000-10-06 2003-10-06 サムスン エレクトロニクス カンパニー リミテッド シンプレックス符号を使用した(n、3)符号と(n、4)符号を生成する装置及び方法
JP2004040226A (ja) 2002-06-28 2004-02-05 Mitsubishi Electric Corp インタリーブ無線通信方法、無線通信装置およびw−cdma無線通信装置
JP4726494B2 (ja) * 2002-12-04 2011-07-20 インターデイジタル テクノロジー コーポレーション チャネル品質表示の検出
EP3119021B1 (en) * 2003-11-21 2018-05-02 Interdigital Patent Holdings, Inc. Multi-antenna apparatus using different interleaving patterns
GB2415336B (en) 2004-06-18 2006-11-08 Toshiba Res Europ Ltd Bit interleaver for a mimo system
KR100589680B1 (ko) 2004-07-26 2006-06-19 한국전자통신연구원 이동통신 시스템의 신호 전송 방법 및 그 장치와, 수신방법 및 그 장치
US7543197B2 (en) 2004-12-22 2009-06-02 Qualcomm Incorporated Pruned bit-reversal interleaver
TW200733622A (en) * 2006-01-17 2007-09-01 Interdigital Tech Corp Method and apparatus for mapping an uplink control channel to a physical channel in a single carrier frequency division multiple access system
US7933606B2 (en) * 2006-06-30 2011-04-26 Nokia Corporation Multi-level control for measurement reports
US20080298480A1 (en) * 2007-05-31 2008-12-04 Qiang Li Asynchronous MIMO-OFDM spatial covariance estimation

Also Published As

Publication number Publication date
CA2721442A1 (en) 2009-11-05
US20090296850A1 (en) 2009-12-03
WO2009134913A1 (en) 2009-11-05
KR20110008300A (ko) 2011-01-26
AU2009243053A1 (en) 2009-11-05
RU2010148410A (ru) 2012-06-10
EP2277276A1 (en) 2011-01-26
US8345794B2 (en) 2013-01-01
KR101150608B1 (ko) 2012-05-31
CN102017495A (zh) 2011-04-13
TW201010324A (en) 2010-03-01
EP2618512A1 (en) 2013-07-24
JP2011523259A (ja) 2011-08-04
IL208589A0 (en) 2010-12-30

Similar Documents

Publication Publication Date Title
MX2010011782A (es) Intercalado de informacion de canal de control codificado.
CN109314952B (zh) 新无线电物理下行控制信道设计的方法及其发送设备
US8856612B2 (en) Method and apparatus for interleaving data in a mobile communication system
US8726121B2 (en) Circular buffer based rate matching
EP3429114B1 (en) Information processing method, terminal device, network device, and communication system
CN107465483B (zh) 免授权传输方法和装置
US9712279B2 (en) Method and apparatus for interleaving data in a mobile communication system
JP2007135021A (ja) マルチキャリア通信における符号化信号配置方法及び通信装置
MX2011001434A (es) Inicializacion de secuencia de aleatorizacion dependiente del rnti.
US8913478B2 (en) Methods and apparatus for interleaving in OFDM/OFDMA systems
JP2023518183A (ja) 無線ネットワークにおける複数のリソースユニットのための変調及びバイナリ畳み込みコーディング
WO2011118995A2 (en) Method and apparatus for transmitting signal using repetition coding in a wireless communication system
WO2011108822A2 (ko) 무선 통신 시스템에서 상향링크 제어 정보 전송 방법 및 장치
CN101483441A (zh) 通信系统中添加循环冗余校验的设备
CN113824532B (zh) 发送数据帧的方法、接收数据帧的方法及通信装置
WO2011105834A2 (ko) 부호어의 생성 방법
WO2019157914A1 (zh) 聚合等级通知与接收的方法及装置
CA2814069C (en) Message rearrangement for improved code performance
WO2012005523A2 (ko) 무선 통신 시스템에서 응답 정보 송신 방법 및 이를 위한 장치
CN114208351A (zh) 终端、基站、发送方法及接收方法
WO2023083134A1 (zh) 数据传输方法和装置
KR20120060268A (ko) 무선 채널 신호처리 방법 및 그를 위한 이동통신 시스템

Legal Events

Date Code Title Description
FA Abandonment or withdrawal