KR970073191A - 2라인 yc 분리장치(2-line yc separation device) - Google Patents

2라인 yc 분리장치(2-line yc separation device) Download PDF

Info

Publication number
KR970073191A
KR970073191A KR1019970014387A KR19970014387A KR970073191A KR 970073191 A KR970073191 A KR 970073191A KR 1019970014387 A KR1019970014387 A KR 1019970014387A KR 19970014387 A KR19970014387 A KR 19970014387A KR 970073191 A KR970073191 A KR 970073191A
Authority
KR
South Korea
Prior art keywords
circuit
output signal
inputting
delay
band pass
Prior art date
Application number
KR1019970014387A
Other languages
English (en)
Other versions
KR100376404B1 (ko
Inventor
히로코 스기모토
아츠히사 카게야마
노부오 타케타니
Original Assignee
모리시타 요우이치
마쓰시타 덴키 산교 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 모리시타 요우이치, 마쓰시타 덴키 산교 가부시끼 가이샤 filed Critical 모리시타 요우이치
Publication of KR970073191A publication Critical patent/KR970073191A/ko
Application granted granted Critical
Publication of KR100376404B1 publication Critical patent/KR100376404B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/77Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase
    • H04N9/78Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase for separating the brightness signal or the chrominance signal from the colour television signal, e.g. using comb filter

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

본 발명은 수평 기간 지연 시키는 지연회로를 적게 하여 코스트를 저감시키고, 또한 종래에 비해 연산 오차를 대단히 적게 할 수 있는 2 라인 YC 분리장치를 제공한다. 입력된 영상 신호를 수평 기간 지연 시키는 제 1 지연회로와, 입력된 영상 신호를 입력으로 하는 제 1 밴드패스 필터회로와, 제 1 지연회로의 출력 신호를 입력으로 하는 제 2 밴드패스 필터회로와, 제 1, 제 2 밴드패스 필터회로의 출력신호를 입력으로 하는 Y상관 검출회로와, 제 1, 제 2 밴드패스 필터회로의 출력 신호를 입력으로 한느 C상관 검출회로와, Y상관 검출회로의 출력 신호를 수평 기간 지연 시키는 제 2지연회로와, C상관 검출회로의 출력 신호를 수평기간 지연시키는 제 3 지연회로와, Y상관 검출회로, C상관 검출회로의 출력 신호와 제 2, 제3 지연회로의 출력 신호를 입력으로 하는 연산회로를 구비한 2 라인 YC 분리장치가 제공된다.

Description

2라인 YC 분리장치(2-LINE YC SEPARATION DEVICE)
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
도 1은 본 발명의 실시예 1에 있어서의 2 라인 YC 분리장치의 블록 구성도, 도 2는 본발명의 실시예 2에 있어서의 2 라인 YC 분리장치의 블록 구성도. 도 3은 본 발명의 실시예 3에 있어서의 2 라인 YC 부리장치의 블록 구성도, 도 4는 본 발명의 실시예 4에 있어서의 2 라인 YC 분리장치의 블로 구성도, 도 5는 본 발명의 실시예 5에 있어서의 2 라인 YC 분리장치의 블록 구성도, 도 6은 본 발명의 실시예 6에 있어서의 2 라인 YC 분리 장치의 블록 구성도, 도 7은 3 라인 빗형상 연산회로의 블록 구성도.

Claims (6)

  1. 입력된 영상 신호를 수평 기간 지연시키는 제 1 지연회로와, 입력된 영상 신호를 입력으로 하는 제 1 밴드패스 필터회로와, 상기 제 1 지연회로의 출력 신호를 입력으로 하는 제 2 밴드패스 필터회로와, 상기 제 1, 제 2밴드패스 필터회로의 출력 신호를 입력으로 하는 Y상관 검출회로와, 상기 제 1, 제 2밴드패스 필터회로의 출력신호를 입력으로 하는 C상관 검출회로와, 상기 Y상관 검출회로의 출력 신호를 수평기간 지연시키는 제 2 지연 회로와, 상기 C상관 검출회로의 출력 신호를 수평 기간 지연시키는 제 3 지연회로와, 상기 제 1 밴드패스 필터회로의 출력 신호를 입력으로 하는 제 1 반전회로와, 상기 제 1, 제 2 밴드패스 필터회로의 출력 신호를 입력으로 하는 제 1 감산회로와, 상기 제 1 감산회로의 출력 신호를 입력으로 하는 진폭조정회로와, 상기 Y상관 검출회로 C상관 검출회로의 출력 신호와 상기 제 2, 제 3연회로의 출력 신호를 입력으로 하는 제 1 스위치 결정회로와, 상기 Y상관 검출회로, C상관 검출회로의 출력 신호와 상기 제 2, 제 3 지연회로의 출력 신호를 입력으로 하는 제 2 스위치 결정회로와, 상기 제 2 밴드패스 필터회로의 출력신호를 입력으로 하는 제 2 반전회로와, 상기 진폭조정회로의 출력 신호와 상기 제 2 반전회로의 출력 신호와 상기 제 2 밴드패스 필터회로의 출력 신호를 상기 제 1 스위치 결정회로의 출력 신호에 의해 전환되는 제 1 스위치회로와, 상기 진폭조정회로의 출력 신호와 상기 제 2 밴드패스 필터회로의 출력 신호를 상기 제 2 스위치 결정회로의 출력 신호에 의해 전환하는 제 2 스위치회로와, 상기 제 1 반전회로의 출력 신호와 상기 제 1, 제 2 스위치회로의 출력 신호를 입력으로 하는 3 라인 빗형상 연산회로와, 상기 제 1 지연회로의 출력 신호와 상기 3 라인 빗형상 연산회로의 출력 신호를 입력으로 하는 제 2 감산회로와, 상기 3 라인 빗형상 연산회로의 출력 신호를 입력으로 하는 필터회로를 구비한 것을 특징으로 하는 2 라인 YC 분리장치.
  2. 입력된 영상 신호를 수평 기간 지연시키는 제 1 지연회로와, 입력된 영상 신호를 입력으로 하는 제 1 밴드패스 필터회로와, 상기 제 1 지연회로의 출력 신호를 입력으로 하는 제 2 밴드패스 필터회로와, 상기 제 1, 제 2 밴드패스 필터회로의 출력 신호를 입력으로 하는 Y상관 검출회로와, 상기 제 1, 제 2 밴드패스 필터회로의 출력 신호를 입력으로 하는 C상관 검출회로와, 상기 Y상관 검출회로의 출력 신호를 수평 기간 지연시키는 제 2 지연회로와, 상기 C상관 검출회로의 출력 신호를 수평 기간 지연시키는 제 3 지연회로와, 상기 제 1 밴드패스 필터회로의 출력 신호를 입력으로 하는 반전회로와, 상기 제 1, 제 2 밴드패스 필터회로의 출력 신호를 입력으로 하는 제 1 감산회로와, 상기 제 1 감산회로의 출력 신호를 입력으로 하는 진폭조정회로와, 상기 Y상관 검출회로, C상관 검출회로의 출력 신호와 상기 제 2, 제 3 지연회로의 출력 신호를 입력으로 하는 제 1 스위치 결정회로와, 상기 Y상관 검출회로, C상관 검출회로의 출력 신호와 상기 제 2, 제 3 지연회로의 출력 신호를 입력으로 하는 제 2 스위치 결정회로와, 상기 진폭조정회로의 출력 신호와 상기 제 2 밴드패스 필터회로의 출력 신호를 상기 제 1 스위치 결정회로의 출력신호에 따라 전환하는 제 1 스위치회로와, 상기 진폭조정회로의 출력 신호와 상기 제 2 밴드패스 필터회로의 출력신호에 따라 전환하는 제 1 스위치회로와, 상기 진폭조정회로의 출력 신호와 상기 제 2 밴드패스 필터회로의 출력 신호를 상기 제 2 스위치 결정회로의 출력 신호에 따라 전환하는 제 2 스위치회로와, 상기 반전회로의 출력 신호와 상기 제 1, 제 2 스위치회로의 출력 신호를 입력으로 하는 3 라인 빗형상 연산회로와, 상기 제 1 지연회로의 출력 신호와 상기 3 라인 빗형상 연산회로의 출력 신호를 입력으로 하는 제 2 감산회로와, 상기 3 라인 빗형상 연산회로의 출력 신호를 입력으로 하는 필터회로를 구비한 것을 특징으로 하는 2 라인 YC 분리장치.
  3. 입력된 영상 신호를 수평 기간 지연시키는 제 1 지연회로와, 입력된 영상 신호를 입력으로 하는 제 1 밴드패스 필터회로와, 상기 제 1 지연회로의 출력 신호를 입력으로 하는 제 2 밴드패스 필터회로와, 상기 제 1, 제 2 밴드패스 필터회로의 출력 신호를 입력으로 하는 C레벨 검출회로와, 상기 제 1, 제 2 밴드패스 필터회로의 출력신호를 입력으로 하는 Y상관 검출회로와, 상기 제 1, 제 2 밴드 패스 필터회로의 출력 신호와 상기 C레벨 검출회로의 출력 신호를 입력으로 하는 C상관 검출회로와, 상기 Y상관 검출회로의 출력 신호를 수평 기간 지연시키는 제 2 지연회로와, 상기 C상관 검출회로의 출력 신호를 수평 기간 지연시키는 제 3 지연회로와, 상기 제 1 밴드패스 필터회로의 출력 신호를 입력으로 하는 반전회로와, 상기 제 1, 제 2 밴드패스 필터회로의 출력 신호를 입력으로 하는 제 1감산회로와, 상기 제 1 감산회로의 출력 신호를 입력으로 하는 진폭조정회로와, 상기 Y상관 검출회로, C상관 검출회로의 출력 신호와 상기 제 2, 제 3 지연회로의 출력 신호를 입력으로 하는 제 1 스위치 결정회로와, 상기 Y상관 검출회로, C상관 검출회로의 출력 신호와 상기 제 2, 제 3 지연회로의 출력 신호를 입력으로 하는 제 2 스위치 결정회로와, 상기 진폭조정회로의 출력 신호와 상기 제 2 밴드패스 필터회로의 출력 신호를 상기 제 1 스위치 결정회로의 출력 신호에 따라 전환하는 제 1 스위치회로와, 상기 진폭조정회로의 출력 신호와 상기 제 2 밴드패스 필터회로의 출력 신호를 상기 제 2 스위치 결정회로의 출력 신호에 따라 전환하는 제 2 스위치회로와, 상기 반전회로의 출력 신호와 상기 제 1, 제 2 스위치회로의 출력 신호를 입력으로 하는 3 라인 빗형상 연산회로와, 상기 제 1 지연회로의 출력 신호와 상기 3 라인 빗형상 연산회로의 출력 신호를 입력으로 하는 제 2 감산회로와, 상기 3 라인 빗형상 연산회로의 출력 신호를 입력으로 하는 필터회로를 구비한 것을 특징으로 하는 2 라인 YC 분리장치.
  4. 입력된 영상 신호를 수평 기간 지연시키는 제 1 지연회로와, 입력된 영상 신호를 입력으로 하는 제 1 밴드패스 필터회로와, 상기 제 1 지연회로의 출력 신호를 입력으로 하는 제 2 밴드패스 필터회로와, 상기 제 1, 제 2 밴드패스 필터회로의 출력 신호를 입력으로 하는 Y레벨 검출회로와, 상기 제 1, 제 2 밴드패스 필터회로의 출력 신호를 입력으로 하는 C상관 검출회로와, 상기 제 1, 제 2 밴드패스 필터회로의 출력 신호와 상기 Y레벨 검출회로의 출력 신호를 입력으로 하는 Y상관 검출회로와, 상기 Y상관 검출회로의 출력 신호를 수평 기간 지연시키는 제 2 지연회로와, 상기 C상관 검출회로의 출력 신호를 수평 기간 지연시키는 제 3 지연회로와, 상기 제 1 밴드패스 필터회로의 출력 신호를 입력으로 하는 반전회로와, 상기 제 1, 제 2 밴드패스 필터회로의 출력 신호를 입력으로 하는 제 1 감산회로와, 상기 제 1 감산회로의 출력 신호를 입력으로 하는 진폭조정회로와, 상기 Y상관 검출회로, C상관 검출회로의 출력 신호와 상기 제 2, 제 3 지연회로의 출력 신호를 입력으로 하는 제 1 스위치 결정회로와, 상기 Y상관 검출회로, C상관 검출회로의 출력 신호와 상기 제 2, 제 3 지연회로의 출력 신호를 입력으로 하는 제 2 스위치 결정회로와, 상기 진폭조정회로의 출력 신호와, 상기 제 2 밴드패스 필터회로의 출력 신호를 상기 제 1 스위치 결정회로의 출력 신호에 따라 전환하는 제 1 스위치회로와, 상기 진폭조정호로의 출력 신호와, 상기 제 2 밴드패스 필터회로의 출력 신호를 상기 제 2 스위치 결정회로의 출력 신호에 따라 전환하는 제 2 스위치회로와, 상기 반전회로의 출력 신호와 상기 제 1, 제 2 스위치회로의 출력 신호를 입력으로 하는 3 라인 빗형상 연산회로와, 상기 제 1 지연회로의 출력 신호와 상기 3 라인 빗형상 연산회로의 출력 신호를 입력으로 하는 제 2 감산회로와, 상기 3 라인 빗형상 연산회로의 출력 신호를 입력으로 하는 필터회로를 구비한 것을 특징으로 하는 2 라인 YC 분리장치.
  5. 입력된 영상 신호를 수평 기간 지연시키는 제 1 지연회로와, 입력된 영상 신호를 입력으로 하는 제 1 밴드패스 필터회로와, 상기 제 1 지연회로의 출력 신호를 입력으로 하는 제 2 밴드패스 필터회로와, 상기 제 1, 제 2 밴드패스 필터회로의 출력 신호를 입력으로 하는 YC레벨 검출회로와, 상기 제 1, 제 2 밴드패스 필터회로의 출력 신호와 상기 YC레벨 검출회로의 출력 신호를 입력으로 하는 C상관 검출회로와, 상기 제 1, 제 2 밴드패스 필터회로의 출력 신호와 사이 YC레벨 검출회로의 출력 신호를 입력으로 하는 Y상관 검출회로와, 상기 Y상관 검출회로의 출력 신호를 수평 기간 지연시키는 제 2 지연회로와, 상기 C상관 검출회로의 출력 신호를 수평 기간 지연시키는 제 3 지연회로와, 상기 제 1 밴드패스 필터회로의 출력 신호를 입력으로 하는 반전회로와, 상기 제 1, 제 2 밴드패스 필터회로의 출력 신호를 입력으로 하는 제 1 감산회로와, 상기 제 1 감산회로의 출력 신호를 입력으로 하는 진폭조정회로와, 상기 Y상관 검출회로, C상관 검출회로의 출력 신호와 상기 제 2, 제 3 지연회로의 출력 신호를 입력으로 하는 제 1 스위치 결정회로와, 상기 Y상관 검출회로, C상관 검출회로의 출력 신호와 상기 제 2, 제 3 지연회로의 출력 신호를 입력으로 하는 제 2 스위치 결정회로와, 상기 진폭조정회로의 출력 신호와 상기 제 2 밴드패스 필터회로의 출력 신호를 상기 제 1 스위치 결정회로의 출력 신호에 따라 전환하는 제 1 스위치회로와, 상기 진폭조정회로의 출력 신호와 상기 제 2 밴드패스 필터회로의 출력 신호를 상기 제 2 스위치 결정회로의 출력 신호에 따라 전환하는 제 2 스위치회로와, 상기 반전회로의 출력 신호와 상기 제 1, 제 2 스위치회로의 출력 신호를 입력으로 하는 3 라인 빗형상 연산회로와, 상기 제 1 지연회로의 출력 신호와 상기3 라인 빗형상 연산회로의 출력 신호를 입력으로 하는 제 2 감산회로와, 상기 3 라인 빗형상 연산회로의 출력 신호를 입력으로 하는 필터회로를 구비한 것을 특징으로 하는 2 라인 YC 분리장치.
  6. 입력된 영상 신호를 수평 기간 지연시키는 제 1 지연회로와, 입력된 영상 신호를 입력으로 하는 제 1 밴드패스 필터회로와, 상기 제 1 지연회로의 출력 신호를 입력으로 하는 제 2 밴드패스 필터회로와, 상기 제 1, 제 2 밴드패스 필터회로의 출력 신호를 입력으로 하는 YC레벨 검출회로와, 상기 제 1, 제 2 밴드패스 필터회로의 출력 신호와 상기 YC레벨 검출회로의 출력 신호를 입력으로 하는 C상관 검출회로와, 상기 제 1, 제 2 밴드패스 필터회로의 출력 신호와 상기 YC레벨 검출회로의 출력 신호를 입력으로 하는 Y상관 검출회로와, 상기 Y상관 검출회로의 출력 신호를 수평 기간 지연시키는 제 2 지연회로와, 상기 C상관 검출회로의 출력 신호를 수평 기간 지연시키는 제 3 지연회로와, 상기 제 1 밴드패스 필터회로의 출력 신호를 입력으로 하는 반전회로와, 상기 제1, 제 2 밴드패스 필터회로의 출력 신호를 입력으로 하는 제 1 감산회로와, 상기 제 1 감산회로의 출력 신호를 입력으로 하는 진폭조정회로와, 상기 Y상관 검출회로, C상관 검출회로의 출력 신호와, 상기 제 2, 제 3 지연 회로의 출력 신호를 입력으로 하는 제 1 스위치 결정회로와, 상기 Y상관 검출회로, C상관 검출회로의 출력 신호와 상기 제 2, 제 3 지연회로의 출력 신호를 입력으로 한느 제 2 스위치 결정회로와, 상기 반전회로의 출력 신호와 상기 제 2 밴드패스 필터회로의 출력 신호와 상기 진폭조정회로의 출력 신호를 상기 제 1, 제 2스위치 결정회로의 출력 신호에 따라 전환하는 선택회로와, 상기 제 1 지연회로의 출력 신호와 상기 선택기회로의 출력 신호를 입력으로 하는 제 2 감산회로와, 상기 선택기회로의 출력 신호를 입력으로 하는 필터회로를 구비한 것을 특징으로 하는 2 라인 YC 분리장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019970014387A 1996-04-19 1997-04-18 2라인와이씨분리장치 KR100376404B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP96-098238 1996-04-19
JP09823896A JP3509379B2 (ja) 1996-04-19 1996-04-19 2ラインyc分離装置

Publications (2)

Publication Number Publication Date
KR970073191A true KR970073191A (ko) 1997-11-07
KR100376404B1 KR100376404B1 (ko) 2003-06-18

Family

ID=14214390

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970014387A KR100376404B1 (ko) 1996-04-19 1997-04-18 2라인와이씨분리장치

Country Status (7)

Country Link
US (1) US5959695A (ko)
EP (1) EP0802687B1 (ko)
JP (1) JP3509379B2 (ko)
KR (1) KR100376404B1 (ko)
CN (1) CN1104817C (ko)
DE (1) DE69714638T2 (ko)
MY (1) MY116107A (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69928575T2 (de) 1998-02-27 2006-05-18 Matsushita Electric Industrial Co., Ltd., Kadoma Luminanz- und Chrominanz-Trennschaltung
JP4576677B2 (ja) * 2000-07-10 2010-11-10 パナソニック株式会社 3ライン相関検出装置
US20040076961A1 (en) * 2002-10-21 2004-04-22 Lewis Mark A. Biomolecule retaining material and methods for attaching biomolecules to a surface
CN1297152C (zh) * 2002-12-06 2007-01-24 松下电器产业株式会社 图像信号处理装置及图像信号处理方法
TWI222836B (en) * 2003-03-21 2004-10-21 Mediatek Inc Video signal separating method and related apparatus
JP4324038B2 (ja) * 2004-07-07 2009-09-02 Okiセミコンダクタ株式会社 Yc分離回路
CN1893669B (zh) * 2005-07-06 2010-06-30 奇景光电股份有限公司 2d亮度-色度分离装置和亮度-色度分离系统

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01117494A (ja) * 1987-10-30 1989-05-10 Hitachi Ltd Y/c分離回路
JPH0787594B2 (ja) * 1988-02-15 1995-09-20 日本ビクター株式会社 相関検出回路
US5093715A (en) * 1989-08-10 1992-03-03 Sony Corporation Adaptive comb filter for separating at least one component of a video signal
KR920010787B1 (ko) * 1990-06-09 1992-12-17 삼성전자 주식회사 휘도 및 색신호 분리회로
KR930005626Y1 (ko) * 1991-02-28 1993-08-27 김영선 탁자다리 결착장치
JP3216364B2 (ja) * 1993-10-21 2001-10-09 松下電器産業株式会社 Y/c分離装置

Also Published As

Publication number Publication date
DE69714638D1 (de) 2002-09-19
KR100376404B1 (ko) 2003-06-18
JP3509379B2 (ja) 2004-03-22
CN1177260A (zh) 1998-03-25
US5959695A (en) 1999-09-28
DE69714638T2 (de) 2002-12-05
EP0802687B1 (en) 2002-08-14
EP0802687A1 (en) 1997-10-22
CN1104817C (zh) 2003-04-02
MY116107A (en) 2003-11-28
JPH09284801A (ja) 1997-10-31

Similar Documents

Publication Publication Date Title
KR910013951A (ko) 복합영상신호의 휘도/색도신호 분리회로
KR900005813A (ko) 휘도 및 색도신호 분리장치
KR970073191A (ko) 2라인 yc 분리장치(2-line yc separation device)
KR940027590A (ko) 움직임 검출 회로
JPH06125567A (ja) 輝度・色分離装置
KR890011448A (ko) 영상신호 분리장치
KR920001979A (ko) 상관적용형 휘도신호와 색신호 분리회로
KR890001379A (ko) 비디오 신호 처리 방법 및 이를 위한 변환기
KR870004615A (ko) 영상 전이 검출기
KR920001976A (ko) 휘도/색신호 분리방식 및 회로
KR870004620A (ko) 비디오 신호 처리 스리템
KR900004179A (ko) 잡음저감회로
KR900019517A (ko) 필터회로
KR100355322B1 (ko) 2라인와이씨분리장치
JPH10191386A (ja) 2ラインyc分離装置
MY123791A (en) 2- line yc separation device
KR870004627A (ko) 행깅 점 검출기
KR910007376A (ko) 영상신호 처리회로
KR930011745A (ko) 엔티에스시 신호처리계의 휘도 및 색도분리장치
KR940013264A (ko) 휘도 및 색신호 분리장치
JPH0937291A (ja) 2ラインyc分離回路
KR940003400A (ko) 휘도신호/색신호 분리장치
KR970009435A (ko) 이동 검출회로 및 이동 검출방법과 휘도·색신호 분리장치
KR920020973A (ko) 영상기기의 휘도/색 신호 분리 및 프리필터링 회로
KR920017500A (ko) 수평상관 관계를 이용한 y/c분리회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090225

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee