KR970058009A - 파이프 라인 구조를 가지는 다중 프로세서 화상 처리 장치 - Google Patents
파이프 라인 구조를 가지는 다중 프로세서 화상 처리 장치 Download PDFInfo
- Publication number
- KR970058009A KR970058009A KR1019950052416A KR19950052416A KR970058009A KR 970058009 A KR970058009 A KR 970058009A KR 1019950052416 A KR1019950052416 A KR 1019950052416A KR 19950052416 A KR19950052416 A KR 19950052416A KR 970058009 A KR970058009 A KR 970058009A
- Authority
- KR
- South Korea
- Prior art keywords
- control unit
- image processing
- receiving
- analog
- digital
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T7/00—Image analysis
- G06T7/0002—Inspection of images, e.g. flaw detection
- G06T7/0004—Industrial image inspection
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T7/00—Image analysis
- G06T7/70—Determining position or orientation of objects or cameras
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Vision & Pattern Recognition (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Quality & Reliability (AREA)
- Supply And Installment Of Electrical Components (AREA)
- Image Processing (AREA)
Abstract
본 발명은 파이프 라인 구조를 가지는 화상 처리 장치에 관한 것으로, 카메라로부터 영상을 입력받아 디지탈 데이타로 변환하는 아날로그/디지탈 변환부와, 상기 아날로그/디지탈 변환부의 제어와 칩마운터 인터페이스를 제어하며, 상기 아날로그/디지탈 변환부로부터 디지탈 데이타를 받아 화상처리하는 과정중에서 영상입력 및 이진화 과정을 수행하고 외곽선 검출등의 제1 중간 데이타를 출력하는 과정을 반복하여 수행하는 제1 제어부와, 상기 제1 제어부로부터 전송되어 오는 제1 중간 데이타를 받아 상기 아날로그/디지탈 변환부로부터 디지탈 데이타를 받아 화상처리하는 과정중에서 위치 및 각도 검출을 수행하고, 그 검출결과를 상기 제1 제어부로 전송하며, 처리과정에서 발생한 제2 중간 데이타를 출력하는 과정을 반복하는 제2 제어부와, 상기 제2 제어부로부터 전송되어 오는 제2 중간 데이타를 받아 상기 아날로그/디지탈 변환부로부터 디지탈 데이타를 받아 화상처리하는 과정중에서 부품 오류검색을 수행하고, 그 검색결과를 상기 제1 제어부로 전송하는 과정을 수행하는 제3 제어부를 구비하여, 전체의 화상처리 과정을 다수의 단위처리로 분할하고 각 단위처리를 다수의 프로세서가 처리하여 고속처리가 가능한 파이프 라인 구조를 가지는 화상 처리 장치이다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 의한 파이프 라인 구조를 가지는 다중 프로세서 화상 처리 장치의 구성을 보이는 블록도이다.
Claims (2)
- 칩마운터에 설치되어 영상입력 및 전처리 과정과 위치 및 각도검색과정, 부품오류 검색 과정을 수행하는 화상처리장치에 있어서, 카메라로부터 영상을 입력받아 디지탈 데이타로 변환하는 아날로그/디지탈 변환부와, 상기 아날로그/디지탈 변환부의 제어와 칩마운터 인터페이스를 제어하며, 상기 아날로그/디지탈 변환부로부터 디지탈 데이타를 받아 화상처리하는 과정중에서 영상입력 및 이진화과정을 수행하고 외곽선 검출등의 제1 중간 데이타를 출력하는 과정을 반복하여 수행하는 제1 제어부와, 상기 제1 제어부로부터 전송되어 오는 제1 중간 데이타를 받아 상기 아날로그/디지탈 변환부로부터 디지탈 데이타를 받아 화상처리하는 과정중에서 위치 및 각도 검출을 수행하고, 그 검출결과를 상기 제1 제어부로 전송하며, 처리과정에서 발생한 제2 중간 데이타를 출력하는 과정을 반복하는 제2 제어부와, 상기 제2 제어부로부터 전송되어 오는 제2 중간 데이타를 받아 상기 아날로그/디지탈 변환부로부터 디지탈 데이타를 받아 화상처리하는 과정중에서 부품 오류검색을 수행하고, 그 검색결과를 상기 제1 제어부로 전송하는 과정을 수행하는 제3 제어부와, 상기 칩마운터 제어부와 제1 제어부와 인터페이스를 위한 제1 입,출력포트와, 상기 제2 제어부와 제1 제어부 사이의 인터페이스를 위한 제2 입,출력포트와, 상기 제3 제어부와 제1 제어부 사이의 인터페이스를 위한 제3 입,출력포트와, 상기 제2 제어부와 제3 제어부 사이의 인터페이스를 위한 제2 입,출력포트를 구비하는 것을 특징으로 하는 파아프 라인 구조를 가지는 다중 프로세서 화상 처리 장치.
- 제1항에 있어서, 상기 제1 제어부, 제2 제어부, 제3 제어부는 영상입력 및 전처리과정과 위치 및 각도검색과정, 부품 오류검색 과정중에서 제1 제어부는 영상 입력 및 전처리과정을 반복하여 수행하고, 제2 제어부는 위치 및 각도 검색과정을 반복하여 수행하며, 제3 제어부는 부품오류 검색과정을 반복하여 수행하는 것을 특징으로 하는 파이프 라인 구조를 가지는 다중 프로세서 화상 처리 장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950052416A KR0173247B1 (ko) | 1995-12-20 | 1995-12-20 | 파이프 라인 구조를 가지는 다중 프로세서 화상 처리장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950052416A KR0173247B1 (ko) | 1995-12-20 | 1995-12-20 | 파이프 라인 구조를 가지는 다중 프로세서 화상 처리장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970058009A true KR970058009A (ko) | 1997-07-31 |
KR0173247B1 KR0173247B1 (ko) | 1999-03-20 |
Family
ID=19441684
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950052416A KR0173247B1 (ko) | 1995-12-20 | 1995-12-20 | 파이프 라인 구조를 가지는 다중 프로세서 화상 처리장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0173247B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20030064239A (ko) * | 2002-01-22 | 2003-07-31 | 가부시끼가이샤 도시바 | 화상을 처리하는 장치 및 방법과 이 장치에 이용되는컴파일러 |
-
1995
- 1995-12-20 KR KR1019950052416A patent/KR0173247B1/ko not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20030064239A (ko) * | 2002-01-22 | 2003-07-31 | 가부시끼가이샤 도시바 | 화상을 처리하는 장치 및 방법과 이 장치에 이용되는컴파일러 |
Also Published As
Publication number | Publication date |
---|---|
KR0173247B1 (ko) | 1999-03-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO1999038086A3 (en) | Bus bridge architecture for a data processing system | |
EP0778523A3 (en) | Method of operation for an image processing apparatus | |
KR970058009A (ko) | 파이프 라인 구조를 가지는 다중 프로세서 화상 처리 장치 | |
KR970056792A (ko) | 화상처리장치 | |
KR970049846A (ko) | 파이프 라인 구조를 가지는 화상 처리 장치 | |
JPS57150058A (en) | Information processing system | |
KR920022844A (ko) | 화상 변환장치 | |
KR930017416A (ko) | 동영상분할 및 재구성용 라스터-블록 변환기 | |
JPS57199040A (en) | Synchronizing device for data transfer | |
KR970067339A (ko) | 효율적인 공용램 사용장치 및 방법 | |
KR970014285A (ko) | 공간 광 변조기용 비디오 데이터 처리 시스템 | |
SU1439572A2 (ru) | Устройство дл сравнени чисел | |
JPS6464075A (en) | Image processor | |
KR960035342A (ko) | 3차원 그래픽스용 좌표변환장치 | |
JPS63141134A (ja) | 割込制御装置 | |
KR970002687A (ko) | 통신 방법 및 통신 장치 | |
JPS5566015A (en) | Shared line state detection system | |
KR970007599A (ko) | 분산제어 시스템용 프린터 인터페이스 모듈방법 및 장치 | |
JPS57141735A (en) | Interruption controlling system | |
JPS63143624A (ja) | 多点アナログ信号入力方式 | |
KR910015931A (ko) | 메모리공유 다중프로세서 시스템 | |
JPH035863A (ja) | デジタルシステム | |
KR970002747A (ko) | 환형연결망을 지닌 화상검사용 병렬 다중컴퓨터시스템 | |
JPS60262257A (ja) | 入出力制御装置 | |
KR970064043A (ko) | 디지탈 광 다중장치의 시스템 성능 감시장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20010928 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |