KR970056286A - 동기식 전송시스템에서 시험액세스를 위한 24x3교차 스위치 회로 - Google Patents
동기식 전송시스템에서 시험액세스를 위한 24x3교차 스위치 회로 Download PDFInfo
- Publication number
- KR970056286A KR970056286A KR1019950055908A KR19950055908A KR970056286A KR 970056286 A KR970056286 A KR 970056286A KR 1019950055908 A KR1019950055908 A KR 1019950055908A KR 19950055908 A KR19950055908 A KR 19950055908A KR 970056286 A KR970056286 A KR 970056286A
- Authority
- KR
- South Korea
- Prior art keywords
- clock
- data
- signal
- register
- low speed
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/10—Packet switching elements characterised by the switching fabric construction
- H04L49/101—Packet switching elements characterised by the switching fabric construction using crossbar or matrix
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L43/00—Arrangements for monitoring or testing data switching networks
- H04L43/50—Testing arrangements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L47/00—Traffic control in data switching networks
- H04L47/10—Flow control; Congestion control
- H04L47/43—Assembling or disassembling of packets, e.g. segmentation and reassembly [SAR]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
- H04L2012/5628—Testing
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Time-Division Multiplex Systems (AREA)
Abstract
본 발명은 N 클럭의 기본 클럭율을 갖는 고속의 24(12x2) 개의 연속된 데이터를 입력받아 N/2 클럭, N/4 클럭, N/12 클럭에 의해 저속의 24개 병렬데이타를 생성하는 역다중화수단(1), CPU 신호에 의해 신호교차시에 필요한 메트릭스 구성을 특정 레지스터에 저장해두는 구성 맵핑용 레지스터 수단(3); 출력에 맵핑될 채널을 지정해 주기 위해 N/4 클럭을 입력받아 3개의 단위의 선택신호를 만들어 주는 3진 카운터 수단(4); 상기 역다중화수단(1)으로 N부터의 24개의 병렬 데이터중 상기 구성 맵핑용 레지스터 수단(3)의 설정값 및 상기 3진 카운터 수단(4)의 선택 신호에 의해 3개씩 연속되는 저속부의 데이터 값을 결정하여 외부의 저속 데이타 부로 출력하는 24:1 신호교차수단(2)을 구비하는 것을 특징으로 하는 동기식 전송시스템에서 시험액세스를 위한 24x3교차 스위치 회로에 관한 것으로, 고속부 데이터를 저속부 데이터로 역다중시 순차적으로 들어오는 24채널 용량의 고속 데이터를 역다중을 통해 저 속의 병렬 데이터로 펼쳐 놓고 모든 시간 스위치를 실행하게 되므로 고속 데이터 단계의 신호교차시 가져올 수 잇는 전송 오류를 방지하고, CPU 인터페이스에 의해 시간스위치 맵핑용 레지스터를 제어할 수 있게 하여 간편하게 스위칭 조작을 할 수 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 전체 구성을 나타낸 블록도.
제2도는 24x3 스위치 모듈의 상세도.
제3도는 스위치 구성레지스터의 맵핑 상세도.
Claims (3)
- N 클럭의 기본 클럭율을 갖는 고 속의 24(12x2) 개의 연속된 데이터를 입력받아 N/2 클럭, N/4 클럭, N/12 클럭에 의해 저속의 24개 병렬데이타를 생성하는 역다중화수단(1), CPU 신호에 의해 신호교차시에 필요한 메트릭스 구성을 특정 레지스터에 저장해두는 구성 맵핑용 레지스터 수단(3); 출력에 맵핑될 채널을 지정해 주기 위해 N/4 클럭을 입력받아 3개 단위의 선택신호를 만들어 주는 3진 카운터 수단(4); 상기 역다중화수단(1)으로부터의 24개의 병렬 데이터중 상기 구성 맵핑용 레지스터 수단(3)의 설정값 및 상기 3진 카운터 수단(4)의 선택 신호에 의해 3개씩 연속되는 저속부의 데이터 값을 결정하여 외부의 저속 데이타 부로 출력하는 24:1 신호교차수단(2)을 구비하는 것을 특징으로 하는 동기식 전송시스템에서 시험액세스를 위한 24x3교차 스위치 회로.
- 제1항에 있어서, 상기 역다중화수단(1)은 1:2 역다중기(21), 1:6 역다중기(22)를 구비하는 것을 특징으로 하는 동기식 전송 시스템에서 시험액세스을 위한 24x3교차 스위치 회로.
- 제1항에 있어서, 24:1 신호교차수단(2)은 상기 구성 맵핑용 레지스터 수단(3)의 설정값 및 상기 3진 카운터 수단(4)의 선택 신호에 의해 24개의 고속데이타중에 하나를 선택하기 위한 선택신호를 출력하는 3:1 다중기(26); 상기 3:1 다중기(26)의 선택 신호에 상기 24개의 고속데이타중에 하나를 선택하여 저속신호데이타를 내 놓는 24:1 다중기(23); N/4 클럭에 의해 상기 24:1 다중기(23)의 출력 데이터를 정렬하는 리타이밍부(24)를 구비하는 것을 특징으로 하는 동기식 전송 시스템에서 시험액세스를 위한 24x3교차 스위치 회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950055908A KR0168921B1 (ko) | 1995-12-23 | 1995-12-23 | 동기식 전송시스템에서 시험액세스를 위한 24x3교차 스위치 회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950055908A KR0168921B1 (ko) | 1995-12-23 | 1995-12-23 | 동기식 전송시스템에서 시험액세스를 위한 24x3교차 스위치 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970056286A true KR970056286A (ko) | 1997-07-31 |
KR0168921B1 KR0168921B1 (ko) | 1999-02-01 |
Family
ID=19444079
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950055908A KR0168921B1 (ko) | 1995-12-23 | 1995-12-23 | 동기식 전송시스템에서 시험액세스를 위한 24x3교차 스위치 회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0168921B1 (ko) |
-
1995
- 1995-12-23 KR KR1019950055908A patent/KR0168921B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR0168921B1 (ko) | 1999-02-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2000036780A3 (en) | High speed linking module | |
DE59611337D1 (de) | Synchrones digitales Übertragungssystem | |
JP3034764B2 (ja) | 光通信装置 | |
US4967410A (en) | Method of multiplexing digital signals and apparatus therefor | |
KR970056286A (ko) | 동기식 전송시스템에서 시험액세스를 위한 24x3교차 스위치 회로 | |
KR100310830B1 (ko) | 광시분할다중화방식에기반한광패킷스위칭시스템 | |
KR970049492A (ko) | 버스 제어기를 갖는 데이타 프로세서 | |
KR970056147A (ko) | 동기식 전송시스템에서 시험 액세스를 위한 3x6N 교차 스위칭 장치 | |
KR970009053A (ko) | Atm 스위치의 어드레스 생성 회로 | |
KR930008052B1 (ko) | 애드-드롭 전송장비의 데이타 버스 선택회로 | |
KR970049268A (ko) | 기준 클럭을 이용한 위상 정렬기 | |
KR950022098A (ko) | 다중가입자 접속시의 전송속도차 보상 회로 | |
KR100388963B1 (ko) | 듀얼포트 램을 이용한 데이터버스 공유회로 | |
KR100383130B1 (ko) | 분산 제어 시스템에 사용되는 스위치 소자 | |
KR970056360A (ko) | 비동기 전달모드 계층 처리 장치 | |
KR960016619A (ko) | 시간-공간-시간 분할형 광 스위치 | |
KR0161756B1 (ko) | 다중화기를 이용한 셀 발생 장치 | |
JP5861371B2 (ja) | 回線切替装置 | |
KR0143156B1 (ko) | 전전자 교환기의 타임 스위치 | |
KR0153014B1 (ko) | 시분할 스위치 역다중화 회로팩 | |
KR960012890A (ko) | 전전자 교환기의 피씨엠 데이터 송신회로 | |
KR970078349A (ko) | 전전자 교환기의 데이터 링크 처리기를 위한 클럭 선택기 | |
KR930022764A (ko) | 전전자 교환기의 망동기 입력 기준 클럭 선택 및 분주회로 | |
KR19980046376A (ko) | Au신호 처리 회로 및 au신호 자동 인식 방법 | |
KR950013311A (ko) | 교환시스템간 접속장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20070919 Year of fee payment: 10 |
|
LAPS | Lapse due to unpaid annual fee |