KR970056215A - 통신망 접속기와 멀티미디어 데이타 처리기 간의 데이타 직접 전송방법 및 그 장치 - Google Patents
통신망 접속기와 멀티미디어 데이타 처리기 간의 데이타 직접 전송방법 및 그 장치 Download PDFInfo
- Publication number
- KR970056215A KR970056215A KR1019950047431A KR19950047431A KR970056215A KR 970056215 A KR970056215 A KR 970056215A KR 1019950047431 A KR1019950047431 A KR 1019950047431A KR 19950047431 A KR19950047431 A KR 19950047431A KR 970056215 A KR970056215 A KR 970056215A
- Authority
- KR
- South Korea
- Prior art keywords
- data
- media
- bus
- state
- transmission
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/02—Details
- H04L12/16—Arrangements for providing special services to substations
- H04L12/18—Arrangements for providing special services to substations for broadcast or conference, e.g. multicast
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/10—Program control for peripheral devices
- G06F13/12—Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
- G06F13/124—Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine
- G06F13/128—Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine for dedicated transfers to a network
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Computer And Data Communications (AREA)
- Communication Control (AREA)
Abstract
본 발명은 통신망 접속기와 멀티미디어 데이타 처리기 간의 데이타 전송이 선 전송 후 판별 및 조정에 의해 이루어지는 데이타 직접전송방법 및 그 장치에 관한 것으로서, 통신망 접속기와, 멀티미디어 처리기와, 주기억장치, 주인스트럭션 처리기 등이 시스템 버스에 의해 정보를 교환하는 컴퓨터 시스템에 있어서, 상기 시스템 버스상의 데이타 반입 가능여부를 판별하는 소유 상태기와; 반입된 데이타의 미디어가 올바른 것인지를 판별하는 미디어 판별기와; 반입 또는 전송할 데이타를 일시 저장하는 버퍼 메모리와; 상기 소유상태기와 미디어 판별기의 판별 정보를 바탕으로 하여 버스상의 데이타를 반입하거나 버스 상으로 데이타를 전송하기 위한 승인 신호를 생성하는 복제구동 지시기와; 상기 소유상태기, 미디어 판별기, 버퍼 메모리, 복제구동 지시기 등의 동작을 제어하는 멀티미디어 데이타 전송 순차 제어기를 포함하여 구성되어, 별도의 데이타 전송로 없이 상기 시스템 버스를 통하여 직접적으로 데이타가 전송되어 시스템 버스 부담을 경감하는 효과가 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 의한 데이타 전송장치의 간략 블럭 구성도,
제2도는 본 발명의 전송장치와 주변의 기능블럭과의 상호관계를 나타낸 블럭 구성도,
제3도는 본 발명에 의한 복수의 처리기와 통신망 접속기들로 구성된 시스템 블럭 구성도,
제4도는 본 발명에 의한 데이타 전송장치의 제어 흐름도.
Claims (2)
- 통신망 접속기와, 멀티미디어 처리기와, 주기억 장치, 주인스트럭션 처리기 등이 시스템 버스에 의해 정보를 교환하는 컴퓨터 시스템에 있어서, 상기 시스템 버스상의 데이타 반입 가능여부를 판별하는 소유 상태기와; 반입된 데이타의 미디어가 올바른 것인지를 판별하는 미디어 판별기와; 반입 또는 전송할 데이타를 일시 저장하는 버퍼 메모리와; 상기 소유상태기와 미디어 판별기의 판별 정보를 바탕으로 하여 버스상의 데이타를 반입하거나 버스 상으로 데이타를 전송하기 위한 승인신호를 생성하는 복제구동 지시기와; 상기 소유상태기, 미디어 판별기, 버퍼 메모리, 복제구동 지시기 등의 동작을 제어하는 멀티미디어 데이타 전송 순차 제어기를 포함하여 구성되어 별도의 데이타 전송로 없이 상기 시스템 버스를 통하여 직접적으로 데이타가 전송되는 것을 특징으로 하는 통신망 접속기와 멀티미디어 데이타 처리기 간의 데이타 전송장치.
- 멀티미디어 데이타 처리기와 통신망 접속기간의 직접적인 데이타 전송방법에 있어서, 멀티미디어 데이타 처리기의 미디어 직전송 제어기가 데이타의 전송 또는 반입 상태를 조사하여, 데이타 반입 상태이면 반입 동작을 시작하고, 전송 상태이면 전송 동작을 시작하는 제1단계와; 상기 제1단계의 데이타 반입 동작의 시작에 따라 복제구동 지시기를 조사하여 상기 데이타가 복제 가능한 경우 라면 버스상의 데이타를 읽는 제2단계와; 상기 제2단계의 수행에 이어, 시스템 버스 동작상태를 조사하여 상기 버스의 동작이 유효한 경우라면 데이타를 반입하는 제3단계와; 상기 제3단계의 데이타의 반입 상태의 이상을 조사하여 이상이 없을 시, 내부 저장이 가능함에 따라 미디어 판별기에 의해 해당 미디어가 동종의 미디어인지를 판단하는 제4단계와; 상기 제4단계에서 해당 미디어가 동종의 미디어가 아닌 경우에는 상기 미디어 판별기를 초기화하고, 해당 미디어가 동종의 미디어인 경우에는 반입된 데이타를 버퍼 메모리에 저장하며, 소유 상태기를 소유상태로 함으로써 데이타의 반입동작을 수행하는 제5단계와; 상기 제1단계의 데이타 전송 동작의 시작에 따라 전송할 데이타를 마련한 후 전송 주소를 생성하는 제6단계와; 상기 제6단계의 수행에 이어, 버스 사용 신청을 하고 버스 사용을 위한 경쟁을 행하는 제7단계와; 상기 제7단계에서 버스사용을 위한 경쟁에서 승리하는 경우 데이타를 버스로 구동한 후, 응답 전달 상태에 따라 이상여부를 조사하여 이상이 없으면 소유상태가 및 미디어 판별기를 초기화함으로서 데이타 전송동작을 수행하는 제8단계를 포함하여 이루어지는 통신망 접속기와 멀티미디어 데이타 처리기간의 주기억 장치를 경유하지 않고 직접적으로 데이타를 전송할 수 있는 것을 특징으로 하는 통신망 접속기와 멀티미디어 데이타 처리기 간의 데이타 전송장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950047431A KR0170494B1 (ko) | 1995-12-07 | 1995-12-07 | 통신망 접속기와 멀티미디어 데이타 처리기 간의 데이타 직접 전송방법 및 그 장치 |
US08/762,434 US5734821A (en) | 1995-07-12 | 1996-12-09 | Method and apparatus for a direct data transmission between a communication network interface and a multimedia data processor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950047431A KR0170494B1 (ko) | 1995-12-07 | 1995-12-07 | 통신망 접속기와 멀티미디어 데이타 처리기 간의 데이타 직접 전송방법 및 그 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970056215A true KR970056215A (ko) | 1997-07-31 |
KR0170494B1 KR0170494B1 (ko) | 1999-03-30 |
Family
ID=19438283
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950047431A KR0170494B1 (ko) | 1995-07-12 | 1995-12-07 | 통신망 접속기와 멀티미디어 데이타 처리기 간의 데이타 직접 전송방법 및 그 장치 |
Country Status (2)
Country | Link |
---|---|
US (1) | US5734821A (ko) |
KR (1) | KR0170494B1 (ko) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6697907B1 (en) * | 2000-06-30 | 2004-02-24 | Micron Technology, Inc. | Hardware initialization of a synchronous memory |
US6785765B1 (en) * | 2000-06-30 | 2004-08-31 | Micron Technology, Inc. | Status register to improve initialization of a synchronous memory |
US6839808B2 (en) * | 2001-07-06 | 2005-01-04 | Juniper Networks, Inc. | Processing cluster having multiple compute engines and shared tier one caches |
US8245112B2 (en) * | 2009-06-04 | 2012-08-14 | Lsi Corporation | Flash memory organization |
US8555141B2 (en) * | 2009-06-04 | 2013-10-08 | Lsi Corporation | Flash memory organization |
US8166258B2 (en) * | 2009-07-24 | 2012-04-24 | Lsi Corporation | Skip operations for solid state disks |
US8868809B2 (en) * | 2009-11-30 | 2014-10-21 | Lsi Corporation | Interrupt queuing in a media controller architecture |
US8286004B2 (en) * | 2009-10-09 | 2012-10-09 | Lsi Corporation | Saving encryption keys in one-time programmable memory |
US8219776B2 (en) * | 2009-09-23 | 2012-07-10 | Lsi Corporation | Logical-to-physical address translation for solid state disks |
US20100306451A1 (en) * | 2009-06-01 | 2010-12-02 | Joshua Johnson | Architecture for nand flash constraint enforcement |
US8321639B2 (en) * | 2009-12-30 | 2012-11-27 | Lsi Corporation | Command tracking for direct access block storage devices |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5245322A (en) * | 1990-12-11 | 1993-09-14 | International Business Machines Corporation | Bus architecture for a multimedia system |
US5625845A (en) * | 1992-10-13 | 1997-04-29 | International Business Machines Corporation | System for facilitating continuous, real-time, unidirectional, and asynchronous intertask and end-device communication in a multimedia data processing system using open architecture data communication modules |
US5535414A (en) * | 1992-11-13 | 1996-07-09 | International Business Machines Corporation | Secondary data transfer mechanism between coprocessor and memory in multi-processor computer system |
US5546547A (en) * | 1994-01-28 | 1996-08-13 | Apple Computer, Inc. | Memory bus arbiter for a computer system having a dsp co-processor |
-
1995
- 1995-12-07 KR KR1019950047431A patent/KR0170494B1/ko not_active IP Right Cessation
-
1996
- 1996-12-09 US US08/762,434 patent/US5734821A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US5734821A (en) | 1998-03-31 |
KR0170494B1 (ko) | 1999-03-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0842470B1 (en) | Protocol for arbitrating access to a shared memory area using historical state information | |
US7069373B2 (en) | USB endpoint controller flexible memory management | |
JP2741969B2 (ja) | メッセージベースのデータ処理装置 | |
JPH04501027A (ja) | キャッシュメモリー付マルチ処理システム | |
KR970049655A (ko) | 직접메모리접근(dma) 제어장치 | |
JP2501737B2 (ja) | デ―タ転送方法及び装置 | |
KR970056215A (ko) | 통신망 접속기와 멀티미디어 데이타 처리기 간의 데이타 직접 전송방법 및 그 장치 | |
EP0512685B1 (en) | Quadrature bus protocol for carrying out transactions in a computer system | |
JP3481308B2 (ja) | インターフェース装置、データ転送システム及びデータ転送方法 | |
JPH0410102B2 (ko) | ||
JP2002063060A (ja) | 計算機システムおよびそのデータ転送方法 | |
CN101176077B (zh) | 与多个处理单元一起使用的远程介质高速缓冲存储器优化系统和方法 | |
US6721824B1 (en) | Method and apparatus for assisting communication of information between two processes | |
KR100340815B1 (ko) | 버스시스템의작동방법및이작동방법을수행하기위한장치 | |
US6418491B1 (en) | Apparatus and method for controlling timing of transfer requests within a data processing apparatus | |
US6266777B1 (en) | Information processing apparatus to control bus latency | |
KR960012355B1 (ko) | 다중프로세서 시스템에서의 캐쉬간 직접 데이타 전송 지원 제어장치 | |
KR960015588B1 (ko) | 병렬/다중 처리 구조 컴퓨터 시스템의 요구기 접근 연기 방법 및 그 장치 | |
EP0280890B1 (en) | System and method for detecting the execution of an instruction in a central processing unit | |
KR960015586B1 (ko) | 다중프로세서 인터럽트 요청기에서의 전송 실패 인터럽트의 구동방법 | |
KR970002400B1 (ko) | 다중프로세서 인터럽트 요청기에서의 인터럽트 송신 및 완료 제어방법(Control scheme of interrupt go and done in a multiprocessor interrupt requester) | |
KR100259585B1 (ko) | 디엠에이 콘트롤러 | |
KR0146521B1 (ko) | 멀티프로세서 시스템에 있어서의 버스프로토콜 제어기와 데이타 전송방법 | |
US6175895B1 (en) | Cache enabling architecture | |
JP2941005B2 (ja) | 記憶制御装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20081001 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |