KR970056144A - 다중 비트 전송율을 지원하는 적응 클럭 복원 장치 - Google Patents

다중 비트 전송율을 지원하는 적응 클럭 복원 장치 Download PDF

Info

Publication number
KR970056144A
KR970056144A KR1019950053953A KR19950053953A KR970056144A KR 970056144 A KR970056144 A KR 970056144A KR 1019950053953 A KR1019950053953 A KR 1019950053953A KR 19950053953 A KR19950053953 A KR 19950053953A KR 970056144 A KR970056144 A KR 970056144A
Authority
KR
South Korea
Prior art keywords
adaptive clock
sampling
outputting
clock
receiving
Prior art date
Application number
KR1019950053953A
Other languages
English (en)
Other versions
KR0153950B1 (ko
Inventor
정동범
강훈
Original Assignee
양승택
한국전자통신연구원
이준
한국전기통신공사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 한국전자통신연구원, 이준, 한국전기통신공사 filed Critical 양승택
Priority to KR1019950053953A priority Critical patent/KR0153950B1/ko
Priority to US08/754,093 priority patent/US5802119A/en
Publication of KR970056144A publication Critical patent/KR970056144A/ko
Application granted granted Critical
Publication of KR0153950B1 publication Critical patent/KR0153950B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/44Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs
    • H04N21/44004Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs involving video buffer management, e.g. video decoder buffer or video display buffer
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/062Synchronisation of signals having the same nominal but fluctuating bit rates, e.g. using buffers
    • H04J3/0632Synchronisation of packets and cells, e.g. transmission of voice via a packet network, circuit emulation service [CES]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/4302Content synchronisation processes, e.g. decoder synchronisation
    • H04N21/4305Synchronising client clock from received content stream, e.g. locking decoder clock with encoder clock, extraction of the PCR packets
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/60Network structure or processes for video distribution between server and client or between remote clients; Control signalling between clients, server and network components; Transmission of management data between server and client, e.g. sending from server to client commands for recording incoming content stream; Communication details between server and client 
    • H04N21/63Control signaling related to video distribution between client, server and network components; Network processes for video distribution between server and clients or between remote clients, e.g. transmitting basic layer and enhancement layers over different transmission paths, setting up a peer-to-peer communication via Internet between remote STB's; Communication protocols; Addressing
    • H04N21/643Communication protocols
    • H04N21/64307ATM

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Computer Hardware Design (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

본 발명은 다중 비트 전송율을 지원하는 적응 클럭 복원 장치에 관한 것으로, 광대역 종합정보통신망의 전송 방식인 ATM 방식을 이용한 서비스중 비트 전송율이 5~15Mbps까지 가변되는 MPEG-2 비디오 신호를 ATM 망에서 지원하기 위한 적응 클럭 복원 장치를 제공하기 위하여, 표본화 클럭을 절체하는 클럭 절체 수단(14); 버퍼 상태 신호에 따라 표본화 데이타를 출력하는 표본화 카운팅 수단(12); 적응 클럭 제어 신호를 출력하는 적응 클럭 제어 수단(13); 주파수 설정 데이타를 출력하는 수신 주파수 처리 수단(15); 적응 클럭을 출력하는 적응 클럭 발생 수단(16); 및 영상 데이타를 저장하고 버퍼 상태 신호를 출력하는 버퍼링 수단(11)을 구비하여 ATM 망에서 다양한 비트 전송율의 MPEGG-2 서비스를 수용할 수 있는 효과가 있다.

Description

다중 비트 전송율을 지원하는 적응 클럭 복원 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 다중 비트 전송율을 지원하는 적응 클럭 복원 장치의 구성도,
제2도는 본 발명에 따른 적응 클럭 제어부의 세부 구성도.

Claims (2)

  1. 외부로부터 입력되는 표본화 클럭을 적응 클럭 제어 신호에 따라 절체하는 클럭 절체 수단(14); 상기 클럭 절체 수단(14)의 출력을 입력받고, 버퍼 상태 신호에 따라 동작하여 표본화 데이타를 출력하는 표본화 카운팅 수단(12); 상기 표본화 클럭과 버퍼 상태 신호를 입력받고 상기 표본화 카운팅 수단(12)으로부터 표본화 데이타를 입력받아 상기 클럭 절체 수단(14)으로 적응 클럭 제어 신호를 출력하는 적응 클럭 제어 수단(13); 외부로부터 수신 주파수를 입력받아 주파수 설정 데이타를 출력하는 수신 주파수 처리 수단(15); 상기 수신 주파수 처리 수단(15)으로부터 주파수 설정 데이타를 입력받고 상기 적응 클럭 제어 수단(13)으로부터 적응 클럭 제어 신호를 입력받아 외부로 적응 클럭을 출력하는 적응 클럭 발생 수단(16); 및 외부로부터 영상 데이타를 입력받아 상기 적응 클럭 발생 수단(16)의 적응 클럭에 따라 외부로 출력하고, 버퍼 상태 신호를 상기 적응 클럭 제어 수단(13)과 표본화 카운팅 수단(12)에 출력하는 버퍼링 수단(11)을 구비하는 것을 특징으로 하는 적응 클럭 복원 장치.
  2. 제1항에 있어서, 상기 적응 클럭 제어 수단(13)은, 상기 표본화 카운팅 수단(12)으로부터 표본화 데이타를 입력받아 디코딩하여 레벨 디코딩 신호를 출력하는 표본화 데이타 디코딩 수단(21); 상기 표본화 클럭을 입력받고 상기 버퍼링 수단(11)으로부터 버퍼 상태 신호를 입력받아 표본화 리셋 신호를 출력하는 버퍼 상태 감지 수단(23); 및 상기 버퍼 상태 감시 수단(23)으로부터 표본화 리셋 신호를 입력받고 표본화 데이타 디코딩 수단(21)으로부터 레벨 디코딩 신호를 입력받아 적응 클럭 제어 신호를 상기 적응 클럭 발생 수단(16)과 클럭 절체 수단(12)으로 출력하는 적응 클럭 감지 수단(22)을 구비하는 것을 특징으로 하는 적응 클럭 복원 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950053953A 1995-12-22 1995-12-22 다중 비트 전송율을 지원하는 적응 클럭 복원 장치 KR0153950B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019950053953A KR0153950B1 (ko) 1995-12-22 1995-12-22 다중 비트 전송율을 지원하는 적응 클럭 복원 장치
US08/754,093 US5802119A (en) 1995-12-22 1996-11-20 Adaptive clock recovery apparatus for supporting multiple bit transmission rates

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950053953A KR0153950B1 (ko) 1995-12-22 1995-12-22 다중 비트 전송율을 지원하는 적응 클럭 복원 장치

Publications (2)

Publication Number Publication Date
KR970056144A true KR970056144A (ko) 1997-07-31
KR0153950B1 KR0153950B1 (ko) 1998-11-16

Family

ID=19442785

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950053953A KR0153950B1 (ko) 1995-12-22 1995-12-22 다중 비트 전송율을 지원하는 적응 클럭 복원 장치

Country Status (2)

Country Link
US (1) US5802119A (ko)
KR (1) KR0153950B1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19908929A1 (de) * 1999-03-02 2000-09-21 Headroom Videotechnik Gmbh Verfahren zur Synchronisation eines Übertragungsgerätes der Telekommunikationstechnik
US6829244B1 (en) * 2000-12-11 2004-12-07 Cisco Technology, Inc. Mechanism for modem pass-through with non-synchronized gateway clocks
KR100475605B1 (ko) * 2002-08-14 2005-03-10 엘지전자 주식회사 감시용 디지털 비디오 레코더에서의 데이터 전송방법
US8848849B1 (en) * 2013-03-13 2014-09-30 Avnera Corporation SPDIF clock and data recovery with sample rate converter

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6257835U (ko) * 1985-10-01 1987-04-10
US4847678A (en) * 1988-01-11 1989-07-11 Eastman Kodak Company Dual mode gen-lock system which automatically locks to color burst or to sync information
US5260978A (en) * 1992-10-30 1993-11-09 Bell Communications Research, Inc. Synchronous residual time stamp for timing recovery in a broadband network
US5473385A (en) * 1994-06-07 1995-12-05 Tv/Com Technologies, Inc. Clock correction in a video data decoder using video synchronization signals
US5537055A (en) * 1994-06-30 1996-07-16 Pmc-Sierra, Inc. Method for protecting an ASIC by resetting it after a predetermined time period
JP2705588B2 (ja) * 1994-10-14 1998-01-28 日本電気株式会社 映像信号取り込み装置
JPH08256291A (ja) * 1994-12-19 1996-10-01 Samsung Electron Co Ltd 映像重畳装置

Also Published As

Publication number Publication date
US5802119A (en) 1998-09-01
KR0153950B1 (ko) 1998-11-16

Similar Documents

Publication Publication Date Title
KR100564057B1 (ko) 엔코딩시스템및방법,디코딩시스템및방법,엔코딩데이타기록장치및방법과,엔코딩데이타전송장치및방법
KR970057695A (ko) 디지탈 신호 다중화 방법 및 장치 및 디지탈 신호 기록매체
CA2394418A1 (en) System, analyzer, and method for synchronizing a distributed system
KR960036742A (ko) 데이타 수신 장치, 데이타 송수신 장치 및 이들을 이용한 데이타 전송 시스템
KR970056144A (ko) 다중 비트 전송율을 지원하는 적응 클럭 복원 장치
US6721825B1 (en) Method to control data reception buffers for packetized voice channels
WO2002057877A2 (en) Uncompressed multimedia data transmission and switching
GB2359694A (en) Controlling offset of time stamp
US5847779A (en) Synchronizing a packetized digital datastream to an output processor in a television signal processing system
KR970024724A (ko) 시리얼 데이타의 수신 및 송신장치
WO2003028358A3 (en) System and method for the automatic control of video frame rate
JPH1118071A (ja) スロー再生システム
KR960028501A (ko) 가변 비트율 복호화장치
KR960024958A (ko) 컴퓨터를 이용한 주문형 비디오 단말기 테스트 장치 및 방법
NO954918L (no) Fremgangsmåte til dataoverföring over en overföringsenhet samt en koblingsanordning til gjennomföring av fremgangsmåten
KR960020496A (ko) 엠팩2(mpeg2) 전송레이어 디팩타이즈
KR0169626B1 (ko) 비동기 데이타 수신장치의 리얼 데이타 검출장치
KR0179507B1 (ko) 시스템 타임 클럭 복원 장치에서의 업 신호 및 다운 신호 생성 방법
KR100290677B1 (ko) 피포디바이스의자동리스타트장치
JP2005323029A (ja) 非同期音声通信用ゲートウエイ装置
KR950030669A (ko) 동영상 및 오디오신호 복호시스템에 있어서 다중화된 동영상 및 오디오 비트스트림 데이타 전송장치
KR970057786A (ko) 비디오 데이타 수신버퍼의 제어장치
EP0803162A1 (en) Synchronizing a packetized digital datastream to an output processor in a television signal processing system
KR940017424A (ko) 클럭 복원 장치
KR940023171A (ko) 양방향 전송제어가능한 영상신호 전송처리장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130628

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20140627

Year of fee payment: 17

EXPY Expiration of term