KR970055390A - 스큐 프리 클럭 신호 발생 회로 - Google Patents
스큐 프리 클럭 신호 발생 회로 Download PDFInfo
- Publication number
- KR970055390A KR970055390A KR1019950050991A KR19950050991A KR970055390A KR 970055390 A KR970055390 A KR 970055390A KR 1019950050991 A KR1019950050991 A KR 1019950050991A KR 19950050991 A KR19950050991 A KR 19950050991A KR 970055390 A KR970055390 A KR 970055390A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- input
- delaying
- generation circuit
- output
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/04—Generating or distributing clock signals or signals derived directly therefrom
- G06F1/10—Distribution of clock signals, e.g. skew
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/13—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
- H03K5/135—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of time reference signals, e.g. clock signals
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Manipulation Of Pulses (AREA)
- Pulse Circuits (AREA)
- Dram (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
본 발명은 소정의 클럭 신호(CLKIN)를 입력받아 일정 시간 지연시킨 후 출력하는 입력 버퍼(1); 궤환 신호에 따라 지연 시간을 결정하고, 결정된 지연 시간 동안 상기 입력 버퍼의 출력 신호를 지연시켜 출력하는 수단(2); 전체 칩의 구석 구석에 위치한 소정의 기능부를 구동하는 다수의 분리 버퍼(5); 상기 입력 버퍼의 출력 신호를 지연시켜 출력하는 수단의 출력을 입력받아 상기 다수의 분리 버퍼를 모두 구동하는 총괄 클럭 드라이버(3); 상기 총괄 클럭 드라이버의 출력 신호를 입력받아 상기 다수의 분리 버퍼로 공급하는데 있어서 발생하는 기생 부하가 모두 일정한 값을 가지도록 하는 입력 로드 보상 수단(4); 및 상기 분리 버퍼의 출력 신호와 상기 입력 신호의 위상을 일치시키기 위하여 상기 입력 로드 보상 수단의 출력 신호선 중 어느 하나에 인가되는 신호를 일정 시간 지연시켜 상기 궤환 신호로 출력하는 궤환 수단(10)을 구비하는 것을 특징으로 하는 스큐 프리 클럭 신호 발생 회로에 관한 것으로, 칩내의 어떤 기능부에도 동일한 시점에 동일한 신호 지연을 가지는 클럭 신호를 공급할 수 있어 반도체 소자 성능을 향상시킬 수 있도록 한 것이다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 일실시예에 따른 스큐 프리 클럭 신호 발생 회로의 블럭 구성도.
제2도는 제1도의 입력 로드 보상부의 일예시 상세 회로도.
제3도는 제1도의 분리 버퍼 및 기능부의 일예시 상세 회로도.
Claims (8)
- 소정의 클럭 신호(CLKIN)를 입력받아 일정 시간 지연시킨 후 출력하는 입력 버퍼; 궤환 신호에 따라 지연 시간을 결정하고, 결정된 지연 시간 동안 상기 입력 버퍼의 출력 신호를 지연시켜 출력하는 수단; 전체 칩의 구석 구석에 위치한 소정의 기능부를 구동하는 다수의 분리 버퍼; 상기 입력 버퍼의 출력 신호를 지연시켜 출력하는 수단의 출력을 입력받아 상기 다수의 분리 버퍼를 모두 구동하는 총괄 클럭 드라이버; 상기 총괄 클럭 드라이버의 출력 신호를 입력받아 상기 다수의 분리 버퍼로 공급하는데 있어서 발생하는 기생 부하가 모두 일정한 값을 가지도록 하는 입력 로드 보상 수단; 및 상기 분리 버퍼의 출력 신호와 상기 입력 신호의 위상을 일치시키기 위하여 상기 입력 로드 보상 수단의 출력 신호선 중 어느 하나에 인가되는 신호를 일정 시간 지연시켜 상기 궤환 신호로 출력하는 궤환수단을 구비하는 것을 특징으로 하는 스큐 프리 클럭 신호 발생 회로.
- 제1항에 있어서, 상기 궤환 신호에 따라 지연 시간을 결정하고, 결정된 지연 시간 동안 상기 입력 버퍼의 출력 신호를 지연시켜 출력하는 수단은 상기 입력 버퍼의 출력 신호와 궤환 신호를 입력받아, 서로의 위상차에 따라 상기 지연 시간을 결정하는 것을 특징으로 하는 스큐 프리 클럭 신호 발생 회로.
- 제2항에 있어서, 상기 궤환 신호에 따라 지연 시간을 결정하고, 결정된 지연 시간 동안 상기 입력 버퍼의 출력 신호를 지연시켜 출력하는 수단은 상기 입력 버퍼의 출력 신호와 궤환 신호를 두 입력으로 하는 피엘엘(PLL)인 것을 특징으로 하는 스큐 프리 클럭 신호 발생 회로.
- 제1항 내지 제3항 중 어느 한 항에 있어서, 상기 입력 버퍼는 임의의 온도, 공급 전압과 프로세스 변동 오차에 따라 그 지연 시간을 달리하는 것을 특징으로 하는 스큐 프리 클럭 신호 발생 회로.
- 제4항에 있어서, 상기 입력 로드 보상 수단은 상기 총괄 클럭 드라이버에서 가장 먼곳에 위치하는 분리 버퍼를 구동시키기 위한 신호 라인의 기생 부하와 다른 분리 버퍼를 구동시키기 위한 신호 라인에 부가되는 기생 부하를 동일하게 하는 다수의 부하를 구비하는 것을 특징으로 하는 스큐 프리 클럭 신호 발생 회로.
- 제5항에 있어서, 상기 분리 버퍼는 구동 능력이 커서 상기 기능부를 충분히 구동시키는 인버터를 적어도 하나 구비하는 것을 특징으로 하는 스큐 프리 클럭 신호 발생 회로.
- 제6항에 있어서, 상기 분리 버퍼는 각각 입력되는 신호에 대해서 동일한 입력 로드를 가지는 것을 특징으로 하는 스큐 프리 클럭 신호 발생 회로.
- 제7항에 있어서, 상기 인버터는 그 크기를 정형화한 것을 특징으로 하는 스큐 프리 클럭 신호 발생 회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950050991A KR0166167B1 (ko) | 1995-12-16 | 1995-12-16 | 스큐 프리 클럭 신호 발생 회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950050991A KR0166167B1 (ko) | 1995-12-16 | 1995-12-16 | 스큐 프리 클럭 신호 발생 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970055390A true KR970055390A (ko) | 1997-07-31 |
KR0166167B1 KR0166167B1 (ko) | 1999-03-20 |
Family
ID=19440775
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950050991A KR0166167B1 (ko) | 1995-12-16 | 1995-12-16 | 스큐 프리 클럭 신호 발생 회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0166167B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100304282B1 (ko) * | 1998-06-30 | 2001-11-02 | 박종섭 | 반도체 장치의 입력 버퍼 |
-
1995
- 1995-12-16 KR KR1019950050991A patent/KR0166167B1/ko not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100304282B1 (ko) * | 1998-06-30 | 2001-11-02 | 박종섭 | 반도체 장치의 입력 버퍼 |
Also Published As
Publication number | Publication date |
---|---|
KR0166167B1 (ko) | 1999-03-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5486783A (en) | Method and apparatus for providing clock de-skewing on an integrated circuit board | |
US20080285375A1 (en) | Semiconductor device, module including the semiconductor device, and system including the module | |
JPH02284080A (ja) | 集積回路チツプとその動作速度検出方法 | |
KR900007189A (ko) | 논리 집적회로 | |
US5306962A (en) | Qualified non-overlapping clock generator to provide control lines with non-overlapping clock timing | |
US5638019A (en) | Accurately generating precisely skewed clock signals | |
US5900752A (en) | Circuit and method for deskewing variable supply signal paths | |
KR920007329A (ko) | 반도체집적회로 장치 | |
KR100560644B1 (ko) | 클럭 동기회로를 구비하는 집적회로장치 | |
KR940016816A (ko) | 반도체 집적 회로 장치 | |
US5939919A (en) | Clock signal distribution method for reducing active power dissipation | |
KR970055390A (ko) | 스큐 프리 클럭 신호 발생 회로 | |
US7107476B2 (en) | Memory system using non-distributed command/address clock signals | |
US20020144171A1 (en) | Multiple clock domain de-skewing technique | |
US6172528B1 (en) | Charge sharing circuit for fanout buffer | |
KR980006858A (ko) | 스트로브 클럭신호 생성장치 및 그를 사용하는 동기식 반도체 장치 | |
US5303365A (en) | Clock generation in a multi-chip computer system | |
US10411686B2 (en) | Delay cell and circuit including the same | |
EP1303914B1 (en) | Circuit for generating an inverse signal of a digital signal with a minimal delay difference between the inverse signal and the digital signal | |
KR0157880B1 (ko) | 클럭 스큐 제거장치 | |
US7010072B2 (en) | Aligned clock forwarding scheme | |
KR100510478B1 (ko) | 지연 검출 회로를 구비한 입력회로 및 이를 이용한 데이터 입력 | |
KR100266653B1 (ko) | 반도체 메모리의 클럭위상 조절회로 | |
KR20000074508A (ko) | 셋업 스큐 감소회로 | |
JPH0425913A (ja) | クロック出力回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20100825 Year of fee payment: 13 |
|
LAPS | Lapse due to unpaid annual fee |