KR970055258A - 자동 오프셋 제거회로 - Google Patents

자동 오프셋 제거회로 Download PDF

Info

Publication number
KR970055258A
KR970055258A KR1019950052292A KR19950052292A KR970055258A KR 970055258 A KR970055258 A KR 970055258A KR 1019950052292 A KR1019950052292 A KR 1019950052292A KR 19950052292 A KR19950052292 A KR 19950052292A KR 970055258 A KR970055258 A KR 970055258A
Authority
KR
South Korea
Prior art keywords
offset
inverting terminal
operational amplifier
input signal
output
Prior art date
Application number
KR1019950052292A
Other languages
English (en)
Other versions
KR0177996B1 (ko
Inventor
최경선
노영철
김영창
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950052292A priority Critical patent/KR0177996B1/ko
Publication of KR970055258A publication Critical patent/KR970055258A/ko
Application granted granted Critical
Publication of KR0177996B1 publication Critical patent/KR0177996B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45475Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45479Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
    • H03F3/45928Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit
    • H03F3/45968Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit by offset reduction

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

본 발명은 자동 오프셋 제거회로를 공개한다. 오프셋을 가지는 입력신호를 입력하여 자동으로 오프셋을 제거하는 그 회로는, 입력신호의 위상을 반전하여 출력하는 위상 이동 수단과, 위상 이동수단을 출력을 입력하여 오프셋을 제거하고, 입력신호의 N(N은 정수)배로 증폭하여 출력하는 오프셋 제거수단을 구비하는 것을 특징으로 하고, 종래의 오프셋 제거회로보다 더욱 빨리 오프셋을 제거할 수 있고, 특히 큰 오프셋을 갖는 신호에 대해서 오프셋 제거속도가 더욱 향상되며, 시험 장비등에 이용할 수 있기 때문에 반도체 부품 검사용 장비에 적용하여 검사 시간을 단축시킬 수 있는 효과가 있다.

Description

자동 오프셋 제거회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제5도는 본 발명에 의한 자동 오프셋 제거회로의 블록도이다.
제6도는 제5도에 도시된 본 발명에 의한 자동오프셋 제거회로의 바람직한 일실시예의 회로도이다.

Claims (7)

  1. 오프셋을 가지는 입력신호를 입력하여 자동으로 오프셋을 제거하는 자동 오프셋 제거회로에 있어서, 상기 입력신호의 위상을 반전하여 출력하는 위상 이동 수단; 상기 위상 이동수단의 출력을 입력하여 상기 오프셋을 제거하고, 상기 입력신호의 N(N은 정수)배로 증폭하여 출력하는 오프셋 제거수단을 구비하는 것을 특징으로 하는 자동 오프셋 제거회로.
  2. 제1항에 있어서, 상기 자동 오프셋 제거회로는 상기 입력신호를 소정수배 증폭후 상기 오프셋 제거수단으로 출력하는 제1증폭수단을 더 구비하는 것을 특징으로 하는 자동 오프셋 제거회로.
  3. 제1항에 있어서, 상기 자동 오프셋 제거회로는 상기 오프셋 제거수단의 출력을 입력하여 1/N배로 증폭하고, 위상을 반전하여 상기 오프셋이 제거된 상기 입력신호를 출력하는 제2증폭수단을 더 구비하는 것을 특징으로 하는 자동 오프셋 제거회로.
  4. 오프셋을 가지는 입력신호를 입력하여 자동으로 오프셋을 제거하는 자동 오프셋 제거회로에 있어서, 상기 입력신호를 비반전 단자 및 반전 단자로 각각 입력하는 제1연산 증폭기; 상기 입력신호와 상기 반전단자 사이에 연결되는 제1저항; 상기 반전단자와 상기 제1연산 증폭기의 출력 사이에 연결되는 제2저항; 상기 입력신호와 상기 비반전 단자 사이에 연결되는 제3저항; 상기 비반전 단자와 접지 사이에 연결되는 커패시터; 상기 입력신호를 반전단자로 입력하고, 상기 제1연산 증폭기의 출력을 비반전 단자로 입력하는 제2연산 증폭기; 상기 제1연산 증폭기의 출력과 상기 제2연산 증폭기의 비반전 단자 사이에 연결되는 제4저항; 상기 제2연산 증폭기의 비반전 단자와 접지 사이에 연결되는 제5저항; 상기 입력신호와 상기 제2연산 증폭기의 반전 단자 사이에 연결되는 제6저항; 및 상기 제2지연 증폭기의 반전 단자와 출력 사이에 연결되는 제7저항을 구비하는 것을 특징으로 하는 자동 오프셋 제거회로.
  5. 제4항에 있어서, 상기 자동 오프셋 제거회로는 상기 제3저항과 커패시터의 위치를 서로 바꿀 수도 있는 것을 특징으로 하는 자동 오프셋 제거회로.
  6. 제4항에 있어서, 상기 자동 오프셋 제거회로는 상기 입력신호를 입력하는 비반전 단자와 출력을 반전단자로 입력하는 전압폴로워의 기능을 하는 제3연산 증폭기를 더 구비하는 것을 특징으로 하는 자동 오프셋 제거회로.
  7. 제4항에 있어서, 상기 자동 오프셋 제거회로는 상기 제2연산 증폭기의 출력을 반전 단자로 입력하고, 비반전 단자는 접지되는 제4연산 증폭기; 상기 제2연산 증폭기의 출력과 상기 제4연산 증폭기의 반전 단자 사이에 연결되는 제8저항; 및 상기 제4연산 증폭기의 반전 단자와 출력 사이에 연결되고, 크기는 제7저항 또는 제6저항의 1/2배인 제9저항을 더 구비하는 것을 특징으로 하는 자동 오프셋 제거회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950052292A 1995-12-19 1995-12-19 자동 오프셋 제거회로 KR0177996B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950052292A KR0177996B1 (ko) 1995-12-19 1995-12-19 자동 오프셋 제거회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950052292A KR0177996B1 (ko) 1995-12-19 1995-12-19 자동 오프셋 제거회로

Publications (2)

Publication Number Publication Date
KR970055258A true KR970055258A (ko) 1997-07-31
KR0177996B1 KR0177996B1 (ko) 1999-04-01

Family

ID=19441611

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950052292A KR0177996B1 (ko) 1995-12-19 1995-12-19 자동 오프셋 제거회로

Country Status (1)

Country Link
KR (1) KR0177996B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102467553B1 (ko) 2015-12-14 2022-11-17 현대모비스 주식회사 리얼우드 필름, 이의 제조방법 및 이를 포함하는 성형품

Also Published As

Publication number Publication date
KR0177996B1 (ko) 1999-04-01

Similar Documents

Publication Publication Date Title
KR890016754A (ko) 아날로그 회로 및 필터장치
KR950700593A (ko) 오프셋 전압 보상된 샘플링 및 홀딩 장치와 그 작동 방법(offset-compensated sample and hold arrangement and method for its operation)
KR890007568A (ko) 고체 촬상장치의 신호 처리장치
KR910017809A (ko) 디지탈 신호 프로세서
KR950002203A (ko) 증폭기 장치
KR970072652A (ko) 자동 이득 제어 방법 및 자동 이득 제어 장치
KR960002292A (ko) 디지탈 필터회로와 그 신호 처리방법
KR920009186A (ko) Ccd영상센서 신호용 샘플홀드회로
KR970055258A (ko) 자동 오프셋 제거회로
KR910019320A (ko) 3-단자 연산 증폭기
KR960028571A (ko) 절단 에러 보상 장치
KR900004179A (ko) 잡음저감회로
KR920001830A (ko) 입력가중형 트랜스 버셜필터
KR910002248A (ko) 디지탈 신호 노이즈 삭제 방법 및 그 장치
KR970078012A (ko) 오프셋이 제거된 버퍼 회로
JPS57203296A (en) Sample holding circuit
SU1102018A1 (ru) Частотно-избирательный усилитель
KR930015711A (ko) 비디오 카메라의 마이크로폰 신호 회로
SU402855A1 (ru) УСТРОЙСТВО дл КОМПЕНСАЦИИ ПОМЕХ
KR830006696A (ko) 호올(Hall) 소자의 동상 전압제거 회로
KR850003642A (ko) 신호 처리용 필터
KR970024516A (ko) 프로그래머블 전압 증폭기
KR950020215A (ko) 영상신호 처리용 집적회로 장치
KR940023022A (ko) 입력 신호의 착오 에지 기각용 파형기
KR960021820A (ko) 전동차용 디지탈 입력신호처리회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20061030

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee