KR970049674A - 단일 메모리를 사용하는 고속 통신장치 및 그 제어방법 - Google Patents

단일 메모리를 사용하는 고속 통신장치 및 그 제어방법 Download PDF

Info

Publication number
KR970049674A
KR970049674A KR1019950053950A KR19950053950A KR970049674A KR 970049674 A KR970049674 A KR 970049674A KR 1019950053950 A KR1019950053950 A KR 1019950053950A KR 19950053950 A KR19950053950 A KR 19950053950A KR 970049674 A KR970049674 A KR 970049674A
Authority
KR
South Korea
Prior art keywords
data
processor
protocol
communication
memory
Prior art date
Application number
KR1019950053950A
Other languages
English (en)
Other versions
KR0154617B1 (ko
Inventor
유재호
성정식
김상중
전경표
Original Assignee
양승택
한국전자통신연구원
이준
한국전기통신공사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 한국전자통신연구원, 이준, 한국전기통신공사 filed Critical 양승택
Priority to KR1019950053950A priority Critical patent/KR0154617B1/ko
Publication of KR970049674A publication Critical patent/KR970049674A/ko
Application granted granted Critical
Publication of KR0154617B1 publication Critical patent/KR0154617B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1605Handling requests for interconnection or transfer for access to memory bus based on arbitration
    • G06F13/161Handling requests for interconnection or transfer for access to memory bus based on arbitration with latency improvement
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • G06F13/1694Configuration of memory controller to different memory types

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Communication Control (AREA)

Abstract

본 발명은 단일 메모리를 사용하여 고속의 통신을 효율적으로 지원하는 고속 통신장치 및 그 제어방법에 관한 것으로, 단일 메모리를 사용하는 고속 통신장치는, 전반적인 통신기능을 제어하는 데이타 생성기능을 수행하는 프로세서(21); 상기 프로세서(21)의 제어에 따라 통신 데이타를 복사하는 데이타 처리부(22); 상기 프로세서(21)와 데이타 처리부(22)에 따라 통신기능을 수행하는 프로토콜 처리부(23); 상기 데이타 처리부(22)에 의해 복사된 데이타와 함께 상기 프로토콜 처리부(23)에서 제공하는 프로토콜 정보도 저장하는 통신 메모리(24); 상기 프로토콜 처리부(23)의 통신기능에 따라 상기 통신 메모리(24)에 저장된 데이타의 전송을 수행하며 고속의 통신선로를 제어하는 선로 접속부(25);를 구비하는 것을 특징으로 하고, 고속 통신장치의 제어방법은, 데이타 처리부(22)가 할당된 통신 메모리(24)에 데이타를 저장하고 프로토콜 처리부(23)가 상기 데이타가 저장된 위치에 프로토콜 데이타를 만드는 제1단계; 상기 프로토콜 데이타를 선로 접속부(25)가 전송하면 상기 프로세서(21)가 상기 설정된 통신 메모리의 할당 영역을 해제하도록 하는 제2단계를 포함하는 데이타 송신 과정은, 선로 접속부(25)가 할당된 통신 메모리(24)의 위치에 수신되는 프로토콜 데이타를 저장하는 제3단계; 상기 프로토콜 데이타의 위치로 부터 프로세서(21)가 데이타를 얻고 데이타 처리부(22)에게 통신 메모리(24)의 할당영역을 해제시키는 제4단계를 포함하는 데이타 수신 과정을 특징으로 하여 보다 많은 데이타의 효과적인 고속 전송이 가능하게 하므로써 고속 통신 인터페이스의 기능을 최대한 보장할 수 있도록 한다.

Description

단일 메모리를 사용하는 고속 통신장치 및 그 제어방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 일반적인 통신장치의 구성 블록도.
제3도는 본 발명에 따른 데이타 통신 처리 흐름도.

Claims (6)

  1. 전반적인 통신기능을 제어하는 데이타 생성기능을 수행하는 프로세서(21); 상기 프로세서(21)의 제어에 따라 통신 데이타를 복사하는 데이타 처리부(22); 상기 프로세서(21)와 데이타 처리부(22)에 따라 통신기능을 수행하는 프로토콜 처리부(23); 상기 데이타 처리부(22)에 의해 복사된 데이타와 함께 상기 프로토콜 처리부(23)에서 제공하는 프로토콜 정보도 저장하는 통신 메모리(24); 및 상기 프로토콜 처리부(23)의 통신기능에 따라 상기 통신 메모리(24)에 저장된 데이타의 전송을 수행하며 고속의 통신선로를 제어하는 선로 접속부(25)를 구비하는 것을 특징으로 하는 단일 메모리를 사용하는 고속통신장치.
  2. 단일 메모리를 사용하는 고속 통신장치에 적용되는 제어방법에 있어서, 데이타 송신 과정은, 데이타 처리부(22)가 프로세서(21)로 부터 전달받은 데이타를 할당된 통신 메모리(24)에 저장하고 상기 프로세서(21)의 송신명령에 의해 구동되는 프로토콜 처리부(23)가 상기 데이타가 저장된 통신 메모리(24)의 위치에 프로토콜 데이타를 만드는 제1단계; 및 상기 프로토콜 데이타를 선로 접속부(25)가 통신선로를 통하여 전송하면 상기 프로세서(21)가 전송 완료된 프로토콜 데이타의 통신 메모리(24) 위치를 데이타 처리부(22)에 전달하여 상기 설정된 통신 메모리(24)의 할당 영역을 해제하도록 하는 제2단계를 포함하며, 데이타 수신 과정은, 상기 프로세서(21)로 부터 수신 데이타의 크기를 전달받은 데이타 처리부(22)가 통신 메모리(24)의 영역을 할당하고 선로 접속부(25)가 상기 할당된 통신 메모리(24)의 위치에 통신선로를 통하여 수신되는 프로토콜 데이타를 저장하는 제3단계; 및 상기 프로토콜 처리부(23)가 상기 프로토콜 데이타의 위치를 데이타 처리부(22)에 알리면 이 위치로 부터 프로세서(21)가 데이타를 얻고 데이타 처리부(22)에게 통신 메모리(24)의 할당영역을 해제시키는 제4단계를 포함하는 것을 특징으로 하는 단일 메모리를 사용하는 고속 통신장치의 제어방법.
  3. 제2항에 있어서, 상기 제1단계는, 프로세서(21)가 데이타 처리부(21)가 데이타 처리부(22)에게 데이타를 전달하고 송신명령을 프로토콜 처리부(23)로 전달하는 제5단계; 상기 데이타 처리부(22)가 통신 메모리(24)를 할당받아 일정한 위치에 상기 전달받은 송신 데이타를 저장하고 프로토콜 처리부(23)에 상기 데이타가 저장된 통신 메모리(24)의 위치를 알리는 제6단계; 및 상기 송신명령에 의해 구동되는 프로토콜 처리부(23)가 상기 전달받은 통신 메모리(24)의 위치에 상기 저장된 송신 데이타의 프로토콜 정보를 저장하여 프로토콜 데이타를 만드는 제7단계를 포함하는 것을 특징으로 하는 단일 메모리를 사용하는 고속 통신장치의 제어방법.
  4. 제2항에 있어서, 상기 제2단계는, 상기 프로토콜 처리부(23)가 프로토콜 데이타의 위치를 선로 접속부(25)에 전달하여 통신 메모리(24)로 부터 프로토콜 데이타를 통신 선로를 통하여 전송하도록 하는 제5단계; 및 전송이 종료되면 프로세서(21)가 전송 완료된 프로토콜 데이타의 메모리 위치를 데이타 처리부(22)에 전달하여 설정된 통신 메모리(24)의 할당영역을 해제하도록 하는 제6단계를 포함하는 것을 특징으로 하는 단일 메모리를 사용하는 고속 통신장치의 제어방법.
  5. 제2항에 있어서, 상기 제3단계는, 상기 프로세서(21)가 데이타 처리부(22)에게 수신 데이타의 크기를 전달하고 수신 명령을 프로토콜 처리부(23)에게 전달하는 제5단계; 상기 데이타 처리부(22)가 수신 지시에 따라서 프로토콜 데이타를 수신하기 위한 통신 메모리(24)의 영역을 할당하고 그 위치를 프로토콜 처리부(23)에 전달하는 제6단계; 상기 수신명령에 의해 구동되는 프로토콜 처리부(23)가 선로 접속부(25)에 상기 할당된 통신 메모리(24)의 위치를 기억시키는 제7단계; 및 통신선로를 통하여 프로토콜 데이타가 수신될 때 선로 접속부(25)가 상기 기억된 통신 메모리(24)의 위치에 수신되는 프로토콜 데이타를 저장하는 제8단계를 포함하는 것을 특징으로 하는 단일 메모리를 사용하는 고속 통신장치의 제어방법.
  6. 제2항에 있어서, 상기 제4단계는, 상기 프로토콜 데이타가 완전히 수신되었으면 선로 접속부(25)가 수신된 프로토콜 데이타에 관한 정보를 프로토콜 처리부(23)에 전달하는 제5단계; 상기 프로토콜 처리부(23)가 상기 통신 메모리(24)에 있는 수신 프로토콜 데이타의 프로토콜 정보를 해석하여 옳바른 내용이면 데이타 처리부(22)에 프로토콜 데이타의 위치를 알려주고, 그렇지 않은 경우는 폐기하는 제6단계; 및 상기 데이타 처리부(22)가 전달된 데이타 위치로 부터 데이타를 읽어 프로세서(21)에 알리면 데이타를 얻은 프로세서(21)가 할당된 프로토콜 데이타의 영역을 데이타 처리부(22)에게 해제하도록 하는 제7단계를 포함하는 것을 특징으로 하는 단일 메모리를 사용하는 고속 통신장치의 제어방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950053950A 1995-12-22 1995-12-22 단일 메모리를 사용하는 고속 통신장치 및 그 제어방법 KR0154617B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950053950A KR0154617B1 (ko) 1995-12-22 1995-12-22 단일 메모리를 사용하는 고속 통신장치 및 그 제어방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950053950A KR0154617B1 (ko) 1995-12-22 1995-12-22 단일 메모리를 사용하는 고속 통신장치 및 그 제어방법

Publications (2)

Publication Number Publication Date
KR970049674A true KR970049674A (ko) 1997-07-29
KR0154617B1 KR0154617B1 (ko) 1998-11-16

Family

ID=19442781

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950053950A KR0154617B1 (ko) 1995-12-22 1995-12-22 단일 메모리를 사용하는 고속 통신장치 및 그 제어방법

Country Status (1)

Country Link
KR (1) KR0154617B1 (ko)

Also Published As

Publication number Publication date
KR0154617B1 (ko) 1998-11-16

Similar Documents

Publication Publication Date Title
KR950007338A (ko) 번지정보 및 네트워크 환경정보의 자동설정방법 및 시스템
KR930018395A (ko) 분산 시스템에서 통신하기 위한 프로토콜 장치 및 그 방법
KR970029127A (ko) 버스 인터페이스 논리회로 시스템 및 데이타 동기화 방법
KR970049674A (ko) 단일 메모리를 사용하는 고속 통신장치 및 그 제어방법
JPH0142011B2 (ko)
KR0151914B1 (ko) 공통 데이타 구조를 이용한 프로토콜 변환방법
KR970002687A (ko) 통신 방법 및 통신 장치
JPS61195439A (ja) リモ−トフアイルアクセス方式
KR940002722A (ko) 2개의 cpu로 구성된 시스템에서의 cpu간 데이타 전송 및 동기화방법
JPS6148257A (ja) 通信回線制御装置
SE8102937L (sv) Accessanordning for datorer
KR940027458A (ko) 범용컴퓨터의 정보를 전송하는 팩시밀리 구현 회로 및 제어방법
KR850003598A (ko) 직접 메모리 억세스 제어기의 방법 및 회로
JP3457084B2 (ja) パケットバス制御装置
JPH0511341B2 (ko)
KR960039737A (ko) 듀얼포트램을 이용한 직렬 통신 어댑티브램 장치
JPS6162957A (ja) 通信制御方式
JPS5819052A (ja) デ−タ送信装置
KR940008369A (ko) 종합 정보 통신망에서의 팩시밀리의 동시 송수신을 위한 주제어부와 통신 제어부와의 인터페이스 방법
JPH04295952A (ja) マルチプロセッサシステムにおけるメッセージ通信装置
KR970016983A (ko) 버퍼를 이용한 그로벌버스 정합장치
KR930020888A (ko) 수행업무 테이블 인덱싱방식을 이용한 프로세서간 통신장치 및 방법
JPH0544053B2 (ko)
KR970056196A (ko) 다기능 망- 접속 카드와 호스트의 통신 방법
KR970056694A (ko) 이형 시스템들간의 상호 협력작업을 위한 장치 및 그 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20040630

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee