KR970049524A - 고장 분석용 데이터 수집 장치 - Google Patents

고장 분석용 데이터 수집 장치 Download PDF

Info

Publication number
KR970049524A
KR970049524A KR1019950055676A KR19950055676A KR970049524A KR 970049524 A KR970049524 A KR 970049524A KR 1019950055676 A KR1019950055676 A KR 1019950055676A KR 19950055676 A KR19950055676 A KR 19950055676A KR 970049524 A KR970049524 A KR 970049524A
Authority
KR
South Korea
Prior art keywords
data
signal
processing unit
analysis
output
Prior art date
Application number
KR1019950055676A
Other languages
English (en)
Other versions
KR100237575B1 (ko
Inventor
최영규
Original Assignee
김종진
포항종합제철 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김종진, 포항종합제철 주식회사 filed Critical 김종진
Priority to KR1019950055676A priority Critical patent/KR100237575B1/ko
Publication of KR970049524A publication Critical patent/KR970049524A/ko
Application granted granted Critical
Publication of KR100237575B1 publication Critical patent/KR100237575B1/ko

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B23/00Testing or monitoring of control systems or parts thereof
    • G05B23/02Electric testing or monitoring
    • G05B23/0205Electric testing or monitoring by means of a monitoring system capable of detecting and responding to faults
    • G05B23/0218Electric testing or monitoring by means of a monitoring system capable of detecting and responding to faults characterised by the fault detection method dealing with either existing or incipient faults
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • Quality & Reliability (AREA)
  • General Engineering & Computer Science (AREA)
  • Automation & Control Theory (AREA)
  • Testing And Monitoring For Control Systems (AREA)

Abstract

본 발명은 고장 분석용 데이터 수집 장치에 관한 것으로, 보다 상세하게는 전기적으로 제어되는 설비를 제어하는 신호를 일정 시간 동안 저장했다가 고장이 발생하면 고장 전후의 데이터를 바탕으로 고장 원인을 신속하고 용이하게 분석할 수 있도록 해 주는 고장 분석용 데이터 수집 장치에 관한 것으로, 전원 계통, 제어 설비에 대한 전기 신호를 고속으로 취득하여 고장 분석, 경향 분석 및 경향 관리 등의 기능을 수행함으로써 설비에 트러블이 발생하였을 때 트러블의 원인을 쉽고 간단하게 분석할 수 있고, 설비가 정상적으로 가동되고 있을 때에는 경향 분석 및 관리에 의해 설비의 가동 특성 및 상태를 진단할 수 있기 때문에 전기 설비의 안정화에 크게 기여하는 효과를 제공한다.

Description

고장 분석용 데이터 수집 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 고장 분석용 데이터 수집 장치의 블록도.
제2도는 데이터 수집 장치의 블록도.
제3도는 I/O 유니트의 블록도.
제4도는 ADC 및 버퍼의 블록도.
제5도는 타임 동기 장치의 블록도이다.

Claims (5)

  1. 다수 채널의 아날로그 신호를 입력받아 샘플링 및 홀드시킨 다음 멀티플렉싱하여 출력하도록 다수의 채널로 이루어진 아날로그 처리부(AI)와, 다수 채널의 스테이터스 신호를 입력받아 멀티플렉싱하여 출력하도록 다수의 채널로 이루어진 디지털 처리부(DI)와, 상기한 다수의 아날로그 처리부(AI) 및 디지털 처리부(DI)로부터 신호를 입력 받아서 아날로그 처리부(AI)로부터 입력된 아날로그 신호는 디지털 신호로 변환시켜 상기한 디지털 처리부(DI)의 출력 신호와 합성하여 버퍼링하는 변환부(A/D 변환 및 버퍼)와, 상기한 변환부(A/D 변환 및 버퍼)를 통하여 다수의 신호를 입력받아서 소정의 시간 간격으로 데이터를 처리하여 고장 분석이 용이하도록 해 주고 경향 관리를 위해 데이터를 가공하여 저장한 다음 모니터를 통하여 운전자가 확인할 수 있게 해 주는 컴퓨터와, 상기한 구성요소로 이루어진 다수의 시스템 시간 동기를 일치시키기 위해 각 시스템 별로 시간적인 동기를 일치시켜 상호 관련된 데이터의 시점을 일치시켜 주는 타임 동기부로 이루어지는 것을 특징으로 하는 고장 분석용 데이터 수집 장치.
  2. 제1항에 있어서, 상기한 아날로그 처리부(AI)는 각 채널 별로 신호를 입력받아 차동 증폭해 주는 차동 증폭부(DEF′IN)와, 상기한 차동 증폭부(DEF′IN)로부터 출력되는 신호의 게인을 조정해 주는 게인 조정부(GAIN)와, 상기한 게인 조정부(GAIN)로부터 출력되는 신호를 입력받아 소정의 시간으로 샘플링하고 채널 수에 맞게 홀딩시켜 주는 샘플링&홀드부(SAMPLE&HOLD)와, 상기한 다수의 샘플링&홀드부(SAMPLE&HOLD)로부터 출력되는 다수의 채널을 멀티플렉싱하여 1채널의 신호로 출력해 주는 멀티플렉서(MUX)로 구성되는 것을 특징으로 하는 고장 분석용 데이터 수집 장치.
  3. 제1항에 있어서, 상기한 디지털 처리부(DI)는 상태 신호를 감지하여 입력시켜 주는 센서와의 임피던스가 불 일치되어 발생하는 신호 손실을 방지해 주는 포토 커플링으로 이루어져 다수 채널의 입력단에 연결된 다수의 절연 회로(PHOTO ISO′)와, 상기한 다수의 절연 회로(PHOTO ISO′)로부터 출력되는 신호가 순차적으로 출력되도록 채널 수만큼의 시간 동안 래치시켜 주는 다수의 래치부(LATCH)와, 상기한 래치부(LATCH)로부터 출력되는 각 채널의 신호를 멀티플렉싱하여 소정 채널의 신호로 출력해 주는 멀티플렉서(MUX)로 구성되는 것을 특징으로 하는 고장 분석용 데이터 수집 장치.
  4. 제1항에 있어서, 상기한 변환부(A/D 변환 및 버퍼)는 상기한 아날로그 처리부(AI)의 출력 신호를 입력받아 소정 비트의 디지털 신호로 변환시켜 주는 ADC(A/D 변환기)와, 상기한 ADC(A/D 변환기)의 출력 신호와 디지털 처리부(DI)의 출력 신호를 합성하여 출력하는 데이터 합성부와, 상기한 아날로그 처리부(AI) 및 디지털 처리부(DI)의 샘플링을 제어하고 상기한 ADC(A/D 변환기)의 A/D 변환을 제어해 주는 A/D 제어부와, 상기한 데이터 합성부로부터 출력되는 데이터를 소정의 시간 동안 데이터를 버퍼링해 주는 써큘러 버퍼와, 선입선출로 데이터를 입출력시키는 것으로 데이터를 버퍼링해 주는 FIFO버퍼로 구성되는 것을 특징으로 하는 고장 분석용 데이터 수집 장치.
  5. 제1항에 있어서, 상기한 타임 동기부는 데이터 수집 장치를 여러 대 설치하여 사용할 때 각 장치의 시간을 일치시키기 위한 것으로, 프로그램 기동 및 데이터의 생성 주기를 조정해 주는 프로그래머블 분주기와, 여러 대의 분석 장치에 대하여 동일 시각으로 일치시켜 주는 리얼 타임 클럭과, 마스터의 리얼 타임 클럭 데이터를 직렬로 변환하여 슬레이브로 출력하는 병/직렬 변환부로 이루어지는 주 장치에 설치되는 마스터와, 프로그램 기동 및 데이터의 생성 주기를 조정해 주는 프로그래머블 분주기와, 상기한 마스터의 병/직렬 변환부에 의해 직렬 신호로 변환되어 전송되어 온 리얼 타임 클럭 데이터를 병렬 데이터로 변환시켜 주는 직/병렬 변환부로 이루어져 상기한 주 장치 외의 다른 장치에 설치되는 슬레이브로 구성되는 것을 특징으로 하는 고장 분석용 데이터 수집 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950055676A 1995-12-23 1995-12-23 고장 분석용 데이터 수집 장치 KR100237575B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950055676A KR100237575B1 (ko) 1995-12-23 1995-12-23 고장 분석용 데이터 수집 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950055676A KR100237575B1 (ko) 1995-12-23 1995-12-23 고장 분석용 데이터 수집 장치

Publications (2)

Publication Number Publication Date
KR970049524A true KR970049524A (ko) 1997-07-29
KR100237575B1 KR100237575B1 (ko) 2000-01-15

Family

ID=19443907

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950055676A KR100237575B1 (ko) 1995-12-23 1995-12-23 고장 분석용 데이터 수집 장치

Country Status (1)

Country Link
KR (1) KR100237575B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020055373A (ko) * 2000-12-28 2002-07-08 니시무로 타이죠 장치관리방법, 장치관리 시스템 및 장치관리 프로그램을기록한 기록매체
KR100548831B1 (ko) * 1997-03-19 2006-06-21 가부시끼가이샤 히다치 세이사꾸쇼 다중화제어장치및그장해회복방법
KR20230062300A (ko) 2021-10-29 2023-05-09 한국교통대학교산학협력단 제동작용장치의 고장데이터 수집방법 및 이를 실행하는 장치

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101867186B1 (ko) 2016-12-07 2018-06-12 김윤서 쇼바씰 제조용 프레스 공정의 소재두께 보정방법 및 그 금형

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100548831B1 (ko) * 1997-03-19 2006-06-21 가부시끼가이샤 히다치 세이사꾸쇼 다중화제어장치및그장해회복방법
KR20020055373A (ko) * 2000-12-28 2002-07-08 니시무로 타이죠 장치관리방법, 장치관리 시스템 및 장치관리 프로그램을기록한 기록매체
KR20230062300A (ko) 2021-10-29 2023-05-09 한국교통대학교산학협력단 제동작용장치의 고장데이터 수집방법 및 이를 실행하는 장치

Also Published As

Publication number Publication date
KR100237575B1 (ko) 2000-01-15

Similar Documents

Publication Publication Date Title
US6615148B2 (en) Streaming distributed test and measurement instrument
US5418452A (en) Apparatus for testing integrated circuits using time division multiplexing
EP0852730B1 (en) Parallel processing integrated circuit tester
CA1260536A (en) Automatic circuit tester control system
KR101050478B1 (ko) 다채널 신호의 데이터 획득 시스템
KR930701871A (ko) 공통 버스 라인상의 디지탈, 오디오 및 제어 데이터의 공통 전달 방법; 상기 방법을 수행하는 버스 시스템과 상기 방법에서 적용되는 인터페이스
US6966019B2 (en) Instrument initiated communication for automatic test equipment
CN109150300B (zh) 多路数字信号光纤传输测试设备
KR20140072373A (ko) 다채널 초전도양자간섭장치를 조절하기 위한 디지털 신호 전송 장치
JP3163128B2 (ja) 電子部品等試験装置および電子部品等試験方法
KR970049524A (ko) 고장 분석용 데이터 수집 장치
JP2008021055A (ja) 計測システム及び計測ユニット
US6741071B2 (en) System and process for exploiting a test
JPH11177592A (ja) データ伝送装置
US20040083311A1 (en) Signal processing system and method
RU2110948C1 (ru) Система регистрации, хранения и исследования электробиопотенциалов
KR0175596B1 (ko) 멀티채널 오디오 데이터의 고속 입출력 시스템
JP3479831B2 (ja) Rs−232c集約装置
JP3716845B2 (ja) ネットワークに接続される信号処理装置
JP4828818B2 (ja) 信号多重化伝送装置及び多重化伝送方法
US20060106565A1 (en) Multi-instrument triggering
US20030118140A1 (en) Apparatus and method for transmitting data between transmission systems using dissimilar phase clocks
JP2850817B2 (ja) データハイウェイ用信号速度変換回路
JPH0659656A (ja) ハードウエアによるスクリーンセーバー
KR970055611A (ko) 병렬 디지탈 신호처리기를 이용한 오디오 부호화기

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20031001

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee