KR970022140A - 다중-표준형 2화면 영상 신호 처리회로 - Google Patents

다중-표준형 2화면 영상 신호 처리회로 Download PDF

Info

Publication number
KR970022140A
KR970022140A KR1019950037593A KR19950037593A KR970022140A KR 970022140 A KR970022140 A KR 970022140A KR 1019950037593 A KR1019950037593 A KR 1019950037593A KR 19950037593 A KR19950037593 A KR 19950037593A KR 970022140 A KR970022140 A KR 970022140A
Authority
KR
South Korea
Prior art keywords
signal
line
ntsc
pal
output
Prior art date
Application number
KR1019950037593A
Other languages
English (en)
Other versions
KR100378788B1 (ko
Inventor
강경진
Original Assignee
구자홍
Lg 전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, Lg 전자주식회사 filed Critical 구자홍
Priority to KR1019950037593A priority Critical patent/KR100378788B1/ko
Publication of KR970022140A publication Critical patent/KR970022140A/ko
Application granted granted Critical
Publication of KR100378788B1 publication Critical patent/KR100378788B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N11/00Colour television systems
    • H04N11/06Transmission systems characterised by the manner in which the individual colour picture signal components are combined
    • H04N11/12Transmission systems characterised by the manner in which the individual colour picture signal components are combined using simultaneous signals only
    • H04N11/14Transmission systems characterised by the manner in which the individual colour picture signal components are combined using simultaneous signals only in which one signal, modulated in phase and amplitude, conveys colour information and a second signal conveys brightness information, e.g. NTSC-system
    • H04N11/16Transmission systems characterised by the manner in which the individual colour picture signal components are combined using simultaneous signals only in which one signal, modulated in phase and amplitude, conveys colour information and a second signal conveys brightness information, e.g. NTSC-system the chrominance signal alternating in phase, e.g. PAL-system
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals
    • H04N5/10Separation of line synchronising signal from frame synchronising signal or vice versa
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/46Receiver circuitry for the reception of television signals according to analogue transmission standards for receiving on more than one standard at will
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0135Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving interpolation processes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/77Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01HELECTRIC SWITCHES; RELAYS; SELECTORS; EMERGENCY PROTECTIVE DEVICES
    • H01H2231/00Applications
    • H01H2231/036Radio; TV

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Television Systems (AREA)

Abstract

본 발명은 텔레비젼수상기에서 다수의 영상입력 중에서 임의의 두가지 영상신호를 선택하여 하나의 화면상에 주화면과 부화면으로 디스플레이하는 기술에 관한 것으로, 일반적인 주, 부화면을 위한 프레임비율 변환수단을 이용하는 경우 많은 메모리를 사용하거나, 화질저하와 플리커현상을 감수해야 되는 어려움이 있었는 바, 본 발명은 이를 해결하기 위하여, 입력되는 NTSC방식 또는 PAL방식의 합성영상신호(CV1)를 디코딩하여 라인메모리에 저장한 후 샘플보간기와 필드메모리를 이용하여 NTSC방식의 영상신호로 출력하는 제1영상신호 처리부(310)와, 이와 동일한 기능을 수행하는 제2영상신호 처리부(320)를 구비하고, 또한 상기 제1영상신호 처리부(310)에서 출력되는 NTSC방식의 영상신호를 PAL방식의 영상신호 변환하는 NTSC/PAL변환기(330)와, 상기 제2영상신호 처리부(320)에서 출력되는 NTSC방식의 영상신호를 PAL방식의 영상신호 변환하는 NTSC/PAL 변환기(340)를 포함하여 구성하였다.

Description

다중-표준형 2화면 영상신호 처리회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 영상신호의 표준변환의 처리순서를 보인 블록도.

Claims (4)

  1. 입력되는 NTSC방식 또는 PAL방식의 합성영상신호(CV1)를 디코딩하여 라인메모리에 저장한 후 샘플보간기와 필드메모리를 이용하여 NTSC방식의 영상신호로 출력하는 제1영상신호 처리부(310)와, 입력되는 NTSC방식 또는 PAL방식의 합성영상신호(CV2)를 대상으로 상기 제1영상신호 처리부(310)와 동일한 기능을 수행하는 제2영상신호 처리부(320)와, 상기 제1영상신호 처리부(310)에서 출력되는 NTSC방식의 영상신호를 PAL방식의 영상신호 변환하는 NTSC/PAL변환기(330)와, 상기 제2영상신호 처리부(320)에서 출력되는 NTSC방식의 영상신호를 PAL방식의 영상신호 변환하는 NTSC/PAL변환기(340)와, 상기 NTSC/PAL변환기(330),(340)에서 각각 출력되는 영상신호를 2개의 화면으로 분할하여 디스플레이하기 위하여 화면비율을 변환하는 2화면용 화면비율 변환부(350)를 포함하여 구성한 것을 특징으로 하는 다중-표준형 2화면 영상신호 처리회로.
  2. 제1항에 있어서, 제1영상신호 처리부(310)는 입력되는 NTSC방식 또는 PAL방식의 합성영상신호(CV1)를 디지탈신호로 변환하는 A/D변환기(311)와, NTSC/PAL검출기(312)로부터 입력되는 검출신호에 따라 상기 A/D변환된 합성영상신호를 해당 방송방식에 적당하도록 디코딩하는 NTSC/PAL디코더(313)와, 상기 NTSC/PAL디코더(313)에 의해 디코딩된 휘도신호(Y)와 색신호(U,V)를 라인단위로 각각 저장하는 라인메모리(314A),(314B)와, 상기 라인메모리(314A),(314B)에서 각기 출력되는 영상신호를 해당 방식에 부합되도록 샘플을 보간하는 샘플보간기(315)와, 상기 샘플보간기(315)에서 출력되는 영상신호를 NTSC방식으로 변환하기 위하여 라인수나 변화시키기 위한 필드메모리(316A),(316B)와, 상기 A/D변환기(311)의 출력 영상신호를 공급받아 동기신호를 분리해 내는 동기분리기(317)와, 상기 A/D변환기(311)의 출력 영상신호를 공급받아 NTSC, PAL용 클럭신호를 각각 발생하는 NTSC클럭발생기(318) 및 PLA클럭발생기(319)와, 상기 NTSCT/PAL검출기(312)의 제어를 받아 상기 NTSC클럭발생기(318) 및 PAL클럭발생기(319)의 출력신호를 선택하여 상기 NTSC/PAL디코더(313) 및 라인메모리(314A,314B)의 라이트클럭신호(WCLK)로 공급하는 클럭신호 선택기(SW1)로 구성한 것을 특징으로 하는 다중-표준형 2화면 영상신호 처리회로.
  3. 제1항에 있어서, NTSC/PAL변환기(330)는 필드메모리의 입력신호를 라인단위로 저장하는 라인메모리(601)와, 필드메모리의 출력신호를 라인단위로 저장하는 라인메모리(602)와, 17.7MHZ를 5/6로 분배하여 얻은 14.75H토의 신호를 상기 라인메모리(601),(602)의 라인클럭신호(WCLK) 및 리드클럭신호(RCLK)로 공급하는 5/6분배기(603)와, 상기 라인메모리(601)의 입출력신호의 차를 구하는 감산기(604)와, 상기 라인메모리(602)의 입출력신호를 공급받아 라인보간치를 발생하는 라인보간치 발생부(605)와, 상기 필드메모리의 입출력 신호를 공급받아 움직임정도를 검출하는 움직임검출부(606)와, 상기 라인보간치 발생부(605) 및 움직임검출부(606)의 출력신호를 근거로 하여 상기 필드메모리의 입력신호를 대상으로 보간데이타를 선택하는 보간데이타 선택부(607)와, 상기 보간데이타 선택부(607)의 출력신호와 필드메모리의 입력신호를 대상으로 움직임계수를 적용하여 표준신호를 발생하는 증폭기(608),(609) 및 합산기(310)로 구성한 것을 특징으로 하는 다중-표준형 2화면 영상신호 처리회로.
  4. 제1항에 있어서, NTSC/PAL변환기(330)는 필드메모리의 입력신호를 라인단위로 저장하는 라인메모리(701)와, 필드메모리외 출력신호를 라인단위로 저장하는 라인메모리(702)와, 입력 수직동기신호(Vsync)를 근거로 6번째 필드를 카운트하여 보간라인선택신호(ILS)를 발생하는 6필드카운터(703)와, 입력 수평동기신호(Hsync)를 근거로 5번째 라인을 카운트하는 5라인카운터(704) 및 이의 출력신호를 반전시켜 상기 라인메모리(702)의 라이트인에이블신호(WE)로 공급하는 인버터(706)와, 상기 라인메모리(701),(702)의 입출력신호를 공급받아 움직임을 검출하는 움직임 검출부(707)와, 상기 라인메모리(702)의 입출력신호를 공급받아 라인보간치를 구하는 라인보간치 발생부(708)와, 상기 움직임 검출부(707) 및 라인보간치 발생부(708)의 출력신호를 근거로 하여 상기 필드메모리의 입력신호를 대상으로 보간데이타를 발생하는 보간데이타 발생부(709)와, 상기 보간라인선택신호(ILS)의 제어에 따라 상기 라인메모리(702)의 출력신호나 보간데이타 발생부(709)의 출력신호를 선택적으로 받아들이는 선택기(710)와, 선택기(710)의 출력신호와 필드메모리의 출력신호를 대상으로 움직임계수를 적용하여 표준신호를 발생하는 증폭기(711),(712) 및 합산기(713)로 구성한 것을 특징으로 하는 다중-표준형 2화면 영상신호 처리회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950037593A 1995-10-27 1995-10-27 다중-표준형2화면영상신호처리회로 KR100378788B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950037593A KR100378788B1 (ko) 1995-10-27 1995-10-27 다중-표준형2화면영상신호처리회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950037593A KR100378788B1 (ko) 1995-10-27 1995-10-27 다중-표준형2화면영상신호처리회로

Publications (2)

Publication Number Publication Date
KR970022140A true KR970022140A (ko) 1997-05-28
KR100378788B1 KR100378788B1 (ko) 2003-06-11

Family

ID=37417047

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950037593A KR100378788B1 (ko) 1995-10-27 1995-10-27 다중-표준형2화면영상신호처리회로

Country Status (1)

Country Link
KR (1) KR100378788B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014088359A1 (en) * 2012-12-06 2014-06-12 Samsung Electronics Co., Ltd. Display apparatus and display method

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100805409B1 (ko) 2006-06-09 2008-02-20 엘지전자 주식회사 영상표시기기 및 영상표시기기의 주파수 설정방법

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR950010392Y1 (ko) * 1989-12-13 1995-12-11 주식회사 Lg 방송방식의 혼용사용이 가능한 피아이피 시스템
KR940008803B1 (ko) * 1991-10-15 1994-09-26 삼성전자 주식회사 Ntsc 영상신호의 가상 pal 변환회로
DE69327078T2 (de) * 1992-08-26 2000-08-24 Nec Corp Für Bild-im-Bild-System geeignete Oszillatorschaltung
JPH0686188A (ja) * 1992-09-07 1994-03-25 Toshiba Corp 表示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014088359A1 (en) * 2012-12-06 2014-06-12 Samsung Electronics Co., Ltd. Display apparatus and display method

Also Published As

Publication number Publication date
KR100378788B1 (ko) 2003-06-11

Similar Documents

Publication Publication Date Title
US6373527B1 (en) High definition television for simultaneously displaying plural images contained in broadcasting signals of mutually different broadcasting systems
KR101366203B1 (ko) 공유 메모리 멀티 비디오 채널 디스플레이 장치 및 방법
US6577348B1 (en) Apparatus and method for digitizing an analog video signal
CN102572360B (zh) 共享存储器多视频通道显示装置和方法
KR960036595A (ko) 2화면 텔레비전 수상기
US5953075A (en) Video signal processing apparatus with means for magnifying and processing a picture image correspondingly to video signals
KR980007718A (ko) 디지탈 비디오 시스템의 디지탈 비디오 인코더
JP3322613B2 (ja) 映像信号変換器
JP3172169B2 (ja) 動き情報を動き情報信号に変換する装置
US6307592B1 (en) Apparatus for converting the format of video signals based on frequency and composition ratio
US6417887B1 (en) Image display processing apparatus and method for converting an image signal from an interlaced system to a progressive system
KR970022140A (ko) 다중-표준형 2화면 영상 신호 처리회로
KR100251854B1 (ko) 영상표시장치의 피아이피 처리 장치.
KR100348444B1 (ko) 텔레비젼의 표준신호 변환장치
KR0168999B1 (ko) 멀티비젼 프로세서 내장형 비데오 카세트 레코더
KR950014335B1 (ko) 팝(POP)기능 100헤르츠(Hz)와이드 스크린 티브이 수상기
KR950004132B1 (ko) 디지탈 rgb엔코더
KR970057714A (ko) 텔레비젼의 화면분할 장치
KR970060895A (ko) 플레이백기능을 갖는 다중화면 디스플레이장치
JPH06326937A (ja) 画像信号変換装置
JP3223121B2 (ja) 映像信号処理装置
JP2001268527A (ja) 画像信号処理装置
JPS61192185A (ja) 2画面テレビ受信機
JP2005175889A (ja) 順次走査変換装置
KR960006583A (ko) 영상신호처리기의 화면크기의 변환회로

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20051201

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee