KR970057714A - 텔레비젼의 화면분할 장치 - Google Patents

텔레비젼의 화면분할 장치 Download PDF

Info

Publication number
KR970057714A
KR970057714A KR1019950055628A KR19950055628A KR970057714A KR 970057714 A KR970057714 A KR 970057714A KR 1019950055628 A KR1019950055628 A KR 1019950055628A KR 19950055628 A KR19950055628 A KR 19950055628A KR 970057714 A KR970057714 A KR 970057714A
Authority
KR
South Korea
Prior art keywords
screen
line
signal
video signal
output
Prior art date
Application number
KR1019950055628A
Other languages
English (en)
Other versions
KR100202547B1 (ko
Inventor
강경진
Original Assignee
구자홍
Lg 전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, Lg 전자 주식회사 filed Critical 구자홍
Priority to KR1019950055628A priority Critical patent/KR100202547B1/ko
Publication of KR970057714A publication Critical patent/KR970057714A/ko
Application granted granted Critical
Publication of KR100202547B1 publication Critical patent/KR100202547B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
    • H04N7/0122Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal the input and the output signals having different aspect ratios
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • H03K19/1733Controllable logic circuits
    • H03K19/1737Controllable logic circuits using multiplexers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0102Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving the resampling of the incoming video signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0135Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving interpolation processes
    • H04N7/0142Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving interpolation processes the interpolation being edge adaptive

Abstract

본 발명은 2개 이상의 화면을 한 화면에 분할하여 표시하는 경우에 화질의 저하없이 각 화면의 표시영역을 최대로 할 수 있도록 하는 텔레비전의 화면분할 장치에 관한 것으로, 종래에는 4:3 의 화면비를 갖는 화면에 16:9 의 화면을 비월주사방식으로 디스플레이함에 있어서 두개의 화면을 분할하여 동시에 디스플레이 하고자 하는 경우에는 수직방향의 3라인중 1라인을 제거하여 화면을 압축함으로써 이에 따른 수직해상도의 저하를 가져오는 문제점과, 수직방향으로 압축을 행하지 않고 디스플레이하는 경우에는 좌우측에 화면의 절단부분의 발생하여 완전히 화면을 볼 수 없는 문제점이 있었으나, 본 발명에서는 2화면을 비월주사방식으로 분할하여 디스플레이 할 때 4라인마다 1라인씩을 삭제한 다음 그 삭제된 라인과 현재 쓸려고 하는 라인 사이에 가상의 보간값을 생성하여 현재 쓸려고 하는 라인에 이를 대치함으로써 화질을 개선시킴과 아울러 두 화면이 정상적인 화면비로 디스플레이 되도록 하고, 화면을 90°회전 거치하여 입력되는 영상신호를 수직/수평변환하여 2층 또는 3층의 화면을 좌우잘림이 거의 없이 디스플레이 함으로써 다양한 화면 구성을 통한 시청영역을 최대화함으로써 종래의 문제점을 해결하였다.

Description

텔레비전의 화면분할 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 일반적인 4:3 화면비를 갖는 텔레비전의 16:9 화면 표시형태를 나타낸 도,
제2도는 본 발명 텔레비전의 화면분할 장치의 블럭도,
제3도는 제2도의 A 또는 B 부분의 다른 실시예를 나타낸 도,
제4도는 제2도 보간라인 생성부에 의한 보간라인 생성상태를 나타낸 도,
제5도는 본 발명의 다른 실시예를 나타낸 도,
제6도는 제2도 및 제5도에 의한 화면의 분할 상태를 나타낸 도.

Claims (2)

  1. 주화면 영상신호를 입력받아 각 라인 사이의 보간값을 계산하고, 상기 주화면 영상신호의 소정라인마다 1라인씩을 삭제하여 그 삭제된 라인의 바로 다음 라인에 상기 라인 사이의 보간값을 대치하여 쓰며, 이를 필드 단위로 저장한 다음 디스플레이하고자하는 화면비를 갖는 신호로 변환하여 출력하는 주화면 처리부와, 부화면 영상신호를 입력받아 각 라인 사이의 보간값을 계산하고, 상기 부화면 영상신호의 소정라인마다 1라인씩을 삭제하여 그 삭제된 라인의 바로 다음 라인에 상기 라인 사이의 보간값을 대치하여 쓰며, 이를 상기 주화면 처리부보다 1/2필드 지연시켜 필드단위로 저장한 다음 디스플레이하고자 하는 화면비를 갖는 신호로 변환하여 출력하는 부화면 처리부와, 상기 주화면 처리부 및 부화면 처리부의 출력을 선택적으로 출력하는 멀티플랙서와, 상기 멀티플렉서의 출력을 원색신호로 변환하여 출력하는 매트릭스와, 상기 매트릭스의 출력을 화면에 디스플레이할 수 있는 아날로그영상신호로 변환하여 출력하는 디지탈/아날로그 변환부로 구성하여 된 것을 특징으로 하는 텔레비전의 화면분할장치.
  2. 입력되는 영상신호를 디지탈 신호로 변환하는 A/D 변환부와 클럭신호 및 수평동기신호를 입력받아 수평 주파수를 1/4채배시키며, 아울러 수직주파수를 4채배시키는 제어신호를 발생하는 수직/수평 변환부와, 상기 A/D 변환부의 출력을 상기 수직/수평 변환부의 제어신호에 따라 수직/수평변환하여 필드단위로 저장하는 필드 메모리와, 상기 필드 메모리의 출력을 입력받아 아날로그 신호로 변환하여 수직/수평 변환된 아날로그 영상 신호를 출력하는 D/A 변환부와, 상기 필드 메모리의 출력을 입력받아 샘플링률을 변환하여 수직/수평 변환된 디지탈 영상신호를 출력하는 샘플링률 변환부로 구성하여 된 것을 특징으로 하는 텔레비전의 화면분할 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950055628A 1995-12-23 1995-12-23 텔레비젼의 화면분할 장치 KR100202547B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950055628A KR100202547B1 (ko) 1995-12-23 1995-12-23 텔레비젼의 화면분할 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950055628A KR100202547B1 (ko) 1995-12-23 1995-12-23 텔레비젼의 화면분할 장치

Publications (2)

Publication Number Publication Date
KR970057714A true KR970057714A (ko) 1997-07-31
KR100202547B1 KR100202547B1 (ko) 1999-06-15

Family

ID=19443857

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950055628A KR100202547B1 (ko) 1995-12-23 1995-12-23 텔레비젼의 화면분할 장치

Country Status (1)

Country Link
KR (1) KR100202547B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030095663A (ko) * 2002-06-14 2003-12-24 삼성전자주식회사 트리플 윈도우 구현이 가능한 영상처리장치 및 그의구현방법
KR20030097124A (ko) * 2002-06-19 2003-12-31 삼성전자주식회사 디스플레이 장치 및 방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030095663A (ko) * 2002-06-14 2003-12-24 삼성전자주식회사 트리플 윈도우 구현이 가능한 영상처리장치 및 그의구현방법
KR20030097124A (ko) * 2002-06-19 2003-12-31 삼성전자주식회사 디스플레이 장치 및 방법

Also Published As

Publication number Publication date
KR100202547B1 (ko) 1999-06-15

Similar Documents

Publication Publication Date Title
JP2533393B2 (ja) Ntsc―hdコンバ―タ
KR970019574A (ko) 더블스크린을 이용한 정보 및 외부신호 표시장치
KR950007501A (ko) 1050라인 비월주사식 모니터 디스플레이 영상포맷을 갖는 에치디티브이(hdtv) 수신장치
KR950030643A (ko) 화면크기 전환장치
JPH05507597A (ja) テレビジョン用垂直ズーム及びパン
JP2004522365A (ja) 多チャンネル入力の高画質多重画面分割装置及び方法
KR970057340A (ko) 텔레비젼의 2화면 구성장치
KR940005134A (ko) 고화질 텔레비젼의 픽쳐인픽쳐방법 및 장치
KR970057714A (ko) 텔레비젼의 화면분할 장치
KR100378788B1 (ko) 다중-표준형2화면영상신호처리회로
KR950007496A (ko) 티 브이(tv) 화면 종횡비 변환 방법과 장치
JP3128034B2 (ja) 画像合成装置
KR100348444B1 (ko) 텔레비젼의 표준신호 변환장치
KR100196845B1 (ko) 컴퓨터와텔레비젼의영상신호인터페이스장치
KR0123769B1 (ko) 16 : 9 화면에서의 픽쳐 인 픽쳐 표시회로
KR100255242B1 (ko) 줌을 위한 영상신호 디스플레이장치
KR100213872B1 (ko) 정보 pip 화면의 표시위치 가변 장치
KR0147152B1 (ko) 메모리 어드레스를 이용한 다수화면분할 및 정지화면 구현 방법
KR200283945Y1 (ko) 화질 열화 방지가 가능한 다중 화면 분할기
KR950007564A (ko) 칼라비디오 처리장치
JP2911133B2 (ja) ハイビジョン受信機の時間圧縮装置
KR0176317B1 (ko) 2화면 표시장치
KR910007371A (ko) 일반교환회선용 정지화상 전화기의 영상 입출력 장치
KR950010535A (ko) 티브이의 자막표시회로
KR100234259B1 (ko) 영상표시 장치에 있어서 횡종비 변환회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20051201

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee