KR970010381B1 - 모니터의 고압 안정화 회로 - Google Patents

모니터의 고압 안정화 회로 Download PDF

Info

Publication number
KR970010381B1
KR970010381B1 KR1019930023889A KR930023889A KR970010381B1 KR 970010381 B1 KR970010381 B1 KR 970010381B1 KR 1019930023889 A KR1019930023889 A KR 1019930023889A KR 930023889 A KR930023889 A KR 930023889A KR 970010381 B1 KR970010381 B1 KR 970010381B1
Authority
KR
South Korea
Prior art keywords
high voltage
voltage
monitor
duty
adjusting means
Prior art date
Application number
KR1019930023889A
Other languages
English (en)
Other versions
KR950016208A (ko
Inventor
유병욱
Original Assignee
엘지전자 주식회사
구자홍
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사, 구자홍 filed Critical 엘지전자 주식회사
Priority to KR1019930023889A priority Critical patent/KR970010381B1/ko
Publication of KR950016208A publication Critical patent/KR950016208A/ko
Application granted granted Critical
Publication of KR970010381B1 publication Critical patent/KR970010381B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/18Generation of supply voltages, in combination with electron beam deflecting
    • H04N3/19Arrangements or assemblies in supply circuits for the purpose of withstanding high voltages

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Details Of Television Scanning (AREA)
  • Measuring Fluid Pressure (AREA)
  • Control Of Voltage And Current In General (AREA)

Abstract

내용없음.

Description

모니터의 고압 안정화 회로
제1도는 종래의 고압회로 구성도.
제2도는 본 발명에 의한 고압 안정화 회로 구성도.
제3도는 제2도의 각부 파형도.
* 도면의 주요부분에 대한 부호의 설명
10 : 고압 듀티 조정수단 11 : 펄스폭 조절수단
12 : 멀티 바이브레이터 20 : 고압 구동수단
30 : 고압 출력 수단
본 발명은 멀티 스캔시 티브이의 모니터에 관한 것으로서, 특히 고압 출력 트랜지스터의 온시간을 각 모드시 동일하게 하여 고압 트랜지스터의 파과 및 고압 변동이 좋지 않아 화면이 울렁거리는 현상을 제거하도록 하는 모니터의 고압 안정화 회로에 관한 것이다.
일반적으로 종래의 고압회로는 제1도 및 제3도에 도시한 바와 같이 수평 편향회로의 플라이백 트랜스에서 만들어진 구형파(제3도의 (a) 참조)의 제어에 따라 공급전원 Vcc의 전류를 제한하여 구형파 전압(제3도의 (b) 참조)과 전류(제3도의 (c) 참조)를 유기시키는 고압 구동수단(1)과, 상기 고압 구동수단(1)에서 얻어진 유기 전압의 제어에 따라 공급전원 B+을 입력으로 고압 펄스전압을 발생 및 정류시켜 출력하는 고압 펄스전압을 발생 및 정류시켜 출력하는 고압 출력수단(2)으로 구성되어 있다.
이와 같이 구성된 종래 고압회로는 제1도 및 제3도에 도시한 바와 같이 수평 편향회로에서 발생되는 제3도의 (a)와 같은 구형파가 고압 드라이브 트랜지스터(Q1)의 베이스에 가해져 온/오프 동작을 반복하고 각 모드에 따라 스위치(S1)로 제1저항(R1)을 선택하고 트랜스(T1)의 1차측 전류를 제한하여 2차측으로 제3도의 (b), (c)와 같은 구형파 전압과 전류를 유기시킨다.
상기 유기된 구형파 전압이 고압 트랜지스터(Q2)의 베이스에 가해져 온/오프 동작을 반복하고 플라이백 트랜스(T2)의 1차측 코일에 B전압이 공급되고 댐퍼 다이오드(D1), 공진 콘덴서(C1)가 플라이백 트랜스의 1차측 코일에 병렬 연결되어 고압 펄스전압을 발생시키고 플라이백 트랜스(T2)의 2차측에서 승압시켜 정류 다이오드(D2)로 정류하여 고압을 출력한다.
그러나 이와 같은 종래의 고압회로는 멀티 스캔시 주파수의 변화에 대해 단지 고압 트랜지스터의 베이스에 인가되는 전류의 크기를 변환시켜 스위칭되도록 하였다.
그러나 주파수가 변하더라도 구형파의 듀티가 변하지 않아 고압 트랜지스터의 온시간이 길면 고압 트랜지스터가 파괴되고, 너무 짧으면 고압 레귤레이션이 좋지 않아 화면이 울렁거리는 문제점이 있었다.
상기 문제점에 대해 좀더 상세히 설명하면 다음과 같다.
현재 일본의 뮤즈(MUSE)방식, 이디(ED)방식, 미국의 제니스(Zenith)방식에서 멀티 스캔시 주파수는 각각 33.75KHz, 31.5KHz, 47.2KHz로 각기 다르다.
그런데 주파수가 낮은 방식(제3e, f도의 -파형)에서는 상기 고압 구동 트랜지스터의 베이스 전류가 작아지므로 전류 제한수단의 스위치(S1)로 적절히 저항을 선택하여 상기 고압 구동 트랜지스터의 베이스 전류를 증가시키도록 하였다.
이때 단지 베이스 전류의 크기만을 변화시켜 고압 트랜지스터가 충분히 온/오프되도록 하였다.
이때 높은 주파수가 입력시에는 베이스 전류 크기만 가지고는 듀티비를 적절히 조절할 수 없었다.
즉, 베이스 전류만을 증가시키는데 주파수가 낮을때는 온/오프비가 일정하지 않아 고압 레귤레이션이 불안전하여 화면이 울렁거리게 되는 문제점이 있었고, 마찬가지로 주파수가 높을때에도 상기 문제와는 반대로 온시간이 길어져 고압 트랜지스터가 파괴되는 문제점이 있었다.
따라서 본 발명의 목적은 고압 출력 트랜지스터의 온시간을 각 모드시 동일하게 하여 고압 트래지스터의 파괴 및 고압 변동이 좋지 않아 화면이 울렁거리는 것을 방지하도록 하는 모니터의 고압 안정화 회로를 제공함에 있다.
이와 같은 본 발명의 목적을 달성하기 위한 기술적 수단은 주파수가 다른 각각의 구형파에 대해 듀티비를 일정하게 하는 고압 듀티 조정수단과, 상기 고압 듀티 조정수단으로부터의 출력 파형을 정형하여 고압 출력 수단을 구동시키는 고압 구동수단으로 이루어지므로서 달성되는 것으로, 이하 본 발명을 첨부한 도면에 의거 상세히 설명하면 다음과 같다.
제2도는 본 발명 모니터의 고압 안정화 회로 구성도로서 이에 도시한 바와 같이 주파수가 다른 각각의 구형파에 대해 듀티비를 일정하게 하는 고압 듀티 조정수단(10)과, 상기 고압 듀티 조정수단(10)으로부터의 출력 파형을 정형하여 고압 출력을 구동시키는 고압 구동수단(20)과, 상기 고압 구동수단(20)에서 얻어진 유기 전압의 제어에 따라 공급전원 B을 입력으로 고압 펄스 전압을 발생 및 정류시켜 출력하는 고압 출력수단(30)으로 구성한다.
여기서 상기 고압 듀티 조정수단(10)은 입력 구형파의 펄스폭을 조절하는 펄스폭 조정수단(11)과, 상기 펄스폭 조절수단(11)에서 얻어진 펄스의 상승/하강에 따라 일정한 듀티비를 가진 펄스를 출력하는 멀티 바이브레이터(12)로 구성하고, 또한 상기 펄스폭 조절수단(11)은 입력 구형파를 각 모드에 적절한 고압 듀티를 조정하도록 병렬 연결한 하나 이상의 저항(R1,R2)과, 상기 저항(R1,R2)에 직렬 연결되어 출력 구형파의 듀티를 조정하는 스위칭부재(S1,S2)로 구성한다.
이와 같이 구성된 본 발명의 작용, 효과를 제2도 및 제3도를 참조하여 상세히 설명하면 다음과 같다.
수평 편향회로의 플라이백 펄스로 만들어진 제3도의 (a)와 같은 구형파가 각 모드에 적절한 고압 듀티조정용 저항(R1,R2)을 스위칭부재(S1,S2)로 선택하여 멀티 바이브레이터의 출력 구형파의 듀티를 조정한다.
상기 멀티 바이브레이터(12)의 출력 구형파를 고압 구동수단(2)의 고압 구동 트랜지스터(Q1)의 베이스에 인가하므로 온/오프하여 전류제한용 저항(R3)에 의해 제한된 전류가 고압 구동 트랜스(T1)의 2차측에 유기된다.
상기 고압 구동 트랜즈(T1)의 2차측 유기 전압에 의해 고압 출력수단(30)의 고압 트랜지스터(Q2)를 온/오프시키고, 상기 고압 트랜지스터(Q2)의 온/오프 동작에 의해 플라이백 트랜스(T2)의 1차측에 B+전압이 공급되므로서 고압 트랜지스터(Q2)의 콜렉터에 병렬 연결되어 고압 트랜지스터(Q2) 오프시 역전류 발생을 완충하는 댐퍼 다이오드(D1) 및 상기 댐퍼 다이오드(D1)와 병렬 연결되어 회로에 흐르는 전류를 공진시키는 공진 콘덴서(C1)를 작동시킨다.
상기 고압 트랜지스터(Q2)의 콜렉터측에 발생된 플라이백 트랜스(T2)의 1차측 전압이 2차측에 유기되고, 정류 다이오드(D2)를 통해 정류되므로서 고압이 발생한다.
여기서 상기 본 발명의 주요 구성인 고압 듀티 조정수단(10)에 대해 좀더 상세히 설명하면, 고압 듀티 조정수단(10)은 펄스폭 조절수단(11)과 멀티 바이브레이터(12)로 구성되며, 고압 듀티 조정수단(10)의 입력 주파수가 높을 경우 스위칭부재(S1,S2)의 동작으로 저항값(R1,R2)을 변화시켜 멀티 바이브레이터(12)의 출력 펄스폭을 좁게 하므로서 듀티비를 일정하게 하여 고압 구동 트랜지스터(Q1)에 인가한다.
마찬가지로 고압 듀티 조정수단(120)의 입력 주파수가 낮을 경우 저항값(R1,R2)을 스위칭부재(S1,S2)에 의해 가변시켜 멀티 바이브레이터(12)의 출력 펄스폭을 넓게 하므로서 듀티비를 일정하게 한다.
이상에서 상세히 설명한 바와 같이 본 발명은 멀티 스캔시 입력 주파수가 변함에 따라 듀티비도 적절히 변화시켜 고압 트랜지스터를 구동하므로서 고압 트랜지스터가 파괴되거나 화면이 울렁거리는 현상을 방지할 수 있는 효과가 있다.

Claims (2)

  1. 주파수가 다른 구형파의 듀티비를 일정화하는 고압 듀티 조정수단과, 상기 고압 듀티 조정수단으로부터의 출력파형을 정형하여 고압 출력수단을 구동시키는 고압 구동수단을 포함한 것을 특징으로 한 모니터의 고압 안정화 회로.
  2. 제1항에 있어서, 고압 듀티 조정수단은 입력 구형파의 펄스폭을 조절하는 펄스폭 조절수단과, 상기 펄스폭 조절수단에서 얻어진 펄스의 상승/하강에 따라 일정한 듀티비를 가진 펄스를 출력하는 멀티 바이브레이터로 구성함을 특징으로 한 모니터의 고압 안정화 회로.
KR1019930023889A 1993-11-11 1993-11-11 모니터의 고압 안정화 회로 KR970010381B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930023889A KR970010381B1 (ko) 1993-11-11 1993-11-11 모니터의 고압 안정화 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930023889A KR970010381B1 (ko) 1993-11-11 1993-11-11 모니터의 고압 안정화 회로

Publications (2)

Publication Number Publication Date
KR950016208A KR950016208A (ko) 1995-06-17
KR970010381B1 true KR970010381B1 (ko) 1997-06-25

Family

ID=19367793

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930023889A KR970010381B1 (ko) 1993-11-11 1993-11-11 모니터의 고압 안정화 회로

Country Status (1)

Country Link
KR (1) KR970010381B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990010293A (ko) * 1997-07-16 1999-02-18 윤종용 액정 표시 장치의 구동 방법

Also Published As

Publication number Publication date
KR950016208A (ko) 1995-06-17

Similar Documents

Publication Publication Date Title
JPH0631923B2 (ja) 映像信号表示システム用偏向回路
KR910019394A (ko) 비데오 디스플레이용 래스터 사이즈 조절 장치
JPS5824067B2 (ja) 偏向回路用電源電圧安定化回路
US4939429A (en) High voltage regulator circuit for picture tube
KR0149670B1 (ko) 고전압 발생 회로
US4733141A (en) Horizontal output circuit for correcting pin cushion distortion of a raster
KR970010381B1 (ko) 모니터의 고압 안정화 회로
KR100202313B1 (ko) 고압 안정화 회로
US4645990A (en) High voltage control circuit for video display apparatus
JP2561068B2 (ja) 偏向装置
US6456020B1 (en) Circuit for stabilizing a screen voltage of a video display apparatus
JP4565790B2 (ja) ダイナミックs補正
EP0530809A1 (en) Deflection current generating circuits
US5317495A (en) Stabilized high voltage power supply circuit
KR100202950B1 (ko) 모니터의 고압 피드백 안정화 회로
KR0136648Y1 (ko) 화면의 수평크기 보상회로
KR820001090B1 (ko) 텔레비젼 라스터폭 조정회로
KR960004979Y1 (ko) 음극 선관의 고압 안정화 회로
KR960006094Y1 (ko) 멀티스캔 편향용 전원 변환장치
KR970067524A (ko) 수평 편향 출력 회로
KR930000450Y1 (ko) 디스플레이 장치의 고압안정화회로
KR960009141Y1 (ko) 고압 안정화 회로
KR19990040085A (ko) 모니터의 고압 레귤레이션 회로
JPS62145971A (ja) 垂直偏向幅制御回路
KR900010299Y1 (ko) 고품위 컬러 crt용 고압출력 안정화회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20001228

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee