KR970008046A - 디지탈신호 변조부호기 및 복호기 - Google Patents

디지탈신호 변조부호기 및 복호기 Download PDF

Info

Publication number
KR970008046A
KR970008046A KR1019950021404A KR19950021404A KR970008046A KR 970008046 A KR970008046 A KR 970008046A KR 1019950021404 A KR1019950021404 A KR 1019950021404A KR 19950021404 A KR19950021404 A KR 19950021404A KR 970008046 A KR970008046 A KR 970008046A
Authority
KR
South Korea
Prior art keywords
modulation code
serial
output
control signal
outputting
Prior art date
Application number
KR1019950021404A
Other languages
English (en)
Other versions
KR0183722B1 (ko
Inventor
원용광
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950021404A priority Critical patent/KR0183722B1/ko
Priority to US08/684,213 priority patent/US5767798A/en
Publication of KR970008046A publication Critical patent/KR970008046A/ko
Application granted granted Critical
Publication of KR0183722B1 publication Critical patent/KR0183722B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M5/00Conversion of the form of the representation of individual digits
    • H03M5/02Conversion to or from representation by pulses
    • H03M5/04Conversion to or from representation by pulses the pulses having two levels
    • H03M5/14Code representation, e.g. transition, for a given bit cell depending on the information in one or more adjacent bit cells, e.g. delay modulation code, double density code
    • H03M5/145Conversion to or from block codes or representations thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

본 발명은 (2, 9) RLL 변조코드의 부호기 및 복호기에 관한 것으로서, 부호기는 직병렬 변환기, 제어기, 인버터, 제1 및 제2룩업테이블과 멀티플렉서로 구성되고, 복호기는 직병렬 변환기, 제어기, 인버터, 제1 및 제2룩업테이블, 제1멀티플렉서, 지연기, 선택기, 제2멀티플렉서와 병직렬 변환기로 구성된다. 따라서, (2, 9) RLL 변조코드를 부호화 및 복호화시 겹침복호를 이용하여 에러정정 능력을 부가함으로써 고밀도의 기록이 요구되는 광디스크나 자기테이프 및 HDD등에 적용할 수 있다.

Description

디지탈신호 변조부호기 및 복호기
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 의한 디지탈 신호 변조부호기의 일실시예에 따른 블럭도이다. 제4도는 본 발명에 의한 디지탈 신호 변조복호기의 일실시예에 따른 블럭도이다.

Claims (8)

  1. 부호어 시퀀스에서 1과 1사이에 최소 2개 이상의 0과 최대 9개 이하의 0을 갖는 (2, 9) RLL 변조코드를 부호화하기 위하여, 소정의 제어신호에 따라 4비트 혹은 2비트의 직렬 데이타를 입력받아 병렬 데이타로 변환하고 쉬프트하여 출력하는 직병렬 변환기; 기본변조부호표를 저장하는 제1룩업테이블; 추가변조부호표를 저장하는 제2룩업테이블; 상기 직병렬 변환기에서 출력되는 병렬 데이타를 상기 기본변조부호표를 사용하여 부호화할 것인지, 상기 추가변조부호표를 사용하여 부호화할 것인지를 결정하기 위한 선택 제어신호를 출력하는 제어기; 및 상기 선택 제어신호에 따라 상기 기본변조부호표를 이용하여 부호화된 기본변조부호어와 상기 추가변조 부호표를 이용하여 부호화된 추가변조부호어 중 하나를 상기 선택 제어신호에 따라서 출력하는 멀티플렉서를 포함하는 것을 특징으로 하는 디지탈 신호 변조부호기.
  2. 제1항에 있어서, 상기 제1룩업테이블에 저장된 기본변조부호표는
    인 것을 특징으로 하는 디지탈 신호 변조부호기.
  3. 제1항에 있어서, 상기 제2룩업테이블에 저장된 추가변조부호표는
    인 것을 특징으로 하는 디지탈 신호 변조부호기.
  4. 제1항에 있어서, 상기 제어기에서 출력되는 선택 제어신호는, 상기 직병렬 변환기에서 출력되는 병렬데이타가 4비트인 경우, 이를 x0x1x2x3이라 하고, 상기 선택 제어신호를 cntl이라 하면, cntl=(여기서,연산은 논리곱 연산,연산은 논리합 연산을 의미한다)로 나타낼 수 있음을 특징으로 하는 디지탈신호 변조부신호기.
  5. 부호어 시퀸스에서 1과 1사이에 최소 2개 이상의 0과 최대 9개 이하의 0을 갖는 (2, 9)RLL 변조코드를 복호화하기 위하여, 부호화된 (2, 9)RLL 변조코드의 직렬 데이타를 입력하여 8 비트의 데이타로 변환하고 4 비트씩 쉬프트시키는 직병렬 변화기; 기본벽조복호표를 저장하며, 복호된 부호와 에러플래그를 출력하는 제1룩업테이블; 추가변조복호표를 저장하며, 복호된 부호화 에러플래그를 출력하는 제2룩업테이블; 상기 직병렬 변환기에서 출력되는 병렬 데이타를 상기 기본변조복호표를 사용하여 복호화할 것인지, 상기 추가변조복호표를 사용하여 복호화할 것인지를 결정하기위한 선택 제어신호를 출력하는 제어기; 상기 선택 제어신호에 따라 상기 기본변조복호표를 이용하여 부호화된 기본변조복호어와 상기 추가변조복호표를 이용하여 부호화된 추가변조복호어 중 하나를 상기 선택 제어신호에 따라서 출력하는 제1멀티플렉서; 상기 제1멀티플렉서에서 출력되는 부호어를 1수신비트블럭만큼 지연시키는 지연기; 상기 지연기에서 지연된 다음 블럭의 복호어를 선택할 것인지, 현재블럭의 복호어를 선택할 것인지를 선택하기 위한 선택신호를 출력하는 선택기; 상기 선택기에서 출력되는 선택신호에 따라서, 상기 지연기에서 출력되는 부호어와 상기 제1멀티플렉서에서 출력되는 복호어중 하나를 출력하는 제2멀티플렉서; 및 상기 제2멀티플렉서에서 출력되는 복호어를 직렬 복호어로 변환하는 병직렬 변환기를 포함하는 것을 특징으로 하는 디지탈신호 변조복호기.
  6. 제5항에 있어서, 상기 복호기는 겹침복호를 사용하는 것을 특징으로 하는 디지탈신호 변조복호기.
  7. 제5항에 있어서, 상기 직병렬 변환기에서 출력되는 병렬데이타가 8비트인 경우, 수신비트블럭을, C0C1C2C3C4C5C6C7이라 하고, 상기 제어기의 입력을 수신비트블럭의 한 워드라 하고, 상기 제어기에서 출력되는 선택제어신호를 cntl이라 하면, cntl=(여기서,연산은 논리곱 연산을 의미한다)로 나타낼 수 있음을 특징으로 하는 디지탈신호 변조복호기.
  8. 제5항에 있어서, 상기 선택기에서 출력되는 선택신호는, 현재 블럭과 다음 블럭에서 복호된 부호어를 각각 rp, rn, 현재 블럭과 다음 블럭의 에러플래그를 각각 ep, en, rp과 rn의 비교결과를 Cpn이라 하면, 상기 선택신호를 sel이라 하면, sel=(여기서,연산은 논리곱 연산,연산은 논리합연산을 의미한다)로 나타낼 수 있음을 특징으로 하는 디지탈신호 변조복호기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950021404A 1995-07-20 1995-07-20 디지탈 신호 변조부호기 및 복호기 KR0183722B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019950021404A KR0183722B1 (ko) 1995-07-20 1995-07-20 디지탈 신호 변조부호기 및 복호기
US08/684,213 US5767798A (en) 1995-07-20 1996-07-19 Modulation code encoder and/or decoder

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950021404A KR0183722B1 (ko) 1995-07-20 1995-07-20 디지탈 신호 변조부호기 및 복호기

Publications (2)

Publication Number Publication Date
KR970008046A true KR970008046A (ko) 1997-02-24
KR0183722B1 KR0183722B1 (ko) 1999-04-15

Family

ID=19421063

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950021404A KR0183722B1 (ko) 1995-07-20 1995-07-20 디지탈 신호 변조부호기 및 복호기

Country Status (2)

Country Link
US (1) US5767798A (ko)
KR (1) KR0183722B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100350601B1 (ko) * 1997-11-26 2002-11-18 인터내셔널 비지네스 머신즈 코포레이션 광디스크의비트변환방법,복조방법및장치

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100223634B1 (ko) * 1997-01-15 1999-10-15 윤종용 고속 데이타 처리 및 전송을 위한 에러정정용 메모리를 구비하는 시스템 디코더 및 에러정정용 메모리 제어방법
KR100274213B1 (ko) * 1997-11-21 2000-12-15 윤종용 Rll(2,25)코드를 이용한 7/13 채널코딩 및 채널디코딩방법
US6456208B1 (en) * 2000-06-30 2002-09-24 Marvell International, Ltd. Technique to construct 32/33 and other RLL codes
KR100716956B1 (ko) * 2000-10-11 2007-05-10 삼성전자주식회사 데이터 변조 방법 및 그 검출 방법
EP1834410B1 (en) * 2005-01-06 2009-12-30 Infra-Com Ltd. Error detection and correction for baseband wireless system
US10366742B1 (en) 2018-02-07 2019-07-30 Micron Technology, Inc. Memory device parallelizer

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4413251A (en) * 1981-07-16 1983-11-01 International Business Machines Corporation Method and apparatus for generating a noiseless sliding block code for a (1,7) channel with rate 2/3
JPH07118657B2 (ja) * 1985-04-15 1995-12-18 三菱電機株式会社 2進デ−タ符号化及び復号化方式
US5486828A (en) * 1989-04-06 1996-01-23 Canon Kabushiki Kaisha Coding/decoding method and apparatus therefor
US5184215A (en) * 1991-11-26 1993-02-02 Niagara Mohawk Power Corporation Lightning detecting and recording system
TW219416B (ko) * 1992-03-10 1994-01-21 Sony Co Ltd
JPH0730431A (ja) * 1993-04-02 1995-01-31 Toshiba Corp データ変復調方式および変復調装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100350601B1 (ko) * 1997-11-26 2002-11-18 인터내셔널 비지네스 머신즈 코포레이션 광디스크의비트변환방법,복조방법및장치

Also Published As

Publication number Publication date
US5767798A (en) 1998-06-16
KR0183722B1 (ko) 1999-04-15

Similar Documents

Publication Publication Date Title
FI121357B (fi) Menetelmä informaatiosanojen konvertoimiseksi ja tallennusvälineen tuottamiseksi, laite laiteinformaation tallentamiseksi, signaali, tallennusväline ja dekoodauslaite
KR0165441B1 (ko) 디지털 데이터 채널 부호화 및 복호화방법과 그 장치
US6175318B1 (en) Device for encoding/decoding n-bit source words into corresponding m-bit channel words, and vice versa
US5703580A (en) Apparatus for encoding and decoding run length limited code data
KR970008046A (ko) 디지탈신호 변조부호기 및 복호기
JP4179638B2 (ja) デジタル情報信号の算術エンコーディング/デコーディング
KR100274213B1 (ko) Rll(2,25)코드를 이용한 7/13 채널코딩 및 채널디코딩방법
JP2002539706A (ja) 変換がパリティ反転であるようなnビット・ソースワードから対応するmビット・チャネルワードへのエンコーディング及びその逆を行うデコーディング
JP3848163B2 (ja) 情報をコーディングする装置及びその方法、そのコーディングされせた情報をデコーディングする装置及びその方法、記録媒体への変調信号の記録方法、記録媒体並びに変調信号の変換方法
JP2003536315A (ja) バイナリのソース信号のデータビットのストリームをバイナリのチャネル信号のデータビットのストリームに符号化するデバイス、メモリ手段、情報を記録するデバイス、記録担体、符号化するデバイス、および再生するデバイス
JP4095440B2 (ja) 情報の符号化のための装置及び方法、その符号化された情報を復号するための装置及び方法、変調信号及び記録媒体の製造方法
KR100669623B1 (ko) 디지털 데이터 변환방법
KR100470026B1 (ko) 정보를 코딩/디코딩하는 방법 및 장치
KR20010021659A (ko) 입력 정보신호의 인코딩
US5682154A (en) M=4 (1,2) runlength limited code for multi-level data
US5657014A (en) M=7 (3,7) runlength limited code for multi-level data
KR0185944B1 (ko) (1,7)변조코드를 이용하는 복호화방법 및 그 장치
US5748118A (en) M=7 (3,8) runlength limited code for multi-level data
KR100575638B1 (ko) 정보 코딩을 위한 장치 및 방법과, 그 코딩된 정보를디코딩하기 위한 장치 및 방법과, 변조 신호 및 기록 매체제조방법
GB2304260A (en) Apparatus for encoding and decoding for run length limited code data using two stages
KR100575658B1 (ko) 정보 코딩을 위한 장치 및 방법
US5659310A (en) M=5 (0,2) runlength limited code for multi-level data
KR100752880B1 (ko) 정보를 코딩/디코딩하는 방법 및 장치
JP2006129506A (ja) 情報の符号化のための装置及び方法、その符号化された情報を復号するための装置及び方法、変調信号及び記録媒体の製造方法
US5670956A (en) M=5 (3,7) runlength limited code for multi-level data

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20071129

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee