KR970006012B1 - 온라인 서비스 유실을 극소화 하기 위한 프로세서의 이중화 절체방법 - Google Patents

온라인 서비스 유실을 극소화 하기 위한 프로세서의 이중화 절체방법 Download PDF

Info

Publication number
KR970006012B1
KR970006012B1 KR1019940022405A KR19940022405A KR970006012B1 KR 970006012 B1 KR970006012 B1 KR 970006012B1 KR 1019940022405 A KR1019940022405 A KR 1019940022405A KR 19940022405 A KR19940022405 A KR 19940022405A KR 970006012 B1 KR970006012 B1 KR 970006012B1
Authority
KR
South Korea
Prior art keywords
processor
message
active
processors
switching
Prior art date
Application number
KR1019940022405A
Other languages
English (en)
Other versions
KR960011673A (ko
Inventor
변상구
Original Assignee
대우통신 주식회사
박성규
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 대우통신 주식회사, 박성규 filed Critical 대우통신 주식회사
Priority to KR1019940022405A priority Critical patent/KR970006012B1/ko
Publication of KR960011673A publication Critical patent/KR960011673A/ko
Application granted granted Critical
Publication of KR970006012B1 publication Critical patent/KR970006012B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/16Error detection or correction of the data by redundancy in hardware
    • G06F11/20Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements
    • G06F11/202Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements where processing functionality is redundant
    • G06F11/2023Failover techniques
    • G06F11/2028Failover techniques eliminating a faulty processor or activating a spare
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/16Error detection or correction of the data by redundancy in hardware
    • G06F11/20Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements
    • G06F11/202Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements where processing functionality is redundant
    • G06F11/2023Failover techniques
    • G06F11/2033Failover techniques switching over of hardware resources
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication
    • G06F15/173Interprocessor communication using an interconnection network, e.g. matrix, shuffle, pyramid, star, snowflake

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Hardware Redundancy (AREA)

Abstract

내용없음.

Description

온라인 서비스 유실을 극소화 하기 위한 프로세서의 이중화 절체방법
제1도는 본 발명에 따른 교환시스템에서 이중화 장치의 블록 구성도.
제2도는 본 발명에 따른 액티브 프로세서에서 절체제어시작을 타프로세서로 알리기 위한 제어 흐름도.
제3도는 본 발명의 스탠바이 프로세서가 액티브 프로세서로 절체되어 절체기능의 완료상태를 알려주기 위한 제어 흐름도.
제4도는 본 발명에 따른 절체시작 메세지와 절체완료 메세지를 수신처리하는 제어 흐름도.
제5도는 본 발명에 따른 절체기능 수행중 프로세서간 통신메세지를 일시 중단시키기 위한 제어 흐름도.
본 발명은 전자교환기에서 프로세서 이중화 방법에 관한 것으로, 특히 액티브 프로세서에 장애 발생시 스탠바이 프로세서로 절체하는 과정에서 프로세서간 통신 메세지가 유실되지 않고 이중화할 수 있도록 한 온라인 서비스 유실을 극소화하기 위한 프로세서의 이중화 절체방법에 관한 것이다.
일반적으로 전전자 교환기에서 이중화 절체기능은 프로세서가 하드웨어 또는 소프트웨어 장애에 의해서 온라인 서비스를 더이상 수행할 수 없다고 판단될 경우에 연속적으로 복구가 가능하도록 장애에 대한 상황을 스탠바이 프로세서에 알려주고 액티브 프로세서에서 수행하던 바로 다음부터 소프트웨어 작업을 정상적으로 처리함으로써, 온라인 서비스의 유실이 발생되지 않고 정상적인 복구를 하는 것이다.
이중화 절체기능은 크게 두가지로 구분되며, 첫번째로 액티브 프로세서에서 장애가 발생하여 스탠바이 프로세서에게 프로세서 진행상태 즉, 프로그램 카운트와 스택포인터값을 정상적으로 전달하여 온라인 서비스의 유실이 없이 정상적으로 작업을 처리하도록 하는 정상절체(Normal) 기능이 있고, 두 번째로 하드웨어의 심각한 장애에 의해서 스탠바이 프로세서의 프로그램 카운트와 스택포인터값조차도 전송할 수 없을 경우 수행하는 비정상절차(Abnormal)가 있다.
한편 전전자 교환기의 상위계 프로세서에서 액티브 프로세서에 심각한 장애가 있음이 확인되거나 필요에 의해서 액티브 스탠바이 위치를 바꾸고자 할 경우에는 운용자는 이중화 절체기능을 수행하도록 맨머신커맨드(Man Machine Command: 이하 MMC라 함)를 사용한다. 그런데 이러한 절체기능을 수행하는 과정에서 프로세서 제어용 통신보드의 내용이 모두 지워지고 다시 초기화됨으로 기존에 저자된 많은 프로세서간 통신메세지의 많은 량이 유실된다.
따라서 종래에 운용자의 요구에 의한 프로세서 정상절체 방식은 액티브 프로세서가 스탠바이 프로세서에게 프로그램 카운트와 스택포인터값을 전달하여 스탠바이 프로세서가 액티브 프로세서로 살아나도록 기능이 구현되어 있고, 절체과정에서는 타프로세서들이 절체상황을 알지 못하고 절체과정이 수행되고 있는 프로세서에게 송신할 프로세서간 통신용 메세지가 발생할 경우 곧바로 송신함으로 상당량의 메세지가 유실되어 온라인 서비스가 단절되는 현상이 발생하였다.
따라서 본 발명의 목적은 전전자 교환기에서 프로세서를 이중화하는 과정에서 일시적으로 온라인 서비스가 중단됨을 방지하는 온라인 서비스 유실을 극소화 하기 위한 프로세서의 이중화 절체방법을 제공함에 있다.
상기 목적을 달성하기 위한 본 발명은 운용자의 요구에 의해서 프로세서를 정상절체를 수행할 경우 타 프로세서들에게 자신의 프로세서가 절체상황임을 알려주고, 자신 프로세서에게 수신될 프로세서간 통신용 메세지를 타프로세서들이 송신하지 않고 저장하고 있다가 절체기능이 완료된 다음 절체완료 메세지를 수신하며, 그런 후 자신의 프로세서에게 프로세서간 통신 메세지를 전송해 줌으로서 절체기능 수행중에서 프러세서간 통신메세지가 전혀 수신되지 않으며, 미수신으로 인한 온라인 서비스의 유실을 방지한다.
이하 본 발명을 첨부한 도면을 첨부하여 상세히 설명한다.
제1도는 본 발명에 따른 교환시스템에서 이중화 장치의 블록구성도로서, 액티브 프로세서(100)와 스탠바이 프로세서(200)로 구성되어 있다.
상기 액티브 프로세서(100)와 스탠바이 프로세서(200)는 각종 기능을 전체적으로 제어하기 위한 주메인보드와, 프로세서간 통신을 담당하는 프로세서간 통신용 보드와, 프로세서 이중화 기능을 담당하는 이중화 보드로 각각 구성되어 있다.
상기 액티브 프로세서(100)의 주메인보드(101)와 상기 스탠바이 프로세서(200)의 주메인보드(201)는 프로세서 자체의 상태를 주고 받는 S채널로 연결되어 있고, 액티브 프로세서(100)의 이중화 보드(103)와 스탠바이 프로세서(200)의 이중화 보드(203)는 데이타의 동일성 유지를 위해 사용되는 D채널과 프로세서 통신용 보드간의 상태를 주고 받는 C채널로 연결되어 있으며, 액티브 프로세서(100)의 프로세서 통신용 보드(102)와 스탠바이 프로세서(200)의 프로세서 통신용 보드(202)는 통신 데이타를 송수신하는 데이타 버스로 연결되어 있다.
제2도는 본 발명에 따른 액티브 프로세서에서 절체제어 시작을 타프로세서로 알리기 위한 제어 흐름도이고, 제3도는 본 발명의 스탠바이 프로세서가 액티브 프로세서로 절체되어 절체기능의 완료상태를 알려주기 위한 제어 흐름도이며, 제4도는 본 발명에 따른 절체시작 메세지와 절체완료 메세지를 수신 처리하는 제어 흐름도이고, 제5도는 본 발명에 따른 절체기능 수행중 프로세서간 통신 메세지를 일시 중단시키기 위한 제어흐름도로서, 특정 프로세서로부터 절체기능의 시작됨을 메세지로 수신받고 자신의 프로세서에서 특정 프로세서로 전송해야할 프로세서간 통신용 메세지가 발생했을 경우 해당 프로세서를 일시 중단시킨다.
상술한 제1-제5도를 참조하여 본 발명의 바람직한 일 실시예를 상세히 설명한다.
먼저 22단계에서 액티브 프로세서(100)의 주메인보드에서는 제일 먼저 프로세서의 상태 즉, 액티브 프로세서와 스탠바이 프로세서가 모두 정상인가 확인하여 양쪽 모든 프로세서가 정상이 아니면 23단계로 진행하여 상기 기능을 수행하지 못하므로 에러값을 리턴하여 운용자로 하여금 기능을 수행하지 못하는 원인을 출력시킨다. 그러나 상기 22단계에서 양쪽 프로세서가 모두 정상이면 24단계로 진행하여 시스템에 실장된 모든 프로세서에게 현재 자신의 프로세서가 절체기능의 시작상황을 알려주는 메세지를 송신한다. 그리고 25단계에서 상기 메세지가 정상적으로 송신되었는지를 확인하여 정상적으로 송신되었으면 26단계로 진행하여 프로세서 통신용 보드에 수신된 프로세서간 통신 메세지를 주메인보드(100)가 메모리에 적재할 수 있도록 일정시간을 기다린 다음 절체기능을 수행하고, 정상적으로 송신이 되지 않았으면 24단계로 되돌아가 재차 전송을 시도한다.
일단 액티브 프로세서(100)가 절체기능을 수행하면 액티브 프로세서(100)에서 기존에 사용되던 프로세서간 통신보드 및 이중화 보드를 리세트 시켜서 초기화를 수행하도록 하며, 신속한 절체과정을 수행하도록 이중화 상태 관리를 수행하고 바로 프로그램 카운트와 스택 포인터값을 이중화 보드를 통해 이중화 관련 정보를 스탠바이 프로세서(200)로 전달한다. 그러면 스탠바이 프로세서(200)는 프로세서 통신용 보드로 자신이 액티브로 변환되었을때 신속하게 복구가 될 수 있도록 완벽한 초기화 과정을 요구한다. 그리고 초길화가 완료되면 액티브 프로세서(100)의 주메인보드에서는 정상적으로 프로세서 통신용 보드가 초기화가 수행되었는지 확인하여 스탠바이로서 기능을 수행하게 된다. 이때 프로세서 통신용 보드가 정상적으로 초기화가 이루어지지 않으면 계속해서 완벽한 초기화 요구를 한다.
상기와 같이 액티브 프로세서(100)에서 초기화를 시킨 후 스탠바이 프로세서(200)가 제3도와 같은 동작을 수행하여 액티브 프로세서로 절체되는데, 그 동작을 살펴보면, 절체기능시작과 동시에 이중화 보드의 여러 가지 채널(C채널,D채널)을 이용하여 절체상황임이 스탠바이 프로세서(200)의 주메인보드로 전달된다. 이때, 32단계에서 스탠바이 프로세서(200)의 주메인보드에서는 액티브 프로그램(100)로부터 기록을 위한 프로세서 카운트와 스택 포인터값이 수신되었는가 검사하여 프로그램 카운트와 스택포인터값이 수신되었으면 스탠바이 프로세서(200)가 액티브 프로세서의 기능 수행을 위한 준비기능이 수행한다. 그리고 34단계에서 스탠바이 프로세서는 마지막으로 자신의 프로세서가 정상적으로 살아났음을 시스템 내부 모든 프로세서에게 전송하고 35단계로 진행한다. 상기 35단계에서 스탠바이 프로세서는 상기 메세지가 내부 모든 프로세서로 정상적으로 전송되었는지 확인을 한다음 정상이면 36단계로 진행하여 액티브 본래의 기능을 수행한다. 그러나 상기 35단계에서 내부 모든 프로세서로 메세지가 정상적으로 전송되지 않았으면 34단계로 돌아가 계속해서 내부 모든 프로세서로 메세지를 전송한다.
상기와 같이 절체기능을 수행할 시 절체기능을 수행하지 않는 타프로세서들이 메세지를 수신받아 처리하는 동작을 제4도를 참조하여 설명한다. 먼저, 단계 41에서 절체기능을 수행하지 않은 타프로세서들이 프로세서간 통신용 보드를 통해서 메세지를 접수받으면, 메세지가 이중화 절체 시작신호(DOWN)인가를 42단계에서 검사하여 이중화 절체시작신호이면 43단계로 진행한다. 상기 43단계에서는 절체기능을 수행하고 있음을 나타내는 플래그(Ener-flag)를 세트시키고, 시스템 내부에 프로세서 절체기능을 수행하는 프로세서의 어드레스(Dest-pror)를 저장하고 타이머를 구동시키고 44단계로 진행한다. 상기 44단계에서는 상기 구동시킨 타이머가 정상적으로 등록되었는가 검사하여 정상적으로 등록되지 않았으면 상기 43단계로 돌아가 타이머를 정상적으로 등록하도록 계속 반복적으로 수행하고, 타이머가 정상적으로 등록되어 있으면, 프로그램을 종료한다.
이와같이 절체기능 시작 메세지가 도착하면 필요한 플래그를 세팅해 놓고 타이머를 구동시킨 후 종료과정을 수행한다. 한편, 프로세서간 통신용 보드에서 수시된 메세지가 이중화 절체완료 메세지이면 45단계를 수행하고 아니면 USER PROCESS가 수행하도록 46단계로 진행한다. 45단계에서는 이중화 기능절체 완료신호가 수신되었는가 검사하는데, 이중화 절체완료신호가 일정시간 이상 도착되지 않으면 기존에 등록된 타이머가 타임 아웃되므로 46단계로 진행하여 절체기능완료 메세지가 도착된 것처럼 정상기능을 수행한다. 그러나 절체기능 시작 메세지가 수신되어 특정 프로세서로 송신되는 프로세서간 통신 메세지 송신이 요구될 때마다 해당 프로세서를 서스펜드 시키고 기다리고 있다가 상기 45단계에서 절체기능 완료 메세지가 도착되면 47단계에서 기존에 등록된 타이머를 해제시키고 48단계로 진행한다. 상기 48단계에서는 절체기능을 수행하고 있음을 나타내는 플래그(Ener-flag)를 리세트하며, 절체기능을 수행하는 프로세서의 어드레스(Dest-pror)를 클리하고 49단계로 진행한다. 상기 49단계에서는 지금까지 수행이 보류된 프로세서들을 연속해서 수행을 시킨다.
제5도에서 특정 프로세서로부터 절체기능의 시작됨을 메세지로 수신받고 자신의 프로세서에서 특정 프로세서로 전송해야할 프로세서간 통신용 메세지가 발생했을 경우 51단계에서는 절체기능을 수행하고 있음을 나타내는 플래그(Ener-flag)가 세트되어 있고 현재 전송하려는 메세지가 절체중인가 검사하여 현재 전송하려는 메세지가 절체중이 아니면 52단계에서 메세지를 전송하고, 현재 전송하려는 메세지가 절체중이면 53단계로 진행한다. 상기 53단계에서는 해당 프로세서를 일시 중단시킨다.
상술한 바와같이 운용자의 요구에 의해서 프로세서를 정상절체를 수행할 경우 타프로세서들에게 자신의 프로세서가 절체 상황임을 알려주어 자신 프로세서에게 수신될 프로세서간 통신용 메세지를 타프로세서들이 송신하지 않고 저장하고 있다가 절체기능이 완료된 다음 절체 완료 메세지를 수신하고, 그런 후 자신의 프로세서에게 프로세서간 통신 메세지를 전송해 줌으로서 절체 기능 수행중에서 프로세서간 통신 메세지가 전혀 수신되지 않도록 하여, 미수신으로 인한 온라인 서비스의 유실을 방지할 수 있는 이점이 있다.

Claims (2)

  1. 액티브 프로세서와 스탠바이 프로세서를 구비한 전전자교환 시스템의 이중화 절체방법에 있어서, 운용자의 요구에 의해서 프로세서의 절체를 수행할시 상기 액티브 프로세에서 타 프로세서들로 자산의 프로세서가 절체 상황임을 알려주고, 절체중인 프로세서로 수신될 프로세서간 통신용 메세지를 타프로세서들이 송신하지 않고 저장하며, 상기 스탠바이 프로세서를 액티브 프로세서로 절체한 후 상기 절체된 액티브 프로세서로 프로세서간 통신 메세지를 전송해 줌으로서 절체 기능 수행중에 프로세서간 통신 메세지가 수신되지 않도록 함을 특징으로 하는 프로세서 이중화 절체방법.
  2. 액티브 프로세서와 스탠바이 프로세서를 구비한 전전자교환 시스템의 이중화 절체방법에 있어서, 운용자의 요구에 의해 프로세서 절체를 수행할시 상기 액티브 프로세서에서 내부 모든 프로세서로 절체기능 시작 메세지를 전송하는 과정과, 상기 절체기능 시작 메세지를 전송한 후 절체기능 시작 메세지가 정상적으로 전송되었을시 프로세서간 통신 메세지를 저정하는 과정과, 상기 전송된 절체기능 시작 메세지를 수신하여 상기 절체중인 프로세서로 메세지를 전송하지 못하도록 해당 프로세서를 일시 중단시키는 과정과, 상기 프로세서를 절체한 후 절체기능이 완료되었음을 알리는 메세지를 전송하는 과정과, 상기 절체기능 완료메세지를 수신하여 제반 데이타를 초기화하고 일시 중단된 프로세서들이 메세지를 전송할 수 있도록 연속해서 수행시키는 과정으로 이루어짐을 특징으로 하는 프로세서의 이중화 절체방법.
KR1019940022405A 1994-09-07 1994-09-07 온라인 서비스 유실을 극소화 하기 위한 프로세서의 이중화 절체방법 KR970006012B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940022405A KR970006012B1 (ko) 1994-09-07 1994-09-07 온라인 서비스 유실을 극소화 하기 위한 프로세서의 이중화 절체방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940022405A KR970006012B1 (ko) 1994-09-07 1994-09-07 온라인 서비스 유실을 극소화 하기 위한 프로세서의 이중화 절체방법

Publications (2)

Publication Number Publication Date
KR960011673A KR960011673A (ko) 1996-04-20
KR970006012B1 true KR970006012B1 (ko) 1997-04-23

Family

ID=19392145

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940022405A KR970006012B1 (ko) 1994-09-07 1994-09-07 온라인 서비스 유실을 극소화 하기 위한 프로세서의 이중화 절체방법

Country Status (1)

Country Link
KR (1) KR970006012B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100455872B1 (ko) * 2001-06-09 2004-11-09 유티스타콤코리아 유한회사 무선통신시스템에서 실시간 결함 허용을 위한 이중화 방법
KR20040035539A (ko) * 2002-10-22 2004-04-29 서희동 자화퇴비의 제조방법
KR100480181B1 (ko) * 2002-10-29 2005-03-31 서희동 자화비료의 제조방법

Also Published As

Publication number Publication date
KR960011673A (ko) 1996-04-20

Similar Documents

Publication Publication Date Title
US4700292A (en) Interface circuit arrangement for transferring data from a master processor to a slave processor
EP0097674B1 (en) Interface processor unit
EP0083422B1 (en) Cross checking among service processors in a multi-processor system
US5410650A (en) Message control system for data communication system
EP0308485A1 (en) Terminal device session management protocol
US5600808A (en) Processing method by which continuous operation of communication control program is obtained
US5727151A (en) Message control system specifying message storage buffer for data communication system with general purpose and arbitrary form buffers
JPS6115263A (ja) 処理装置間指令転送制御方式
KR970006012B1 (ko) 온라인 서비스 유실을 극소화 하기 위한 프로세서의 이중화 절체방법
WO1999026138A1 (fr) Procede de permutation dans un systeme multiplex
KR20030048503A (ko) 이중화 서버 구조의 데이터 동기화를 위한 통신 시스템 및방법
KR100494522B1 (ko) 이중화 시스템 및 그 시스템에서의 이중화 절체 방법과,그 방법을 실현하는 프로그램을 저장한 컴퓨터 판독가능기록매체
JPS6027256A (ja) パケツト交換機の切替方式
JP2776442B2 (ja) 複合コンピュータシステム
KR100303344B1 (ko) 시스템이중화를위한프로토콜및시스템절체우선순위관리방법
JP2002373084A (ja) 二重化システムの状態交換・障害検出兼用方法
JPH05257673A (ja) ファイル更新時の旧ファイル保存方法
KR100426841B1 (ko) 프로세서간의 이중화 절체 방법
KR930007464B1 (ko) 이중화된 프로세서의 이중화 절체방법
KR20000037618A (ko) 분산 데이터베이스 관리시스템에서의 중복 데이터 일치성 제어방법
JP3411309B2 (ja) マルチキャスト通信システム
JPS634210B2 (ko)
WO1992005489A1 (en) Method of nonsynchronous access to shared memory
JPH0463422B2 (ko)
JP2645134B2 (ja) 復旧信号リンクへのメッセージ送出制御方式

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee