KR970004893A - 동영상 압축부호화시 움직임 보상을 위한 시작 및 끝주소 발생회로 - Google Patents

동영상 압축부호화시 움직임 보상을 위한 시작 및 끝주소 발생회로 Download PDF

Info

Publication number
KR970004893A
KR970004893A KR1019950016282A KR19950016282A KR970004893A KR 970004893 A KR970004893 A KR 970004893A KR 1019950016282 A KR1019950016282 A KR 1019950016282A KR 19950016282 A KR19950016282 A KR 19950016282A KR 970004893 A KR970004893 A KR 970004893A
Authority
KR
South Korea
Prior art keywords
address
motion compensation
operation value
value
obtaining
Prior art date
Application number
KR1019950016282A
Other languages
English (en)
Other versions
KR0183155B1 (ko
Inventor
김의규
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950016282A priority Critical patent/KR0183155B1/ko
Priority to GB9608613A priority patent/GB2302469B/en
Priority to CN96100573A priority patent/CN1083217C/zh
Priority to US08/640,123 priority patent/US5694178A/en
Publication of KR970004893A publication Critical patent/KR970004893A/ko
Application granted granted Critical
Publication of KR0183155B1 publication Critical patent/KR0183155B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/42Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation
    • H04N19/43Hardware specially adapted for motion estimation or compensation
    • H04N19/433Hardware specially adapted for motion estimation or compensation characterised by techniques for memory access
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • H03K19/1733Controllable logic circuits
    • H03K19/1737Controllable logic circuits using multiplexers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/17Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object
    • H04N19/176Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object the region being a block, e.g. a macroblock
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/50Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding
    • H04N19/503Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding involving temporal prediction
    • H04N19/51Motion estimation or motion compensation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/50Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding
    • H04N19/503Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding involving temporal prediction
    • H04N19/51Motion estimation or motion compensation
    • H04N19/513Processing of motion vectors

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

1. 청구범위에 기재된 발명이 속한 기술분야
동영상처리시스템의 움직임 보상회로에 관한 것이다.
2. 발명이 해결하려고 하는 기술적 고제
MPEG(Moving Picture Expert Group) 에서 사용되는 매크로 블럭(macroblock)단위의 움직임 보상데이타를 메모리에서 읽어 오는 데에 필요한 주소를 계산하여 발생시키기 위함.
3. 발명의 해결방법의 요지
움직임 보상을 이용한 영상신호 복원회로에 있어서, 각 영상의 시작주소를 저장하고 소정의 제어를 받아 이를 선택적으로 출력하기 위한 인덱스수단과, 상기 인덱스 수단에서 출력된 시작주소와 현재 처리할 매크로 블럭의 주소를 가산하여 가주소를 출력하기 위한 수단과, 움직임 보상 벡터로부터 주소변위량을 계산하기 위한 주소계산수단과, 상기 가주소와 상기 주소변위량을 합산하여 시작 혹은 끝주소를 발생하기 위한 주소발생수단으로 구성됨을 특징으로 한다.
4. 발명의 중요한 용도
엠피이지1. 엠피이지2의 움직임 보상을 이용하는 디지탈 위성통신시스템이나 고화질 텔레비젼 및 여러가지 영상기기에서 움직임 보상을 위한 시작 및 끝주소를 용이하게 발생시키기 위해 활용할 수 있다.

Description

동영상 압축부호화시 움직임 보상을 위한 시작 및 끝주소 발생회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명에 따른 동영상 압축부호화시 움직임 보상을 위한 시작 및 끝주소 발생회로의 개략적인 구성도.

Claims (2)

  1. 움직임 보상을 이용한 영상신호 복원회로에 있어서, 각 영상의 시작주소를 저장하고 소정의 제어를 받아 이를 선택적으로 출력하기 위한 인덱스수단과, 상기 인덱스 수단에서 출력된 시작주소와 현재 처리할 매크로블럭의 주소를 가산하여 가주소를 출력하기 위한 수단과,움직임 보상 벡터로 부터 주소 변위량을 계산하기 위한 주소계산수단과, 상기 가주소와 상기 주소 변위량을 합산하여 시작 혹은 끝주소를 발생하기 위한 주족발생수단으로 구성됨을 특징으로 하는 회로.
  2. 제1항에 있어서, 시작주소 발생수단이, 제1움직임벡터를 16으로 나누 몫에 작은 쪽으로 가장 근접하는 정수를 제1연산치로서 구하기 위한 제1연산수단과, 상기 제연산치와 45를 곱하여 제2연산치를 구하기 위한 제2연산수단과, 상기 제1움직임벡터의 최하위 4비트에 최상위비트로서 0을 부가한 후 2를 곱하여 제3연산치를 구하기 위한 제3연산수단과, 제2움직임벡터를 16으로 나눈 몫에 작은 쪽으로 가장 근접하는 정수를 제4연산치로서 구하기 위한 제4연산부와, 상기 제2연산치와 상기 제4연산치를 합하여 제5연산치를 구하기 위한 제5연산부와, 상기 제2움직임벡터의 최하위 4비트에 최상위비트로서 0을 부가한 후 8로 나누 몫을 제6연산치로서 구하기 위한 제6연산수단과, 상기 제5연산치와 현재 매크로블럭의 주소를 합하여 시작주소의 최상위비트를 결정하고, 상기 제3연산치와 상기 제6연산치를 합하여 상기 시작주소의 최하위비트를 결정하기 위한 제7연산수단으로 구성됨을 특징으로 하는 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950016282A 1995-06-19 1995-06-19 동영상 압축부호화시 움직임 보상을 위한 시작 및 끝주소 발생회로 KR0183155B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1019950016282A KR0183155B1 (ko) 1995-06-19 1995-06-19 동영상 압축부호화시 움직임 보상을 위한 시작 및 끝주소 발생회로
GB9608613A GB2302469B (en) 1995-06-19 1996-04-24 Start and end address generating circuit for motion compensation during moving picture compression coding
CN96100573A CN1083217C (zh) 1995-06-19 1996-04-30 用运动补偿复原图像信号的电路
US08/640,123 US5694178A (en) 1995-06-19 1996-04-30 Start and end address generating circuit for performing motion compensation during moving picture compression coding

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950016282A KR0183155B1 (ko) 1995-06-19 1995-06-19 동영상 압축부호화시 움직임 보상을 위한 시작 및 끝주소 발생회로

Publications (2)

Publication Number Publication Date
KR970004893A true KR970004893A (ko) 1997-01-29
KR0183155B1 KR0183155B1 (ko) 1999-05-01

Family

ID=19417500

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950016282A KR0183155B1 (ko) 1995-06-19 1995-06-19 동영상 압축부호화시 움직임 보상을 위한 시작 및 끝주소 발생회로

Country Status (4)

Country Link
US (1) US5694178A (ko)
KR (1) KR0183155B1 (ko)
CN (1) CN1083217C (ko)
GB (1) GB2302469B (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6976149B1 (en) * 2001-02-22 2005-12-13 Cisco Technology, Inc. Mapping technique for computing addresses in a memory of an intermediate network node
CN100442851C (zh) * 2004-10-28 2008-12-10 扬智科技股份有限公司 一种图像处理的运动补偿的参考地址计算装置及方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60158786A (ja) * 1984-01-30 1985-08-20 Kokusai Denshin Denwa Co Ltd <Kdd> 画像動き量検出方式
JPS61200789A (ja) * 1985-03-04 1986-09-05 Kokusai Denshin Denwa Co Ltd <Kdd> 画面上の物体の動きベクトル検出方式
DE3835368A1 (de) * 1988-10-18 1990-04-19 Bosch Gmbh Robert Schaltungsanordnung zum auslesen von daten aus einem bildspeicher
JP3038878B2 (ja) * 1990-10-25 2000-05-08 ソニー株式会社 特殊効果装置
US5253053A (en) * 1990-12-31 1993-10-12 Apple Computer, Inc. Variable length decoding using lookup tables
JPH0620034A (ja) * 1992-07-02 1994-01-28 Nec Corp 画像処理用アドレス生成回路
US5469228A (en) * 1992-12-31 1995-11-21 Hyundai Electronics Industries Co., Ltd. Memory address and display control apparatus for high definition television
JP3341926B2 (ja) * 1993-04-17 2002-11-05 ソニー株式会社 画像変換装置
US5475754A (en) * 1994-04-22 1995-12-12 Thomson Consumer Electronics, Inc. Packet video signal inverse transport processor memory address circuitry
KR970010091B1 (en) * 1994-06-13 1997-06-21 Lg Electronics Inc Address generating apparatus for image moving compensation

Also Published As

Publication number Publication date
CN1139358A (zh) 1997-01-01
GB2302469B (en) 1997-05-28
GB9608613D0 (en) 1996-07-03
CN1083217C (zh) 2002-04-17
KR0183155B1 (ko) 1999-05-01
GB2302469A (en) 1997-01-15
US5694178A (en) 1997-12-02

Similar Documents

Publication Publication Date Title
JPH11113004A (ja) 動きベクトルの可変長符号化方法及び装置
KR100215451B1 (ko) 임의형태 물체를 포함한 동화상의 부호화 및 복호화시스템
US20070146380A1 (en) Differential encoding using a 3d graphics processor
KR880001165A (ko) 1차원 코사인 변환 계산 장치
JP5141633B2 (ja) 画像処理方法及びそれを用いた画像情報符号化装置
KR19980041755A (ko) 컴퓨터 그래픽스에서 텍스쳐 맵핑을 위한 상세 레벨의 결정 방법 및 회로
JP4113098B2 (ja) ラスタスキャン順序の画像データとブロックスキャン順序の画像データとの間の変換のための画像処理装置及び方法
KR970004884A (ko) 움직임 추정 방법 및 추정 장치
JP4590335B2 (ja) 画像処理装置及び画像処理方法
KR970004893A (ko) 동영상 압축부호화시 움직임 보상을 위한 시작 및 끝주소 발생회로
JPH0287089A (ja) 画像のコントラスト像を測定する装置
EP0808069A2 (en) A Quantizer for video signal encoding system
EP0928112A1 (en) Image mapping device and method, and image generating device and method
Erol et al. Implementation of a fast H. 263+ encoder/decoder
JP3911784B2 (ja) 画像圧縮装置及び画像圧縮方法
JPH0951536A (ja) 動きベクトル検出方法と装置
KR100232490B1 (ko) 이산 코사인 변환 계수의 지그재그 스캔을 위한 판독 어드레스 발생장치
KR0151451B1 (ko) 움직임 벡터 복호화기
KR970014396A (ko) 영상 부호기에서의 움직임 추정 장치
KR970000605B1 (ko) 반 화소 단위의 영상 움직임 보상 장치
JP2002520958A (ja) 動きベクトル処理方法
KR20000008897A (ko) 테이블 룩업 벡터 양자화를 이용한 블록 정합 움직임 추정 장치및 그 방법
KR970009402A (ko) 휘도데이타의 움직임 보상을 위한 참조 움직임 벡터 및 참조 어드레스 생성회로
KR940010790A (ko) 지그재그 스캐닝 주소 발생 방법
KR970019648A (ko) 반화소 단위 움직임 추정방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081127

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee