KR960706731A - 폴트 허용 디지탈 전송 시스템(Fault tolerant digital transmission system) - Google Patents

폴트 허용 디지탈 전송 시스템(Fault tolerant digital transmission system)

Info

Publication number
KR960706731A
KR960706731A KR1019960703030A KR19960703030A KR960706731A KR 960706731 A KR960706731 A KR 960706731A KR 1019960703030 A KR1019960703030 A KR 1019960703030A KR 19960703030 A KR19960703030 A KR 19960703030A KR 960706731 A KR960706731 A KR 960706731A
Authority
KR
South Korea
Prior art keywords
voltage
detector
digital
deriving
source
Prior art date
Application number
KR1019960703030A
Other languages
English (en)
Other versions
KR100396415B1 (ko
Inventor
보에젠 헨드릭
아이스엘레 하랄트
Original Assignee
요트.게.아. 롤페즈
필립스 일렉트로닉스 엔. 브이.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 요트.게.아. 롤페즈, 필립스 일렉트로닉스 엔. 브이. filed Critical 요트.게.아. 롤페즈
Publication of KR960706731A publication Critical patent/KR960706731A/ko
Application granted granted Critical
Publication of KR100396415B1 publication Critical patent/KR100396415B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0272Arrangements for coupling to multiple lines, e.g. for differential transmission
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/028Arrangements specific to the transmitter end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0292Arrangements specific to the receiver end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/08Modifications for reducing interference; Modifications for reducing effects due to line faults ; Receiver end arrangements for detecting or overcoming line faults

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Dc Digital Transmission (AREA)
  • Arrangements For Transmission Of Measured Signals (AREA)

Abstract

전송 시스템에서, 송신기(12)는 두개의 와이어(1, 2)를 구비한 전송 라인을 통해 수신기(13)에 접속된다. 상기 송신기(12)는 상기 와이어들 상에서 역상인 기준 전압에 대한 두개의 전압을 발생시킨다. 상기 두 와이어(1, 2) 사이에 단락 회로가 존재하는 경우 전송 시스템을 동작시키기 위해, 상이한 단락 회로 전류를 갖는 소스들에 의해 상기 두 전압이 발생된다.

Description

폴트 허용 디지탈 전송 시스템(Fault tolerant digital transmission system)
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명이 사용될 수 있는 전송 시스템이고, 제2도는 본 발명에 따른 전송 시스템에 사용되는 송수신기의 실시예이며, 제3도는 제2도에 따른 송수신기의 송신기(12)의 다른 실시예이다.

Claims (10)

  1. 디지탈 심볼에 응답하여 전송 라인의 제1와이어상의 기준 전압에 대한 제1전압을 발생시키는 제1소스, 상기 전송 라인의 제1와이어상의 기준 전압에 대한 제2전압으로, 상기 제1전압에 대해 역상을 갖는 상기 제2전압을 발생시키는 제2소스를 갖는 송신기와, 상기 전송 라인에 접속되어 상기 제1와이어와 제2와이어 사이의 전압차로부터 디지탈 심볼을 유도해내는 검출기를 갖는 적어도 하나의 수신기를 구비한 디지탈 전송 시스템에 있어서, 상기 제1소스 및 제2소스가 상이한 단락 회로 전류를 가지며, 상기 수신기가 상기 제1와이어와 기준 전압 사이의 전압으로부터 디지탈 심볼을 유도해내는 적어도 하나의 부가적인 검출기를 구비한 것을 특징으로 하는 디지탈 전송 시스템.
  2. 제1항에 있어서, 상기 수신기는 상기 제1와이어와 기준 전압 사이의 전압으로부터 디지탈 심볼을 유도해내기 위한 다른 부가적인 검출기를 구비하는 것을 특징으로 하는 디지탈 전송 시스템.
  3. 제1항에 있어서, 상기 수신기는 상기 검출기 및 부가적인 검출기에 의해 유도된 심볼들로부터 상기 제1와이어와 제2와이어 사이의 단락 회로를 나타내는 신호를 유도해내는 수단을 구비하는 것을 특징으로 하는 디지탈 전송 시스템.
  4. 제2항에 있어서, 상기 수신기는 상기 검출기, 상기 부가적인 검출기 및 상기 다른 부가적인 검출기에 의해 유도된 심볼들로부터 제1와이어 또는 제1와이어의 인터럽션을 나타내는 신호를 유도해내는 수단을 구비하는 것을 특징으로 하는 디지탈 전송 시스템.
  5. 디지탈 심볼에 응답하여 제1단자상의 기준 전압에 대한 제1전압을 발생시키는 제1소스와, 제2단자상의 기준 전압에 대한 제2전압으로서 상기 제1전압에 대해 역상인 상기 제2전압을 발생시키는 제2소스를 구비한 송신기에 있어서, 상기 제1소스 및 제2소스는 상이한 단락 회로 전류를 갖는 것을 특징으로 하는 송신기.
  6. 두개의 단자 사이의 전압차로부터 디지탈 심볼을 유도해내는 검출기를 구비한 전송 시스템용 수신기에 있어서, 상기 수신기는 제1단자와 기준 전압 사이의 전압으로부터 디지탈 심볼들을 유도해내는 적어도 하나의 부가적인 검출기와, 상기 검출기와 상기 부가적인 검출기에 의해 유도된 심볼들로부터 제1단자와 제2단자 사이의 단락 회로를 나타내는 신호를 유도해내는 수단을 구비하는 것을 특징으로 하는 전송 시스템용 수신기.
  7. 제6항에 있어서, 상기 수신기는 제2단자와 기준 전압 사이의 전압으로부터 디지탈 심볼들을 유도해내는 다른 부가적인 검출기와, 상기 검출기, 상기 부가적인 검출기, 및 상기 다른 부가적인 검출기에 의해 유도된 심볼들로부터 제1와이어 또는 제2와이어에서 신호가 존재하지 않음을 나타내는 신호를 유도해내는 수단을 구비는 것을 특징으로 하는 디지탈 전송 시스템용 수신기.
  8. 디지탈 심볼들에 응답하여 제1단자상의 기준 전압에 대한 제1전압을 발생시키는 제1소스, 제2단자상의 기준 전압에 대한 제2전압으로서 상기 제1전압에 대해 역상인 상기 제2전압을 발생시키는 제2소스, 및 상기 제1단자와 제2단자 사이의 전압차로부터 디지탈 심볼들을 유도해내는 검출기를 구비한 송수신기에 있어서, 상기 제1소스 및 제2소스는 상이한 단락 회로 전류를 가지며, 상기 송수신기기 제1와이어와 기준 전압 사이의 전압으로부터 디지탈 심볼을 유도해내는 적어도 하나의 부가적인 검출기를 구비하는 것을 특징으로 하는 송수신기.
  9. 제8항에 있어서, 상기 제1단자와 기준 전압 사이의 전압으로부터 디지탈 심볼들을 유도해내는 다른 부가적인 검출기를 구비하는 것을 특징으로 하는 송수신기.
  10. 제1항에 있어서, 송수신기가 상기 검출기 및 상기 부가적인 검출기에 의해 유도된 심볼들로부터 상기 제1 및 제2단자 사이의 단락 회로를 나타내는 신호를 유도해내는 수단을 구비하는 것을 특징으로 하는 디지탈 전송 시스템.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960703030A 1994-10-10 1995-10-03 폴트허용디지탈전송시스템 KR100396415B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP94202925.7 1994-10-10
EP94202925 1994-10-10

Publications (2)

Publication Number Publication Date
KR960706731A true KR960706731A (ko) 1996-12-09
KR100396415B1 KR100396415B1 (ko) 2003-11-28

Family

ID=8217267

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960703030A KR100396415B1 (ko) 1994-10-10 1995-10-03 폴트허용디지탈전송시스템

Country Status (5)

Country Link
US (1) US5898729A (ko)
EP (1) EP0733290A1 (ko)
JP (1) JPH09507362A (ko)
KR (1) KR100396415B1 (ko)
WO (1) WO1996011541A2 (ko)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6480548B1 (en) 1997-11-17 2002-11-12 Silicon Graphics, Inc. Spacial derivative bus encoder and decoder
US6226330B1 (en) 1998-07-16 2001-05-01 Silicon Graphics, Inc. Eigen-mode encoding of signals in a data group
DE19910016C2 (de) * 1999-03-08 2001-05-10 Siemens Ag Anordnung zur Erfassung von Impedanzstörstellen bei symmetrischen Datenübertragungsleitungen
US6775339B1 (en) 1999-08-27 2004-08-10 Silicon Graphics, Inc. Circuit design for high-speed digital communication
US7031420B1 (en) 1999-12-30 2006-04-18 Silicon Graphics, Inc. System and method for adaptively deskewing parallel data signals relative to a clock
US6417713B1 (en) 1999-12-30 2002-07-09 Silicon Graphics, Inc. Programmable differential delay circuit with fine delay adjustment
US6703908B1 (en) 2000-07-20 2004-03-09 Silicon Graphic, Inc. I/O impedance controller
US6839856B1 (en) 2000-07-20 2005-01-04 Silicon Graphics, Inc. Method and circuit for reliable data capture in the presence of bus-master changeovers
US7333516B1 (en) 2000-07-20 2008-02-19 Silicon Graphics, Inc. Interface for synchronous data transfer between domains clocked at different frequencies
US6831924B1 (en) 2000-07-20 2004-12-14 Silicon Graphics, Inc. Variable mode bi-directional and uni-directional computer communication system
US7248635B1 (en) 2000-07-20 2007-07-24 Silicon Graphics, Inc. Method and apparatus for communicating computer data from one point to another over a communications medium
US6779072B1 (en) 2000-07-20 2004-08-17 Silicon Graphics, Inc. Method and apparatus for accessing MMR registers distributed across a large asic
US6681293B1 (en) 2000-08-25 2004-01-20 Silicon Graphics, Inc. Method and cache-coherence system allowing purging of mid-level cache entries without purging lower-level cache entries
US7327167B2 (en) * 2005-04-28 2008-02-05 Silicon Graphics, Inc. Anticipatory programmable interface pre-driver
US8901971B1 (en) * 2013-10-14 2014-12-02 The Boeing Company Systems and methods for providing differential line drivers

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3276516D1 (en) * 1982-12-28 1987-07-09 Ibm Method and device for transmitting information bits from one microchip to another
US4561094A (en) * 1983-06-29 1985-12-24 International Business Machines Corporation Interface checking apparatus
JP2516906B2 (ja) * 1985-09-20 1996-07-24 カシオ計算機株式会社 デ−タ伝送装置
US4782300A (en) * 1986-03-03 1988-11-01 International Business Machines Corporation Differential transceiver with line integrity detection
US4792950A (en) * 1987-06-17 1988-12-20 Ford Motor Company Multiplex wiring system
US5050187A (en) * 1988-04-12 1991-09-17 The Furukawa Electric Co., Ltd. Communication system equipped with an AC coupling receiver circuit
JPH0341842A (ja) * 1989-07-10 1991-02-22 Furukawa Electric Co Ltd:The 伝送システム
DE3926885A1 (de) * 1989-08-16 1991-02-21 Philips Patentverwaltung Datenuebertragungsanordnung
US5317597A (en) * 1989-08-16 1994-05-31 U.S. Philips Corporation Resistance coupled data transmission arrangement
EP0506237B1 (en) * 1991-02-26 1999-07-07 Denso Corporation A communication apparatus with fault tolerance
JP3133490B2 (ja) * 1991-08-27 2001-02-05 古河電気工業株式会社 多重伝送装置

Also Published As

Publication number Publication date
EP0733290A1 (en) 1996-09-25
JPH09507362A (ja) 1997-07-22
WO1996011541A3 (en) 1996-06-20
WO1996011541A2 (en) 1996-04-18
US5898729A (en) 1999-04-27
KR100396415B1 (ko) 2003-11-28

Similar Documents

Publication Publication Date Title
KR960706731A (ko) 폴트 허용 디지탈 전송 시스템(Fault tolerant digital transmission system)
KR870005279A (ko) 제어장치
GB982220A (en) Asymmetrical d.c.-signalling method
KR860001482A (ko) Ic 장치
KR940019063A (ko) 논리 증폭기(logic amplifier)
KR900019315A (ko) 전압 레벨 전환 회로
KR860700191A (ko) 전자회로의 조정방법
US3949168A (en) Selectively clamped digital signal transmission system
KR910019422A (ko) 이중 기능 입력 단자용 신호 클램프 장치
KR920007461A (ko) 필드결정회로
KR890015244A (ko) 디지탈 클립회로
KR920005483A (ko) 쇼트딜레이 기능을 가지는 전자 차단 장치
KR840001976A (ko) 통신시스템의 전송모오드를 신호화하기 위한 방법 및 장치
KR840001022A (ko) 잡음저감장치(雜音低減裝置)
KR960028398A (ko) 오디오/비디오입력의 자동절환장치
KR840002174A (ko) 스위치 회로
KR900005815A (ko) 컬러 텔레비전 수상기의 휘도신호 및 색신호 분리회로
KR840008728A (ko) 에미터 플로워형 sepp 회로
SE9701908D0 (sv) Mottagningsanordning som kan mottaga en sändningssignal för att bilda en talsignal med stor stabilitet
KR930018890A (ko) 데이타 신호 추적 방법 및 데이타 추적 회로
KR940007700A (ko) 마우스 및 키보드의 호환장치
KR930015799A (ko) Tv 수상기의 오디오 fm 신호처리회로
FI945299A (fi) ARI/RDS-ilmaisin
JPS60127828A (ja) 光伝送方法
KR950022073A (ko) 링 제로 크로스 신호발생 제어장치

Legal Events

Date Code Title Description
A201 Request for examination
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
AMND Amendment
B701 Decision to grant
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee