KR910019422A - 이중 기능 입력 단자용 신호 클램프 장치 - Google Patents

이중 기능 입력 단자용 신호 클램프 장치 Download PDF

Info

Publication number
KR910019422A
KR910019422A KR1019910006751A KR910006751A KR910019422A KR 910019422 A KR910019422 A KR 910019422A KR 1019910006751 A KR1019910006751 A KR 1019910006751A KR 910006751 A KR910006751 A KR 910006751A KR 910019422 A KR910019422 A KR 910019422A
Authority
KR
South Korea
Prior art keywords
signal
mode
control
input terminal
processing means
Prior art date
Application number
KR1019910006751A
Other languages
English (en)
Other versions
KR100220979B1 (ko
Inventor
칼 센델웩 진
데이빗 걸리 토마스
Original Assignee
피터 엠. 엠마뉴엘
톰슨 컨슈머 일렉트로닉스 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 피터 엠. 엠마뉴엘, 톰슨 컨슈머 일렉트로닉스 인코포레이티드 filed Critical 피터 엠. 엠마뉴엘
Publication of KR910019422A publication Critical patent/KR910019422A/ko
Application granted granted Critical
Publication of KR100220979B1 publication Critical patent/KR100220979B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/57Control of contrast or brightness
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/16Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level
    • H04N5/18Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
  • Television Receiver Circuits (AREA)
  • Picture Signal Circuits (AREA)
  • Processing Of Color Television Signals (AREA)
  • Tone Control, Compression And Expansion, Limiting Amplitude (AREA)

Abstract

내용 없음

Description

이중 기능 입력 단자용 신호 클램프 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 실시예에 대한 개략선도.

Claims (5)

  1. 적어도 하나의 수신된 신호가 출력 신호를 발생시키도록 설정된 방법으로 처리되어지는 동안에 동작의 제1모드와, 동작의 상기 제1모드가 억제되어지는 동안에 동작의 제2모드를 갖는 신호 처리 수단(100)을 포함하며; 상기 신호 처리 수단(100)은 입력 단자(113)와, 상기 신호 처리수단(100)의 동작의 모드를 결정하기 위해 상기 입력 단자(113)에서 발생된 입력 신호의 레벨에 응답하는 모드 선택 수단(137,145)을 구비하며; 상기 신호 처리 수단은 상기 입력 신호가 제1진폭 범위내의 진폭을 가질때 상기 제1모드로 동작하고, 상기 입력 신호가 제2진폭 범위내의 진폭을 가질때 상기 제2모드로 동작하며; 상기 신호 처리 수단이 상기 제1모드로 동작할때 상기 수신된 신호의 특성을 제어하기 위해 제1제어 신호를 발행하는 제1제어 수단(37)을 포함하며; 상기 신호 처리수단이 상기 제1모드를 동작할때 상기 수신된 신호의 상기 특성을 제어하기 위해 제2제어 신호를 발생하는 제2제어 수단(47)을 포함하며; 상기 신호 처리 수단(100)이 상기 제1모드로 동작할때 상기 수신된 신호의 상기 특성을 제어하기 위해 상기 입력 단자(113)에 연결되어 있는 합성된 제어신호를 발생된 입력신호의 레벨신호제어신호를 발생시키도록 상기 제1및 제2제어 신호를 합성하는 합성 수단(39,41,49) 포함하는 이중 기능 입력 단자용 신호 클램프 장치에 있어서, 상기 제1(37)및 제2(47)제어 수단은 상기 합성된 신호가 상기 제2범위내에 있고 그로써 상기 신호 처리 수단(100)을 상기 제2모드로 바람직하지 않게 동작시키도록 하는 진폭을 가질 수 있는 방법으로 상기 제1및 제2제어 신호중 각각의 하나를 발생시키도록 서로 개별적을 동작하는 것과, 선택적인 억제 수단(51,53)은 상기 합성된 제어 신호에 응답하는 상기 제2진폭 범위로 연장시키는 상기 입력 단자에서 발생된 상기 입력 신호를 억제 시키지만, 제2모드 활성 신호가 상기 입력 단자(113)에 직접2 연결될때 상가 제2범위내로 있는듯이 상기 입력 신호를 허용하는 상기 입력 단자(113)에 연결되는 것을 특징으로 하는 이중 기능 입력 단자용 신호 클램프 장치.
  2. 제1항에 있어서, 상기 선택적인 억제 수단(51,53)은 상기 신호 처리수단(100)의 상기 입력 단자(113)에 연결되고 상기 합성 제어 신호에 응답하는 소프트 신호 클램프를 포함하는 것을 또한 특징으로 하는 이중 기능 입력 단자용 신호 클램프 장치.
  3. 제2항에 있어서, 상기 입력 신호, 상기 합성된 제어 신호 및 상기 제2모드 활성 신호는 각각의 전압을 포함하는 것과, 상기 소프트 신호 클램프는 설정된 임계조건을 가진 장치와 상기 제2진폭 범위 이상의 전압 소오스 및 상기 신호 처리 수단의 상기 입력 단자 사이에 직렬로 접속된 저항성의 소자를 포함하며; 상기 장치는 상기 합성된 제어 신호가 상기 제2진폭 범위로 연장할때 전도되는 것을 또한 특징으로 하는 이중 기능 입력 단자용 신호 클램프 장치.
  4. 제1항에 있어서, 상기 신호 처리 수단(100)은 집적 회로내에 구비되고 상기 입력 단자(113)는 상기 집적 회로의 단자인 것을 특징으로 하는 이중 기능 입력 단자용 신호 클램프 장치.
  5. 제1항에 있어서, 상기 제2모드는 상기 신호 처리 수단(100)을 시험하기 위한 시험 모드인 것을 또한 특징으로 하는 이중 기능 입력 단자용 신호 클램프 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019910006751A 1990-04-30 1991-04-26 이중기능 입력 단자용 신호 클램프 장치 KR100220979B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US07/515,494 US5079623A (en) 1990-04-30 1990-04-30 Signal clamp for a dual function input terminal of a "one-chip" television signal processing IC
US515,494 1990-04-30

Publications (2)

Publication Number Publication Date
KR910019422A true KR910019422A (ko) 1991-11-30
KR100220979B1 KR100220979B1 (ko) 1999-09-15

Family

ID=24051599

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910006751A KR100220979B1 (ko) 1990-04-30 1991-04-26 이중기능 입력 단자용 신호 클램프 장치

Country Status (4)

Country Link
US (1) US5079623A (ko)
JP (1) JP2524906B2 (ko)
KR (1) KR100220979B1 (ko)
CN (1) CN1044760C (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970000851B1 (ko) * 1992-09-01 1997-01-20 마쯔시다덴기산교 가부시기가이샤 영상신호처리장치
JPH06105135A (ja) * 1992-09-24 1994-04-15 Toshiba Corp 集積回路装置およびそれを用いた画像読取装置もしくは画像形成装置
TW255052B (ko) * 1992-11-03 1995-08-21 Thomson Consumer Electronics
US5841488A (en) * 1995-12-28 1998-11-24 Thomson Consumer Electronics, Inc. Multiple video input clamping arrangement
US7075590B1 (en) * 1998-09-30 2006-07-11 Thomson Licensing Apparatus for providing television receiver alignment functions
EP1380177A1 (en) * 2001-04-11 2004-01-14 Koninklijke Philips Electronics N.V. Picture signal contrast control
JP4108560B2 (ja) * 2003-07-28 2008-06-25 シャープ株式会社 高周波受信装置
JP5076548B2 (ja) * 2007-02-22 2012-11-21 富士通セミコンダクター株式会社 半導体装置とその製造方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4253110A (en) * 1979-12-14 1981-02-24 Rca Corporation Automatic kinescope beam current limiter with sequential control modes
GB8524199D0 (en) * 1985-10-01 1985-11-06 Rca Corp High-level video clamping circuit
US4689668A (en) * 1986-07-14 1987-08-25 Rca Corporation Auxiliary kinescope beam current limiter with plural cascaded low pass filter and peak detector stages
US4947253A (en) * 1989-04-18 1990-08-07 Rca Licensing Corporation Brightness modulator for closed loop compensation of black level

Also Published As

Publication number Publication date
KR100220979B1 (ko) 1999-09-15
CN1056203A (zh) 1991-11-13
US5079623A (en) 1992-01-07
JPH04229780A (ja) 1992-08-19
JP2524906B2 (ja) 1996-08-14
CN1044760C (zh) 1999-08-18

Similar Documents

Publication Publication Date Title
KR920001518A (ko) 반도체 집적회로
KR880002184A (ko) 테스트 회로를 갖는 반도체 장치
KR870005279A (ko) 제어장치
KR900013523A (ko) 반도체 기억장치
KR870010444A (ko) 데이터 프로세서
KR910019422A (ko) 이중 기능 입력 단자용 신호 클램프 장치
KR920015364A (ko) 출력 버퍼회로
KR880005796A (ko) d.c.-결합형 비디오 클램핑 회로
KR920015683A (ko) 리졸버 여자(勵磁)신호 발생 장치
KR920005169A (ko) 테스트 모드를 지시하기 위한 플래그를 가지는 반도체 메모리
KR890015501A (ko) 모드 절환에 의한 비디오 엠퍼 시스 처리를 가능하게 한 디지탈 필터
KR910020556A (ko) 정보처리장치의 테스트 용이화회로
KR960003103A (ko) 연합 헤테로젠니우스 필드 프로그래머블 게이트 어레이 논리 모듈 및 그 형성방법
KR920015788A (ko) 신호처리 집적회로장치
KR920010308A (ko) 집적회로 검사장치
KR890015244A (ko) 디지탈 클립회로
KR960018935A (ko) 자동레벨선택기능을 가지는 신호수신장치
JPS57150241A (en) Diversity receiving device
KR880010583A (ko) 신호 접속용 회로장치
KR900008845A (ko) 화상진호 처리 장치
KR900017424A (ko) 텔레비젼 수신기
KR950020061A (ko) 사용자 코드 부여 회로
KR880003519A (ko) Tv 수상기용 2배 주사화상 처리장치
KR930005420A (ko) 음악신호 자동절체회로
KR910010875A (ko) 논리회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090609

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee