KR960702141A - 액티브 어드레스 디스플레이의 평균 연산율 최소화 장치 및 방법(Method And Apparatus For Minimizing Mean Calculation Rate For An Active Addressed Display) - Google Patents

액티브 어드레스 디스플레이의 평균 연산율 최소화 장치 및 방법(Method And Apparatus For Minimizing Mean Calculation Rate For An Active Addressed Display) Download PDF

Info

Publication number
KR960702141A
KR960702141A KR1019950704747A KR19950704747A KR960702141A KR 960702141 A KR960702141 A KR 960702141A KR 1019950704747 A KR1019950704747 A KR 1019950704747A KR 19950704747 A KR19950704747 A KR 19950704747A KR 960702141 A KR960702141 A KR 960702141A
Authority
KR
South Korea
Prior art keywords
resolution
attempts
groups
processing system
group
Prior art date
Application number
KR1019950704747A
Other languages
English (en)
Other versions
KR0156308B1 (ko
Inventor
배리 더블유. 헤롤드
Original Assignee
존 에이취. 무어
모토롤라. 인크.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 존 에이취. 무어, 모토롤라. 인크. filed Critical 존 에이취. 무어
Publication of KR960702141A publication Critical patent/KR960702141A/ko
Application granted granted Critical
Publication of KR0156308B1 publication Critical patent/KR0156308B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3622Control of matrices with row and column drivers using a passive matrix
    • G09G3/3625Control of matrices with row and column drivers using a passive matrix using active addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0828Several active elements per pixel in active matrix panels forming a digital to analog [D/A] conversion circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

다수의 전극(104,106)을 갖는 디스플레이(100)를 구동시키기 위해 데이타의 프레임에 대해 액티브 어드레싱연산을 컬럼하는 처리 시스탬(510)에서의 평균 연산율을 최소화시키는 본 발명의 방법 및 장치는 처리되어 표시되어져야 하는 데이타의 프레임의 픽셀값을 모니터하기 위한(1506) 모니터(700)를 구비한다. 비교기(720)는 모니터된 인접한 픽셀값들을 비교하여(1508) 데이타의 해상도를 판정하고(1510), 제어기(622)는 처리 시스템(510)을 제어하여(1610,1612,1614), 정해진 해상도에 따라 액티브 어드레싱 연산을 변경시킴으로써 평균 연산율을 최소화 시킨다.

Description

액티브 어드레스 디스플레이의 평균 연산율 최소화 장치 및 방법(Method And Apparatus For Minimizing Mean Calculation Rate For An Active Addressed Display)
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제5도는 본 발명의 실시예에 따른 디스플레이 시스템에 대한 블록도이다.
제6도는 본 발명의 실시예에 따른디스플레이 시스템의 처리 시스템에 대한 블록도이다.
제12도는 본 발명의 실시예에 따른 디스플레이 시스템의 동작을 설명하는 흐름도이다.

Claims (22)

  1. 다수의 전극을 갖는 액티브 어드레스형 디스플레이를 다수의 액티브 어드레싱 시간 슬롯 동안 구동시키기 위한 구동 신호를 발생시키는 처리 시스템으로서 상기 구동 신호는 상기 처리 시스템에 의해 수신된 전기 신호로부터 파생되며, 상기 전기 신호는 액티브 어드레스형 디스플레이에 의해 표시된 화상의 픽셀의 광 상태를 나타내는 데이타의 수신 프레임을 구비하는 처리 시스템에서, 데이타의 수신된 프레임의 해상도가 평균 연산율의 감소에 의해 표시된 화상에 가시적인 영향을 주지 않을 정도로 되면, 상기 처리 시스템의 고유한 평균 연산율을 감소시킴으로써 상기 처리 시스템의 전력 소모를 최소화할 수 있는 방법에 있어서, 상기 처리 시스템의 해상도 모니터에 의해, 처리되어 표시되어져야 할 데이타의 수신 프레임의 픽셀값을 모니터하는 단계와, 상기 해상도 모니터에 의해 상기 데이타의 수신 프레임의 해상도를 측정하기 위해 모니터된 인접한 픽셀값들을 비교하는 단계와, 이후에 상기 측정된 해상도에 따라 액티브 어드레싱 연산을 변경시킴으로써 상기 처리 시스템의 전력 소모를 최소화시키도록 상기 처리 시스템의 제어기에 의해 상기 처리 시스템을 제어하는 단계를 포함하며, 상기 제어 단계는 상기 측정된 해상도에 따른 상기 다수의 전극를 중 인접한 전극을 상기 제어기에 의해 그룹퍼 펌웨어에 따라 그룹화하는 단계와, 상기 액티브 어드레스형 디스플레이를 구동시키기 위한 다수의 공동구동 신호를 발생시켜 감소된 수의 구동 신호를 사용함으로써 상기 처리 시스템의 전력 소모를 감소시키도도록 상기 다수의 전극들 중 그룹화된 인접한 전극들을 구동 매니저 펌웨어에 따라 구동기 내로 로딩시키는 단계를 포함하는 것을 특징으로 하는 처리 시스템의 전력 소모 최소화 방법.
  2. 제1항에 있어서, 상기 제어 단계는 상기 감소된 수의 구동 신호에 따라 액티브 어드레싱 시간 슬롯의 최소 가능량을 선택함으로써 상기 처리 시스템의 전력 소모를 더 감소시키는 단계를 더 포함하는 것을 특징으로 하는 처리 시스템의 전력 소모 최소화 방법.
  3. 제1항에 있어서, 상기 비교 단계는 소정의 초기값에서 시작하는, 인접한 픽셀에 대응한 픽셀값의 시도횟수를 각각 포함하는 소정의 인접한 픽셀값 그룹들을 형성하는 단계와, 상기 각 그룹의 픽셀값을 검사하는 단계와, 각 그룹 내의 모든 픽셀값들이 거의 모든 그룹에서 서로 동일하다라는 판명에 응답하여 픽셀에서 측정된 해상도가 적어도 상기 시도 횟수라고 판정하는 단계를 포함하는 것을 특징으로 하는 처리 시스템의 전력소모 최소화 방법.
  4. 제3항에 있어서, 상기 비교 단계는 각 그룹 내의 모든 픽셀값들이 거의 모든 그룹보다 작은 수의 그룹에서서로 동일하다라는 판명에 응답하여 상기 해상도가 상기 시도 횟수 이하인 것으로 판정하는 단계를 더 포함하는 것을 특징으로 하는 처리 시스템의 전력 소모 최소화 방법.
  5. 제3항에 있어서, 상기 비교 단계는 각 그룹 내의 모든 픽셀값들이 거의 모든 그룹에서 서로 동일하다라는 판명에 응답하여 픽셀값의 큰 시도 횟수를 각각 포함하는 보다 작은 수의 그룹을 형성시키기 위해 각 그룹의 크기를 증가시키는 단계와, 상기 시도 횟수가 각 그룹 내의 모든 픽셀값들이 거의 모든 그룹보다 작은 수의 그룹에서 서로 동일한 정도의 크기가 될 때가지 상기 검사, 판정 및 증가 단계를 반복하는 단계와, 이후에 각 그룹 내의 모든 픽셀값들이 거의 모든 그룹에서 동일한 것으로 판명된 상기 비교 단계에서 사용된 최대값의 시도 횟수를 상기 데이타의 해상도로서 할당하는 단계를 더 포함하는 것을 특징으로 하는 처리 시스템의 전력소모 최소화 방법.
  6. 제3항에 있어서, 상기 비교 단계는 각 그룹 내의 모든 픽셀값들이 거의 모든 그룹보다 작은 수의 그룹에서 서로 동일하다라는 판명에 응답하여 픽셀값의 보다 작은 수의 시도 횟수를 각각 포함하는 추가의 그룹을 형성하기 위해 각 그룹의 크기를 감소시키는 단계로서, 상기 시도 횟수는 상기 감소 단계 전에 1이상인 것에 응답하는 각 그룹의 크기 감소 단계와, 상기 시도 횟수가 1이상인 것에 응답하여 각 그룹 내의 모든 픽셀값이 거의 모든 픽셀에서 서로 동일한 정도의 크기로 될때까지 상기 검사, 간정 및 감소 단계를 반복하는 단계와, 이후에 상기 시도 횟수가 1이상인 것에 응답하여 각 그룹 내의 모든 픽셀값들이 거의 모든 그룹에서 서로 동일한 것으로 판명된 상기 비교 단계에서 사용된 최대값의 시도 횟수를 상기 데이타의 해상도로서 할당하는 단계와, 상기시도 횟수가 1로 감소되어진 것에 응답하여 상기 데이타의 해상도로서 1픽셀을 할당하는 단계를 더 포함하는것을 특징으로 하는 처리 시스템의 전력 소모 최소화 방법.
  7. 다수의 전극을 갖는 액티브 어드레스 디스플레이를 다수의 액티브 어드레싱 시간 슬롯 동안 구동시키기 위한 구동 신호를 발생시키는 처리 시스템으로서 상기 구동 신호는 상기 처리 시스템에 의해 수신된 전기 신호로부터 파생되며, 상기 상기 전기 신호는 액티브 어드레스형 디스플레이에 의해 표시된 화상의 픽셀의 광 상태를 나타내는 데이타의 수신 프레임을 구비하는 상기 처리 시스템의 전력 소모를 최소화하기 위하여, 데이타의수신 프레임의 해상도가 평균 연산율의 감소에 의해 표시된 화상에 가시적인 영향을 주지 않을 정도로 되면 상기 처리 시스템의 고유한 평균 연산율을 감소시킴으로써 상기 처리 시스탬의 전력 소모를 최소화할 수 있는 장치에 있어서, 처리되어 표시되어쳐야 할 데이타의 프레임의 픽셀값을 모니터하는 해상도 모니터와, 상기 해상도 모니터에 결합되어 상기 데이타의 수신 프레임의 해상도를 측정하기 위해 모니터된 인접한 픽셀값들을 비교하는 비교기와, 상기 해상도 모니터에 결합되어 측정된 해상도에 따라 액티브 어드레싱 연산을 변경시킴으로써 상기 처리 시스템의 전력 소모를 최소화시키도록 상기 처리 시스템을 제어하는 제어기와, 상기 제어기에 결합되어 상기 액티브 어드레스형 디스플레이를 구동시키는 구동기를 포함하며, 상기 제어기는 상기 측정된 데이타의 해상도에 따라 상기 다수의 전극들 중 인접한 전극들을 그룹화하는 그룹퍼와, 상기 그룹퍼에 결합되어 상기 액티브 어드레스형 디스플레이를 구동시키기 위한 다수의 공동 구동 신호를 발생시켜 감소된 수의구동 신호를 사용함으로써 상기 처리 시스템의 전력 소모를 감소시키도록 상기 다수의 전극들 중 그룹화된 인접한 전극들을 상기 구동기 내로 로딩시키는 구동 매니저를 포함하는 것을 특징으로 하는 처리 시스템의 전력 소모 최소화 장치.
  8. 제7항에 있어서, 상기 제어기는 상기 감소된 수의 구동 신호에 따라 액티브 어드레싱 시간 슬롯의 최소가능량을 선택함으로써 상기 처리 시스템의 전력 소모를 더 이상 감소시키는 시간 슬롯 최소화기를 더 포함하는 것을 특징으로 하는 처리 시스템의 전력 소모 최소화 장치.
  9. 제7항에 있어서, 상기 비교기는 소정의 초기값에서 시작하는, 인접한 픽셀에 대응한 픽셀값의 시도 횟수를 각각 포함하는 소청의 인접한 픽셀값 그룹들을 형성하는 초기화기와, 상기 초기화기에 결합되어, 각 그룹의 픽셀값을 검사하고 각 그룹 내의 모든 픽셀값들이 거의 모든 그룹에서 서로 동일하다라는 판명에 응답하여 픽셀에서 측정된 해상도가 적어도 상기 시도 횟수라고 판정하는 해상도 판정기를 포함하는 것을 특징으로 하는치리 시스템의 전력 소모 최소화 장치.
  10. 제9항에 있어서, 상기 비교기는 각 그룹 내의 모든 픽셀값들이 거의 모든 그룹보다 작은 수의 그룹에서 서로 동일하다라는 판명에 응답하여 상기 해상도가 상기 시도 횟수 이하인 것으로 판정하는 결정기를 더 포함하는 것을 특징으로 하는 처리 시스템의 전력 소모 최소화 장치.
  11. 제9항에 있어서, 상기 비교기는 상기 해상도 판정기에 결합되어, 각 그룹 내의 모든 픽셀값들이 거의 모든 그룹에서 서로 동일하다라는 판명에 응답하여 픽셀값의 큰 시도 횟수를 각각 포함하는 보다 작은 수의 그룹을 형성시키기 위해 각 그룹의 크기를 증가시키며, 또한 상기 시도 횟수가 각 그룹 내의 모든 픽셀값들이거의 모든 그룹보다 작은 수의 그룹에서 서로 동일한 정도의 크기가 될 때까지 상기 시도 횟수를 증가시키면서 해상도 판청을 반복하는 업-체커를 더 구비하는 것을 특징으로 하는 처리 시스템의 전력 소모 최소화 장치.
  12. 제9항에 있어서, 상기 비교기는 상기 해상도 판정기에 결합되어, 각 그룹 내의 모든 픽셀 값들이 거의 모든 그룹보다 작은 수의 그룹에서 서로 동일하다라는 판명에 응답하여 픽셀값의 작은 수의 시도 횟수를 각각 포함하는 추가의 그룹을 형성하기 위해 각 그룹의 크기를 감소시키는 다운-체커로서, 상기 시도 횟수는 상기 감소 전에 1이상인 것에 응답하여 다운-체커를 더 포함하는 것을 특징으로 하는 처리 시스템의 전력 소모최소화 장치.
  13. 제12항에 있어서, 상기 다운-체커는 상기 시도 횟수가 1이상인 것에 응답하여 각 그룹 내의 모든 픽셀값이 거의 모든 픽셀에서 서로 동일한 정도의 크기로 될 때까지 상기 시도 횟수를 감소시키면서 해상도 판정을 반복하는 것을 특징으로 하는 처리 시스템의 전력 소모 최소화 장치.
  14. 제12항에 있어서, 상기 다운-체커는 상기 시도 횟수가 1이상인 것에 응답하여 각 그룹 내의 모든 픽셀값들이 거의 모든 그룹에서 서로 동일한 것으로 판명된 상기 비교기 수단에서 사용된 최대값의 시도 횟수를 상기 데이타의 해상도로서 할당하고, 상기 시도 횟수가 1로 감소되어진 것에 응답하여 상기 데이타의 해상도로서 1픽셀을 할당하는 것을 특징으로 하는 처리 시스템의 전력 소모 최소화 장치.
  15. 전자 장치에 있어서, 액티브 어드레스 디스플레이에 의해 표시된 화상의 픽셀의 광 상태를 나타내며 해상도를 갖는 데이타의 수신 프레임을 구비한 전기 신호를 발생시키기 위한 전기 회로와, 상기 전기 회로에 결합되어 상기 전기 회로를 지지하고 보호하기 위한 인클러저와, 상기 전기 회로에 결합되어 이것으로부터 나온 정보를 표시하며 다수의 전극에 의해 제어되는 픽셀들을 구비하는 액티브 어드레스형 디스플레이와, 상기 전기 회로에 결합되어 상기 액티브 어드레스형 디스플레이를 다수의 액티브 어드레싱 시간 슬롯 동안 구동시키는 구동 신호를 상기 전기 신호로부터 발생시키는 처리 시스템과, 상기 데이타의 수신 프레임의 해상도가 평균연산율의 감소에 의해 표시된 화상에 가시적인 영향을 주지 않을 정도로 되면 상기 처리 시스템의 고유한 평균연산율을 감소시킴으로써 상기 처리 시스템의 전력 소모를 최소화시키는 장치를 포함하며, 상기 장치는, 상기 데이타의 프레잉의 픽셀값을 모니터하는 모니터와, 상기 모니터에 결합되어 상기 데이타의 해상도를 측청하기 위해 모니터된 인접한 픽셀값들을 비교하는 비교기와, 상기 비교기에 결합되어 상기 비교기에 의해 측정된 해상도에 따라 액티브 어드레싱 연산을 변경시킴으로써 평균 연산율을 최소화시키도록 상기 처리 시스템을 제어하는 제어기와, 상기 제어기에 결합되어 상기 액티브 어드레스형 디스플레이를 구동시키는 구동기를 포함하며, 상기 제어기는 상기 측청된 데이타의 해상도에 따라 상기 다수의 전극들 중 인접한 전극들을 그룹화하는 그룹퍼와, 상기 그룹퍼에 결합되어 상기 액티브 어드레스형 디스플레이를 구동시키기 위한 다수의 공동 구동신호를 발생시켜 감소된 수의 구동 신호를 사용함으로써 상기 처리 시스템의 전력 소모를 감소시키도록 상기 다수의 전극들 중 그룹화된 인접한 전극들을 상기 구동기 내로 로딩시키는 구동 매니저를 포함하는 것을 특징으로 하는 전자 장치.
  16. 제15항에 있어서, 상기 제어기는 상기 구동 매니저에 결합되어 상기 감소된 수의 구동 신호에 따라 액티브 어드레싱 시간 슬롯의 최소 가능량을 선택함으로써 평균 연산율을 더 이상 감소시키는 시간 슬롯 최소화기를 더 포함하는 것을 특징으로 하는 전자 장치.
  17. 제15항에 있어서, 상기 비교기는 소청의 초기값에서 시작하는, 인접한 픽셀에 대응한 픽셀값의 시도횟수를 각각 포함하는 소정의 인접한 픽셀값 그룹들을 형성하는 초기화기와, 상기 초기화기에 결합되어 각 그룹의 픽셀값을 검사하고, 각 그룹 내의 모든 픽셀값들이 거의 모든 그룹에서 서로 동일하다라는 판명에 응답하여 픽셀에서 측정된 해상도가 적어도 상기 시도 횟수라고 판단하는 해상도 판정기를 포함하는 것을 특징으로하는 전자 장치.
  18. 제17항에 있어서, 상기 비교기는 각 그룹 내의 모든 픽셀값들이 거의 모든 그룹브다 작은 수의 그룹에서 서로 동일하다라는 판명에 응답하여 상기 해상도가 상기 시도 횟수 이하인 것으로 판단하는 결정기를 더 포함하는 것을 특징으로 하는 전자 장치.
  19. 제17항에 있어서, 상기 비교기는 상기 해상도 판정기에 결합되어, 각 그룹 내의 모든 픽셀값들이 거의 모든 그룹에서 서로 동일하다라는 판명에 응답하여 픽셀값의 큰 시도 횟수를 각각 포함하는 보다 작은 수의 그룹을 형성시키기 위해 각 그룹의 크기를 증가시키며, 또한 상기 시도 횟수가 각 그룹 내의 모든 픽셀값들이거의 모든 그룹보다 작은 수의 그룹에서 서로 동일한 정도의 크기가 될 때까지 상기 시도 횟수를 증가시키면서 해상도 판정을 반복하는 업-체커를 더 포함하는 것을 특징으로 하는 전자 장치.
  20. 제17항에 있어서, 상기 비교기는 상기 해상도 판정기에 결합되어, 각 그룹 내의 모든 픽셀값들이 거의 모든 그룹보다 작은 수의 그룹에서 서로 동일하다라는 판명에 응답하여 픽셀값의 작은 수의 시도 횟수를 각각 포함하는 추가의 그룹을 형성하기 위해 각 그룹의 크기를 감소시키는 다운-체커로서, 상기 시도 횟수는 상기 감소 전에 1이상인 것에 응답하는 다운-체커를 더 포함하는 것을 특징으로 하는 전자 장치.
  21. 제20항에 있어서, 상기 다운-체커는 상기 시도 횟수가 1이상인 것에 응답하여 각 그룹 내의 모든 픽셀값이 거의 모든 픽셀에서 서로 동일한 정도의 크기로 될때까지 상기 시도 횟수를 감소시키면서 해상도 판정을 반복하는 것을 특징으로 하는 전자 장치.
  22. 제20항에 있어서, 상기 다운-체커는 상기 시도 횟수가 1이상인 것에 응답하여 각 그룹 내의 모든 픽셀값들이 거의 모든 그룹에서 서로 동일한 것으로 판명된 상기 비교기 수단에서 사용된 최대값의 시도 횟수를 상기 데이타의 해상도로서 할당하고, 상기 시도 횟수가 1로 감소되어진 것에 응답하여 상기 데이타의 해상도로서 1픽셀을 할당하는 것을 특징으로 하는 전자 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950704747A 1993-04-26 1994-03-28 액티브 어드레스 디스플레이의 평균 연산율 최소화 장치 및 방법 KR0156308B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US08/051,913 1993-04-26
US8/051,913 1993-04-26
US08/051,913 US5481651A (en) 1993-04-26 1993-04-26 Method and apparatus for minimizing mean calculation rate for an active addressed display
PCT/US1994/003341 WO1994025955A1 (en) 1993-04-26 1994-03-28 Method and apparatus for minimizing mean calculation rate for an active addressed display

Publications (2)

Publication Number Publication Date
KR960702141A true KR960702141A (ko) 1996-03-28
KR0156308B1 KR0156308B1 (ko) 1998-12-15

Family

ID=21974159

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950704747A KR0156308B1 (ko) 1993-04-26 1994-03-28 액티브 어드레스 디스플레이의 평균 연산율 최소화 장치 및 방법

Country Status (7)

Country Link
US (1) US5481651A (ko)
EP (1) EP0696376A4 (ko)
KR (1) KR0156308B1 (ko)
CN (1) CN1060865C (ko)
AU (1) AU6552594A (ko)
CA (1) CA2161439C (ko)
WO (1) WO1994025955A1 (ko)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5594466A (en) * 1992-10-07 1997-01-14 Sharp Kabushiki Kaisha Driving device for a display panel and a driving method of the same
EP0617397A1 (en) * 1993-03-23 1994-09-28 Sanyo Electric Co., Ltd. Liquid crystal display apparatus
US5754157A (en) * 1993-04-14 1998-05-19 Asahi Glass Company Ltd. Method for forming column signals for a liquid crystal display apparatus
US5739803A (en) * 1994-01-24 1998-04-14 Arithmos, Inc. Electronic system for driving liquid crystal displays
JP2815311B2 (ja) * 1994-09-28 1998-10-27 インターナショナル・ビジネス・マシーンズ・コーポレイション 液晶表示装置の駆動装置及び方法
US5563623A (en) * 1994-11-23 1996-10-08 Motorola, Inc. Method and apparatus for driving an active addressed display
US5774101A (en) * 1994-12-16 1998-06-30 Asahi Glass Company Ltd. Multiple line simultaneous selection method for a simple matrix LCD which uses temporal and spatial modulation to produce gray scale with reduced crosstalk and flicker
EP1708169A1 (en) * 1995-02-01 2006-10-04 Seiko Epson Corporation Driving circuit and active matrix substrate and liquid crystal display device including it
US6078318A (en) * 1995-04-27 2000-06-20 Canon Kabushiki Kaisha Data transfer method, display driving circuit using the method, and image display apparatus
US5900857A (en) * 1995-05-17 1999-05-04 Asahi Glass Company Ltd. Method of driving a liquid crystal display device and a driving circuit for the liquid crystal display device
US6118424A (en) * 1995-06-05 2000-09-12 Citizen Watch Co., Ltd. Method of driving antiferroelectric liquid crystal display
US5696944A (en) * 1995-08-08 1997-12-09 Hewlett-Packard Company Computer graphics system having double buffered vertex ram with granularity
US5784075A (en) * 1995-08-08 1998-07-21 Hewlett-Packard Company Memory mapping techniques for enhancing performance of computer graphics system
US6340964B1 (en) * 1998-09-30 2002-01-22 Optrex Corporation Driving device and liquid crystal display device
AU2002239286A1 (en) * 2000-11-21 2002-06-03 Alien Technology Corporation Display device and methods of manufacture and control
US7199527B2 (en) * 2000-11-21 2007-04-03 Alien Technology Corporation Display device and methods of manufacturing and control
KR100486295B1 (ko) * 2002-12-31 2005-04-29 삼성전자주식회사 소비 전력을 저감하는 에스티엔 액정 표시 장치의 멀티라인 구동 방법
KR102256028B1 (ko) * 2019-10-21 2021-05-25 아주대학교산학협력단 전자 장치 및 이의 디스플레이 패널의 소모 전력 분석 방법

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4494144A (en) * 1982-06-28 1985-01-15 At&T Bell Laboratories Reduced bandwidth video transmission
JPS60100176A (ja) * 1983-11-05 1985-06-04 株式会社リコー 文字フオント縮小方式
JPS60200379A (ja) * 1984-03-26 1985-10-09 Hitachi Ltd 画像処理用セグメンテ−シヨン装置
JPS61118791A (ja) * 1984-11-15 1986-06-06 株式会社東芝 フオント圧縮装置
JPH0824341B2 (ja) * 1985-10-28 1996-03-06 株式会社日立製作所 画像データ符号化方法
JPH02110497A (ja) * 1988-10-19 1990-04-23 Mitsubishi Electric Corp 画像表示装置
JPH0644625B2 (ja) * 1988-12-31 1994-06-08 三星電子株式会社 アクティブマトリックス液晶表示素子用薄膜トランジスタ
US4952036A (en) * 1989-06-07 1990-08-28 In Focus Systems, Inc. High resolution LCD display system
US5097518A (en) * 1990-02-27 1992-03-17 Eastman Kodak Company Technique for performing digital image scaling by logically combining or replicating pixels in blocks of differing groupsizes
CA2041819C (en) * 1990-05-07 1995-06-27 Hiroki Zenda Color lcd display control system
US5485173A (en) * 1991-04-01 1996-01-16 In Focus Systems, Inc. LCD addressing system and method
DE69214206T2 (de) * 1991-07-08 1997-03-13 Asahi Glass Co. Ltd., Tokio/Tokyo Steuerverfahren für ein Flüssigkristallanzeigeelement
JPH05119734A (ja) 1991-10-28 1993-05-18 Canon Inc 表示制御装置

Also Published As

Publication number Publication date
KR0156308B1 (ko) 1998-12-15
AU6552594A (en) 1994-11-21
CN1100526A (zh) 1995-03-22
US5481651A (en) 1996-01-02
CA2161439A1 (en) 1994-11-10
CN1060865C (zh) 2001-01-17
WO1994025955A1 (en) 1994-11-10
EP0696376A4 (en) 1996-06-05
CA2161439C (en) 1997-04-08
EP0696376A1 (en) 1996-02-14

Similar Documents

Publication Publication Date Title
KR960702141A (ko) 액티브 어드레스 디스플레이의 평균 연산율 최소화 장치 및 방법(Method And Apparatus For Minimizing Mean Calculation Rate For An Active Addressed Display)
KR102503044B1 (ko) 액정 표시 장치 및 이의 구동 방법
EP3474272A1 (en) Method for establishing luminance compensation model, method and apparatus for compensating for luminance of display screen, and display device
US5136695A (en) Apparatus and method for updating a remote video display from a host computer
KR100389643B1 (ko) 표시장치와 그 표시제어기 및 그 표시장치의 제어방법
US7595772B2 (en) Plasma display panel method and apparatus for preventing after-image on the plasma display panel
EP0945845A2 (en) Power consumption control in display unit
JP4621678B2 (ja) 電気泳動表示のための改善された駆動方法
EP3567572B1 (en) Screen flickering processing method, device, storage medium, and electronic device
KR100458593B1 (ko) 플라즈마 표시 패널의 어드레스 데이터 자동 전력 제어방법과 장치, 그 장치를 갖는 플라즈마 표시 패널 장치
JP2003345304A (ja) プラズマ表示パネルの自動電力制御方法と装置、その装置を有するプラズマ表示パネル装置及びその制御方法をコンピュータに指示する命令を収めた媒体
US6788276B2 (en) Apparatus for controlling drive-power of plasma display panel and a method therefor
US5900854A (en) Drive unit of liquid crystal display and drive method of liquid crystal display
JP2009163244A (ja) ディスプレイの駆動方法及び駆動装置
CN109308874B (zh) 显示屏亮度调节方法和装置
CN111968594B (zh) 显示驱动方法、显示驱动系统和显示装置
KR100472461B1 (ko) 비 정상 비디오 신호를 판별하는 디스플레이 장치 및 그방법
CN100412926C (zh) 显示面板的驱动装置以及该驱动装置的控制方法
EP0662668A1 (en) Coordinate detecting method and apparatus for a liquid crystal display unit and a liquid crystal integral type tablet
KR20030022949A (ko) 플라즈마 표시 패널의 구동 전력을 제어하는 방법과 장치,그 장치를 포함하는 플라즈마 표시 패널 장치
US11100842B2 (en) Display panel, and method and device for driving display panel
US7006115B2 (en) Supporting variable line length in digital display timing controllers using data enable signal
KR100467449B1 (ko) 플라즈마 표시 패널의 자동 전력 제어 방법과 장치, 그장치를 갖는 플라즈마 표시 패널 장치
US11817024B2 (en) Display driver and display device
JP2003177726A (ja) 画像処理システム、プログラムおよび情報記憶媒体

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Publication of correction
FPAY Annual fee payment

Payment date: 20100630

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee