KR960043761A - 멀티미디어 디스플레이 시스템 및 데이타 프로세싱 시스템에서 비디오 모니터상의 디스플레이를 위해 다수의 데이타 소스를 동기화하는 방법 - Google Patents

멀티미디어 디스플레이 시스템 및 데이타 프로세싱 시스템에서 비디오 모니터상의 디스플레이를 위해 다수의 데이타 소스를 동기화하는 방법 Download PDF

Info

Publication number
KR960043761A
KR960043761A KR1019960014890A KR19960014890A KR960043761A KR 960043761 A KR960043761 A KR 960043761A KR 1019960014890 A KR1019960014890 A KR 1019960014890A KR 19960014890 A KR19960014890 A KR 19960014890A KR 960043761 A KR960043761 A KR 960043761A
Authority
KR
South Korea
Prior art keywords
data
video
processor
video monitor
display
Prior art date
Application number
KR1019960014890A
Other languages
English (en)
Other versions
KR100218618B1 (ko
Inventor
로버트 리 윌리엄
조나단 럼프 대릴
Original Assignee
제프리 엘. 포만
인터내셔널 비지네스 머신즈 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 제프리 엘. 포만, 인터내셔널 비지네스 머신즈 코포레이션 filed Critical 제프리 엘. 포만
Publication of KR960043761A publication Critical patent/KR960043761A/ko
Application granted granted Critical
Publication of KR100218618B1 publication Critical patent/KR100218618B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/12Synchronisation between the display unit and other units, e.g. other display units, video-disc players
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/12Overlay of images, i.e. displayed pixel being the result of switching between the corresponding input pixels
    • G09G2340/125Overlay of images, i.e. displayed pixel being the result of switching between the corresponding input pixels wherein one of the images is motion video
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals
    • H04N5/067Arrangements or circuits at the transmitter end
    • H04N5/073Arrangements or circuits at the transmitter end for mutually locking plural sources of synchronising signals, e.g. studios or relay stations
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/641Multi-purpose receivers, e.g. for auxiliary information
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S715/00Data processing: presentation processing of document, operator interface processing, and screen saver display processing
    • Y10S715/972Inserted real-time video in operator interface

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Signal Processing (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Digital Computer Display Output (AREA)

Abstract

멀티미디어 디스플레이 시스템(multimedia display system)은 중앙 처리 장치(central processing unit), 중앙 처리 장치에 연관된 저장 장치(storage device), 중앙 처리 장치와 저장 장치가 접속되는 표준 인터페이스 버스(standardinterface bus), 중앙 처리 장치로부터의 커맨드에 응답하여 그래픽 데이타(graphics datd)를 발생하기 위해 버스에 접속된 그래픽 프로세서(graphics precessor), 아날로그 비디오 신호를 디지털 형태로 변환하고 동기 신호를 생성하기 위한 디지타이저(digitizer), 디지털 화된 비디오 데이타를 처리하여 디지털 화된 비디오 신호의 화소 표시를 생성하는 비디오프로세서(video processor), 그래픽 프로세서에 의해 생성된 그래픽 데이타 및 비디오 신호의 화소 표시를 저장하기 위한공유 프레임 버퍼(shared frame buffer), 저장된 디지털 데이타를 비디오 모니터(video monitor)를 구동시키기에 적절한 데이타 스트림(data stream)으로 변환시키는 장치, 및 그래픽 데이타와 비디오 정보를 디스플레이 하기 위한 비디오 모니터를 포함하되, 상기 비디오 프로세서는 재배치가능한 윈도우(relocatable windows)를 처리하는 능력을 가지고 공유 프레임 버퍼를 통해 비디오 데이타 및 그래픽 데이타를 동기화하기 위한 프로그램가능한 가변 위상 수직 동기 신호(programmable variable phase vertical synchronization signal)를 생성한다.

Description

멀티미디어 디스플레이 시스템 및 데이타 프로세싱 시스템에서 비디오 모니터상의 디스플레이를 위해 다수의 데이타 소스를 동기화하는 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명을 채용하는 멀티미디어 시스템의 블럭도, 제2도는 본 발명에 따른 프로그램가능한 수직 동기 신호 생성 회로의 블럭도, 제3도는 본 발명에 따른 바람직하지 않은 아티팩트의 시각적인 표시.

Claims (8)

  1. 중앙 처리 장치(a central precessing unit)와; 상기 중앙 처리 장치에 연관된 저장 장치(a storagedevice)와; 상기 중앙 처리 장치 및 하나 이상의 주변 장치(one or more periphral devices)가 접속되는 인터페이스 버스(an interface bus)와; 상기 중앙 처리 장치로부터의 커맨드에 응답하여 그래픽 데이타를 생성하기 위한 상기 인터페이스버스에 접속된 그래픽 프로세서(a graphic processor)와; 비디오 데이타를 프로세스하고, 재배치가능한 윈도우를 처리할능력을 가지고 공유 프레임 버퍼를 통해 상기 비디오 데이타 및 상기 그래픽 데이타를 동기화하기 위한 프로그램가능 가변 위상 수직 동기 신호(a pregrammable variable phase vertical synchronization signal)를 생성하기 위한 가변 동기생성 회로(a variable syncgeneration circuit)를 구비하는 비디오 프로세서(a video processor)와; 상기 그래픽 프로세서에 의해 생성된 그래픽 데이타, 및 상기 디지탈 화된 비디오 데이타를 저장하기 위한 공유 프레임 버퍼(a shared framebuffer)와; 상기 공유 프레임 버퍼에 저장된 데이타를 비디오 모니터(a video monitor)를 구동시키기에 적절한 데이타 및 상기 디지탈화된 비디오데이타를 디스플레이하기 위한 비디오 모니터를 포함하는 멀티미디어 디스플레이 시스템(a multimedia display system).
  2. 제1항에 있어서, 아날로그 비디오 신호(an analog video signal)를 디지털 화된 비디오 데이타로 변환시키기 위한 디지타이저(a digitizer)를 더 포함하는 멀티미디어 디스플레이 시스템.
  3. 제1항에 있어서, 상기 가변 동기 생성 회로는,
    위상 지연(a phase delay)을 나타내는 사전결정된 수평 라인수(a predetermined number of horizontal lines)를 카운트하기 위한 카운터(a counter)와; 상기 카운터의 사전결정된 출력 카운트(a predetermined output count)에 응답하는 동기펄스 생성 회로(a sync pulse generation circuit)를 더 포함하는 멀티미디어 디스플레이 시스템.
  4. 데이타 프로세싱 시스템에서 비디오 모니상의 디스플레이를 위해 다수의 데이타 소스(a plurality of datasources)를 동기화하기 위한 방법에 있어서, 제 1 프로세서(a first processor)에서 제 1 데이타 소스(a first datasource)로부터의 데이타를 프로세스하는 단계와; 제 2 프로세서(a second processor)에서 제 2 데이타 소스(a seconddata source)로부터의 데이타를 프로세스하는 단계와; 상기 비디오 모니터상에서 상기 제 1 소스로부터의 상기 데이타 및상기 제 2 소스로부터의 상기 데이타의 디스플레이를 동기화하기 위해 상기 제 1 프로세서내에서 다수의 동기 신호( apluraluty of synchronization signals)를 생성하는 단계와; 공유 버퍼내에 상기 제 1 소스로부터의 상기 데이타 및 상기제 2 소스로부터의 상기 데이타를 저장하는 단계; 및 상기 비디오 모니터상에 상기 버퍼내에 저장된 데이타를 디스플레이하는 단계를 포함하는, 데이타 프로세싱 시스템에서 비디오 모니터상의 디스플레이를 위해 다수의 데이타 소스를 동기화하는 방법.
  5. 제4항에 있어서, 상기 생성 단계는, 입력 동기 신호(an input synchronization signal) 및 출력 동기 신호(an output synchronization signal) 사이의 사전결정된 위상 지연(a predetermined phase delay)을 나타내는 계수를 저장하는 단계와; 상기 저장된 계수에 대해 계수에서 다수의 카운트 신호를 카운트하는 단계와; 상기 카운터가 사전결정된계수에 도달하는 경우 동기 신호 출력을 생성하는 단계를 더 포함하는, 데이타 프로세싱 시스템에서 비디오 모니터상의디스플레이를 위해 다수의 데이타 소스를 동기화하는 방법.
  6. 제5항에 있어서, 상기 카운팅 단계는 수평 동기 펄스를 카운트하는, 데이타 프로세싱 시스템에서 비디오모니터상의 디스플레이를 위해 다수의 데이타 프로세싱 시스템에서 비디오 모니터상의 디스플레이을 위해다수의 소스를 동기화하는 방법.
  7. 제5항에 있어서, 상기 입력 및 출력 동기 신호는 수직 동기 신호인, 데이타 프로세싱 시스템에서 비디오모니터상의 디스플레이를 위해 다수의 데이타 소스를 동기화하는 방법.
  8. 제5항에 있어서, 상기 계수는 상기 제 1 데이타 소스 및 상기 제 2 데이타 소스 사이의 위상 지연을 나타내는, 데이타 프로세싱 시스템에서 비디오 모니터상의 디스플레이를 위해 다수의 데이타 소스를 동기화하는 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960014890A 1995-05-24 1996-05-07 멀티미디어 디스플레이 시스템 및 데이타 프로세싱 시스템에서 비디오모니터상의 디스플레이를 위해 다수의 데이타 소스를 동기화하는 방법 KR100218618B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US44904795A 1995-05-24 1995-05-24
US08/449,047 1995-05-24
US8/449,047 1995-05-24

Publications (2)

Publication Number Publication Date
KR960043761A true KR960043761A (ko) 1996-12-23
KR100218618B1 KR100218618B1 (ko) 1999-09-01

Family

ID=23782664

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960014890A KR100218618B1 (ko) 1995-05-24 1996-05-07 멀티미디어 디스플레이 시스템 및 데이타 프로세싱 시스템에서 비디오모니터상의 디스플레이를 위해 다수의 데이타 소스를 동기화하는 방법

Country Status (5)

Country Link
US (1) US5977989A (ko)
EP (1) EP0744731B1 (ko)
JP (1) JPH08331472A (ko)
KR (1) KR100218618B1 (ko)
DE (1) DE69604969T2 (ko)

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW346586B (en) * 1997-05-16 1998-12-01 Feng Bao Systems Co Ltd Ing Method for editing a multimedia simultaneous teaching system
US6304297B1 (en) * 1998-07-21 2001-10-16 Ati Technologies, Inc. Method and apparatus for manipulating display of update rate
US6321335B1 (en) 1998-10-30 2001-11-20 Acqis Technology, Inc. Password protected modular computer method and device
US6311268B1 (en) * 1998-11-06 2001-10-30 Acqis Technology, Inc. Computer module device and method for television use
US6744472B1 (en) * 1998-11-09 2004-06-01 Broadcom Corporation Graphics display system with video synchronization feature
US6768774B1 (en) 1998-11-09 2004-07-27 Broadcom Corporation Video and graphics system with video scaling
US7982740B2 (en) 1998-11-09 2011-07-19 Broadcom Corporation Low resolution graphics mode support using window descriptors
US6661422B1 (en) * 1998-11-09 2003-12-09 Broadcom Corporation Video and graphics system with MPEG specific data transfer commands
US7213061B1 (en) 1999-04-29 2007-05-01 Amx Llc Internet control system and method
US6718415B1 (en) * 1999-05-14 2004-04-06 Acqis Technology, Inc. Computer system and method including console housing multiple computer modules having independent processing units, mass storage devices, and graphics controllers
US6643777B1 (en) 1999-05-14 2003-11-04 Acquis Technology, Inc. Data security method and device for computer modules
US6657646B2 (en) * 1999-06-08 2003-12-02 Amx Corporation System and method for multimedia display
US6606127B1 (en) * 1999-06-10 2003-08-12 Enseo, Inc. System and method for synchronizing, storing and accurately reproducing video signals
US6795863B1 (en) 1999-08-10 2004-09-21 Intline.Com, Inc. System, device and method for combining streaming video with e-mail
US7343617B1 (en) 2000-02-29 2008-03-11 Goldpocket Interactive, Inc. Method and apparatus for interaction with hyperlinks in a television broadcast
US7120924B1 (en) 2000-02-29 2006-10-10 Goldpocket Interactive, Inc. Method and apparatus for receiving a hyperlinked television broadcast
US7367042B1 (en) 2000-02-29 2008-04-29 Goldpocket Interactive, Inc. Method and apparatus for hyperlinking in a television broadcast
US20020108115A1 (en) * 2000-12-11 2002-08-08 The Associated Press News and other information delivery system and method
US7426537B2 (en) * 2002-05-31 2008-09-16 Microsoft Corporation Systems and methods for sharing dynamic content among a plurality of online co-users
US7287054B2 (en) * 2002-05-31 2007-10-23 Microsoft Corporation Systems and methods for shared browsing among a plurality of online co-users
JP4161770B2 (ja) 2003-04-01 2008-10-08 ソニー株式会社 データ合成装置およびデータ合成方法
US7483031B2 (en) * 2003-04-17 2009-01-27 Nvidia Corporation Method for synchronizing graphics processing units
US8063916B2 (en) 2003-10-22 2011-11-22 Broadcom Corporation Graphics layer reduction for video composition
US20070059669A1 (en) * 2005-08-23 2007-03-15 Lockheed Martin Corporation Systems and methods for processing video images
CA2621713C (en) 2005-09-07 2016-01-26 Amx Llc Method and computer program for device configuration
US20080036911A1 (en) * 2006-05-05 2008-02-14 Robert Noory Method and apparatus for synchronizing a graphics signal according to a reference signal
US7990724B2 (en) 2006-12-19 2011-08-02 Juhasz Paul R Mobile motherboard
US8990673B2 (en) * 2008-05-30 2015-03-24 Nbcuniversal Media, Llc System and method for providing digital content
US10067715B2 (en) 2014-06-27 2018-09-04 Hewlett Packard Enterprise Development Lp Buffer-based update of state data

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4490741A (en) * 1982-10-08 1984-12-25 Heath Company Synchronization signal stabilization for video image overlay
US4536683A (en) * 1983-06-23 1985-08-20 Zenith Electronics Corporation Horizontal phase shifter
US4964069A (en) * 1987-05-12 1990-10-16 International Business Machines Corporation Self adjusting video interface
US4814872A (en) * 1987-06-04 1989-03-21 Tektronix, Inc. Digital video probe system
US4961071A (en) * 1988-09-23 1990-10-02 Krooss John R Apparatus for receipt and display of raster scan imagery signals in relocatable windows on a video monitor
US4994912A (en) * 1989-02-23 1991-02-19 International Business Machines Corporation Audio video interactive display
US5227863A (en) * 1989-11-14 1993-07-13 Intelligent Resources Integrated Systems, Inc. Programmable digital video processing system
JPH05324821A (ja) * 1990-04-24 1993-12-10 Sony Corp 高解像度映像及び図形表示装置
US5185603A (en) * 1990-07-13 1993-02-09 Medin David L Apparatus for synchronizing computer and video images to be simultaneously displayed on a monitor and method for performing same
US5245322A (en) * 1990-12-11 1993-09-14 International Business Machines Corporation Bus architecture for a multimedia system
US5347322A (en) * 1991-07-09 1994-09-13 Rebo Research Video storage and synchronization
US5229853A (en) * 1991-08-19 1993-07-20 Hewlett-Packard Company System for converting a video signal from a first format to a second format
US5243447A (en) * 1992-06-19 1993-09-07 Intel Corporation Enhanced single frame buffer display system
US5517612A (en) * 1993-11-12 1996-05-14 International Business Machines Corporation Device for scaling real-time image frames in multi-media workstations
US5563633A (en) * 1993-12-30 1996-10-08 At&T Global Information Solutions Company Method and apparatus for data compression during monitor refresh operations
EP0746840B1 (en) * 1994-12-23 2008-01-23 Nxp B.V. Single frame buffer image processing system
US5727192A (en) * 1995-03-24 1998-03-10 3Dlabs Inc. Ltd. Serial rendering system with auto-synchronization on frame blanking
US5684968A (en) * 1995-06-16 1997-11-04 International Business Machines Corporation Method and apparatus for processing multiple images concurrently

Also Published As

Publication number Publication date
EP0744731B1 (en) 1999-11-03
EP0744731A2 (en) 1996-11-27
JPH08331472A (ja) 1996-12-13
KR100218618B1 (ko) 1999-09-01
DE69604969T2 (de) 2000-05-18
EP0744731A3 (en) 1998-01-14
US5977989A (en) 1999-11-02
DE69604969D1 (de) 1999-12-09

Similar Documents

Publication Publication Date Title
KR960043761A (ko) 멀티미디어 디스플레이 시스템 및 데이타 프로세싱 시스템에서 비디오 모니터상의 디스플레이를 위해 다수의 데이타 소스를 동기화하는 방법
US5432905A (en) Advanced asyncronous video architecture
KR900005276A (ko) 하드웨어적으로 crt 해상도를 pdp 해상도로 변환하는 표시제어장치
KR920018641A (ko) 보조의 프레임 스토리지 메모리없이 rgb 및 동기 비디오를 디스플레이하기 위한 방법 및 장치
WO2008035142A1 (en) Multiple-display device and a method for displaying multiple images
KR930006537A (ko) 고속 데이타처리 시스템의 그래픽처리 서브 시스템
KR100198569B1 (ko) 동기신호 변환방법
KR900002628B1 (ko) 룩업 테이블을 이용한 실시간 화상처리장치
KR0176207B1 (ko) 단순한 이벤트 전시를 위한 문자 발생장치
KR940023269A (ko) 디지탈 영상신호 처리회로
JP3058103B2 (ja) 映像ミュート信号発生回路
JP2003099025A (ja) デジタル表示システム
KR100269227B1 (ko) 비월주사형식영상에서비비월주사형식영상으로의변환장치및방법
KR970076442A (ko) Pdp 모니터의 수직 위치 설정 장치
SU1587573A1 (ru) Устройство дл отображени графической информации на экране телевизионного индикатора
KR970022723A (ko) 컴퓨터와 디스플레이 장치의 영상 신호 인터페이스 장치
KR970024895A (ko) 트리거 신호 발생장치
KR970076445A (ko) Pdp 모니터의 수직 위치 설정 장치
KR940016161A (ko) 고화질 브이씨알의 데이타 신장 제어회로
KR950002379A (ko) 영상 표시방법 및 그 장치
KR970057033A (ko) 영상신호 변환장치의 화면 이동장치
KR930002924A (ko) Crt디스플레이 인터페이스장치의 어드레스 디코딩방식
KR970007716A (ko) 실시간 영상 구현 장치 및 그 방법
KR19980084430A (ko) 외부 화면 표시 신호 입력에 대한 화면 표시 기능을 갖는 노트북 컴퓨터 시스템
KR950007498A (ko) 영상신호의 프레임 변환장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050519

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee