KR960003053B1 - 에러발생 카운터를 가지는 데이터 전송 시스템 - Google Patents
에러발생 카운터를 가지는 데이터 전송 시스템 Download PDFInfo
- Publication number
- KR960003053B1 KR960003053B1 KR1019930029305A KR930029305A KR960003053B1 KR 960003053 B1 KR960003053 B1 KR 960003053B1 KR 1019930029305 A KR1019930029305 A KR 1019930029305A KR 930029305 A KR930029305 A KR 930029305A KR 960003053 B1 KR960003053 B1 KR 960003053B1
- Authority
- KR
- South Korea
- Prior art keywords
- error
- signal line
- data
- error detection
- signal
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/30—Monitoring
- G06F11/34—Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment
Abstract
내용 없음.
Description
제1도는 본 발명을 적용키 위한 데이터를 송수신하는 시스템의 구성도.
제2도는 본 발명의 송수신부의 에러 검출 교정부와 에러 발생 카운터의 연관 구성도이다.
* 도면의 주요부분에 대한 부호의 설명
1 : 수신부 2 : 송신부
9 : 에러 검출 교정부 11 : 에러 발생 카운터
본 발명은 에러발생 카운터를 가지는 데이터 전송 시스템에 관한 것으로, 데이터를 전송하는 시스템의 데이터 전송중의 에러 발생 빈도를 카운터할 수 있도록 한 것이며 데이터 전송 버스를 사용하는 다중처리기 시스템과 각종 통신 시스템의 데이터 송수신부에 적용되어 에러 혹은, 고장 발생이 미연에 방지될 필요성이 있는 시스템에 적용할 수 있도록 한 것이다.
종래의 데이터 전송 시스템에서는 데이터 전송중의 에러 발생에 대해 에러 검출, 에러 교정을 하기 위해 패리티 비트를 사용하여 에러 발생시 재전송, 혹은 교정을 할 수 있도록 하고 있다. 그러나, 이러한 방법은 데이터 전송 에러에 대한 그 순간 순간의 해결책일 뿐이며 에러에 대한 근본적 해결에 도움을 주지 못한다.
본 발명은 이러한 점을 감안하여 데이터 전송 시스템에서 데이터 전송중의 에러 검출, 교정 기능만 하는 에러 방지 수단에 에러 발생 횟수를 기록하는 기능을 추가함으로써, 이 시스템의 사용자가 에러의 발생 빈도를 알 수 있게하여 시스템이 불안정해졌거나 고장의 가능성이 생긴 시스템의 동작 오류를 미연에 방지할 수 있도록 한 것을 특징으로 한다.
즉, 데이터 전송 시스템을, 수신된 신호에 에러 발생시 이를 검출하여 에러를 교정하는 에러 검출 교정부와 ; 상기 에러 검출 교정부로 부터 입력되는 에러교정신호선의 신호 발생 횟수를 카운팅하고, 상기 카운팅된 데이타를 읽기 신호에 따라 출력하며, 리셋 신호선을 통해 입력되는 리셋신호에 따라 리셋됨을 특징으로 하는 에러 발생 카운터를 포함하여 구성하므로써, 현시스템의 안정도를 판단하여 시스템의 상태를 점검할 수 있도록 한 것이다.
이하 본 발명의 실시예를 첨부도면을 참조로 하여 상세히 설명한다.
본 발명을 적용키 위한 데이터를 송수신하는 시스템은 제1도와 같이 도시할 수 있는 바, 데이터를 수신하는 수신부(1)와 ; 데이터를 송신하는 송신부(2)와 ; 송신부(2)에서 수신부(1)로 데이터를 제공하는 데이터 신호선(3)와 ; 송신부(2)에서 수신부(1)로 에러의 검출, 교정을 위한 데이터를 제공하는 에러 검출 신호선(4)과 ; 전송의 정상적인 완료 상태를 송신부(2)에 전송하는 정상수신확인(Transfer Acknowledge) 신호선(5)과 ; 송신부(2)가 에러를 감지하도록하기 위한 에러 교정 신호선(6)으로 구성된다.
상기의 데이터를 송수신 하는 시스템은 송신부(2)는 데이터를 수신부(1)로 데이터 신호선(3)을 통하여 전송하고 에러의 검출과 교정을 위하여 에러 검출 교정 신호선(4)을 사용하여 추가 신호를 전송한다. 수신부(1)는 전송의 완료 또는 실패 여부를 정상수신확인 신호선(5)을 통하여 전송한다. 수신부(1)은 전송중의 에러에 대한 사항을 에러 검출 교정 신호선(4)을 통하여 알 수 있지만 송신부(2)는 자신이 송신한 데이터 전송이 실패하여 재 전송 요청이 들어 오는 경우만 알 수 있으며 수신부(1)에서 에러 교정이 된 경우 에러 발생에 대한 사항을 감지하지 못한다. 그러므로, 송신부(2) 또한 수신부(1)와 마찬가지로 모든 에러를 감지하도록 하기 위하여 에러 교정 신호선(6)을 두어 송신부(2)로 에러 발생 여부를 전달하도록 동작한다.
수신부(1)의 에러 검출 교정부와 에러발생카운터의 연관관계는 제2도와 같이 도시할 수 있는 바, 송신부(2)와 연결된 데이터 신호선(3)과 에러 검출 교정 신호선(4)에 연결되어 에러를 검출, 교정하는 에러 검출 교정부(9)와 ; 에러 검출 교정부(9)에서 에러를 검출 할 수 없는 경우 전송을 재요청하는 정상수신확인 신호선(5)과 ; 교정한 데이터를 출력하는 교정된 데이터 신호선(15)과 ; 송신부(2)에 에러 발생을 알리는 에러 교정 신호선(6)와 ; 에러 검출 교정부(9)에서 에러 발생시 에러 발생카운터(11)에 전달하는 에러 검출 신호선(10)과 ; 에러 발생횟수에 따라 내부 카운터 수치를 증가 시키는 에러 발생 카운터(11)와 ; 신호가 입력되면 카운터의 수치가'0'이 되는 리셋 신호선(12)과 ; 에러 발생 카운터 수치를 읽게 명령하는 읽기 신호선(16)과 ; 읽기 신호선(16)에 신호가 입력되면 현재까지 기록된 수치를 출력하는 에러발생 수치 데이터 신호선(13)으로 구성된다.
상기의 에러 검출 교정부(9)와 에러발생 카운터(11)는 다음과 같이 동작한다.
송신부(2)에서 전송된 데이터는 데이터 신호선(3)으로 입력되며 에러 검출, 교정을 위해 에러 검출 교정 신호선(4)으로 추가 데이터가 동시에 에러 검출 교정부(9)로 전송된다.
이때 송신부(2)로부터 수신한 데이터에서 에러가 발생하였을 경우, 에러 검출 교정부(9)에서는 에러 검출 신호선(10)을 통해 에러 발생 상태를 알리며, 에러 발생 카운터(11)에서는 상기 신호의 발생 빈도 수를 카운팅한다.
상기 동작과 동시에 수신부(1)의 에러 검출 교정부(9)에서는 발생된 에러를 교정할 수 없는 경우, 정상수신확인 신호선(5)으로 전송을 재요청하고, 에러 교정 신호선(6)으로 송신부(2)에 에러 발생을 알린다.
반대로 자체내에서 에러를 교정한 경우는 교정한 데이타를 데이터 신호선(15)으로 출력한다.
이와 같은 상태에서 상기 에러 발생 카운터(11)로 읽기 신호선(16)을 통해 읽기 신호가 입력되면 에러 발생 카운터(11)는 에러 발생 수치 데이터 신호선(13)으로 현재까지 카운팅된 에러 발생 수치를 출력한다.
즉, 에러 발생시 에러 검출 교정부(9)는 에러 발생 카운터(11)를 구동시켜 에러 발생 수치를 증가시키므로써, 에러 발생 빈도를 카운트할 수 있어 임의 시점의 현재 시스템 안정도를 측정할 수 있고 시스템의 예기치 못한 고장을 미연에 방지할 수 있다. 물론 에러 발생 카운터(11)를 초기화 시킬때에는 리셋신호선(12)을 구동시켜 구현가능하다.
이상에서 상세히 설명한 바와 같이 본 발명에 의해 구현된 에러 발생 카운터를 데이터 전송 시스템에 부가 장착하여 시스템을 구축하면, 에러 발생 카운터의 카운팅 데이터를 통해 현 시스템의 성능 판단을 할 수 있으며, 이후에 구축할 시스템의 자료로도 사용할 수 있어, 시스템 구축이 용이한 점이 있다.
또한 에러 발생 빈도 수에 따라 시스템의 안정도를 판단할 수 있는 바, 에러 발생 빈도 수를 모니터링 하여 빈도 수가 증가하였을 시 시스템이 불안정하다고 인지하고서 시스템 상태를 점검할 수 있도록 하므로써, 과다한 에러 발생으로 인한 시스템의 오동작이나 고장을 미연에 방지할 수 있도록 한다.
Claims (1)
- 데이터를 전송하는 시스템에 있어서, 수신된 신호에서 에러 발생시 이를 검출하여 에러 발생을 알림과 동시에 에러를 교정하는 에러 검출 교정부(9)와 ; 상기 에러 검출 교정부(9)로부터 입력되는 에러 검출 신호선(6)의 신호 발생 횟수를 카운팅하고, 상기 카운팅된 데이타를 읽기 신호에 따라 출력하며, 리셋 신호선(12)을 통해 입력되는 리셋신호에 따라 리셋되는 에러발생 카운터(11)를 포함하여 구성하므로써, 현 시스템의 안정도를 판단하여 시스템의 상태를 점검할 수 있도록 함을 특징으로 하는 에러발생 카운터를 가지는 데이터 전송 시스템.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019930029305A KR960003053B1 (ko) | 1993-12-23 | 1993-12-23 | 에러발생 카운터를 가지는 데이터 전송 시스템 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019930029305A KR960003053B1 (ko) | 1993-12-23 | 1993-12-23 | 에러발생 카운터를 가지는 데이터 전송 시스템 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR950020119A KR950020119A (ko) | 1995-07-24 |
KR960003053B1 true KR960003053B1 (ko) | 1996-03-04 |
Family
ID=19372350
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930029305A KR960003053B1 (ko) | 1993-12-23 | 1993-12-23 | 에러발생 카운터를 가지는 데이터 전송 시스템 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR960003053B1 (ko) |
-
1993
- 1993-12-23 KR KR1019930029305A patent/KR960003053B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR950020119A (ko) | 1995-07-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0197545A2 (en) | Error control encoding system, method and device | |
US4584684A (en) | Data transmission method | |
US4800562A (en) | Circuit and method for monitoring the quality of data in a data stream | |
KR101526874B1 (ko) | 양방향 와치독 장치 및 그 제어 방법 | |
KR960003053B1 (ko) | 에러발생 카운터를 가지는 데이터 전송 시스템 | |
US20070226549A1 (en) | Apparatus for detecting errors in a communication system | |
JP3522597B2 (ja) | Icカード接続装置 | |
US7366952B2 (en) | Interconnect condition detection using test pattern in idle packets | |
US20020114409A1 (en) | Serial data communication apparatus and detection method for communication error | |
JP2004178074A (ja) | 通信デバイス、ホスト装置、及び通信方法 | |
US6170069B1 (en) | Bit error measuring device for modem device and bit error measuring method for the same | |
KR100260988B1 (ko) | 보오 레이트 생성 장치 | |
JPS6318837A (ja) | 伝送デ−タ確認装置 | |
JPH0441399B2 (ko) | ||
KR100266255B1 (ko) | 데이터전송시의에러검출장치 | |
KR0167910B1 (ko) | 원격 데이타 서비스 유니트 제어 장치 | |
JPH06112993A (ja) | シリアルデータ通信装置 | |
JPS6246020B2 (ko) | ||
JPS61288638A (ja) | 調歩同期によるデ−タ伝送方式 | |
JPH05108508A (ja) | データ伝送装置 | |
KR20220027404A (ko) | Mcu 고장 검출 장치 및 방법 | |
JPS62208152A (ja) | 冗長化並列伝送装置 | |
JPH0452017B2 (ko) | ||
JPH0283646A (ja) | メモリエラー監視回路 | |
JP2606160B2 (ja) | パリティチェック回路の故障検出方式 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20000224 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |