KR960002041A - 프로세서간 통신방식 - Google Patents

프로세서간 통신방식 Download PDF

Info

Publication number
KR960002041A
KR960002041A KR1019940015194A KR19940015194A KR960002041A KR 960002041 A KR960002041 A KR 960002041A KR 1019940015194 A KR1019940015194 A KR 1019940015194A KR 19940015194 A KR19940015194 A KR 19940015194A KR 960002041 A KR960002041 A KR 960002041A
Authority
KR
South Korea
Prior art keywords
processor
data
port
transmitting
receiving
Prior art date
Application number
KR1019940015194A
Other languages
English (en)
Other versions
KR0139480B1 (ko
Inventor
허태원
Original Assignee
윤학범
주식회사 경덕전자
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤학범, 주식회사 경덕전자 filed Critical 윤학범
Priority to KR1019940015194A priority Critical patent/KR0139480B1/ko
Publication of KR960002041A publication Critical patent/KR960002041A/ko
Application granted granted Critical
Publication of KR0139480B1 publication Critical patent/KR0139480B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/106Microcomputer; Microprocessor

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Multi Processors (AREA)

Abstract

본 발명은 다수의 프로세서를 구비한 시스템에 있어서 각 프로세서간의 데이터 송수신을 신속하면서도 정확하게 실행할 수 있도록 된 프로세서간 통신방식에 관한 것으로서, 제1프로세서와 제2프로세서간에 2진데이터를 송수신하는 통신방식에 있어서, 상기 제1 및 제2프로세서는 2진 데이터 1을 송수신하기 위한 제1송수신포트와 2진 데이터 0을 송수신하기 위한 제2송수신포트를 갖추고, 상기 제1 및 제2프로세서는 제1 및 제2송수신포트가 상호 대응되게 전기적으로 결합되며, 송신측 프로세서는 제1 또는 제2송수신 포트의 레벨을 소정 레벨로 설정함으로써 1비트의 데이터를 전송하고, 수신측 프로세서는 상기 레벨 변환된 포트가 아닌 다른 포트의 레벨을 상기 레벨 변환된 포트의 레벨과 동일하게 설정함으로써 데이터 수신 신호를 송출하며, 상기 송신측 프로세서는 이 데이터 수신신호가 입력된 후에 다음 비트의 데이터를 출력하는 것을 특징으로 한다.

Description

프로세서간 통신방식
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명의 프로세서간 통신방식에 따른 시스템 구성도.
제3도는 본 발명에 따른 프로세서간 통신방식을 설명하기 위한 도면.

Claims (1)

  1. 제1프로세서와 제2프로세서간에 2진데이터를 송수신하는 통신방식에 있어서, 상기 제1 및 제2프로세서는 2진 데이터 "1"을 송수신하기 위한 제1송수신포트와 2진 데이터 "0"을 송수신하기 위한 제2송수신포트를 갖추고, 상기 제1 및 제2프로세서는 제1 및 제2송수신포트가 상호 대응되게 전기적으로 결합되며, 송신측 프로세서는 제1 또는 제2송수신 포트의 레벨을 소정 레벨로 설정함으로써 1비트의 데이터를 전송하고, 수신측 프로세서는 상기 레벨변환된 포트가 아닌 다른 포트의 레벨을 상기 레벨변환된 포트의 레벨과 동일하게 설정함으로써 데이터 수신신호를 송출하며, 상기 송신측 프로세서는 이 데이터 수신신호가 입력된 후에 다음 비트의 데이터를 출력하는 것을 특징으로 하는 프로세서간 통신방식.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940015194A 1994-06-29 1994-06-29 프로세서간 통신방식 KR0139480B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940015194A KR0139480B1 (ko) 1994-06-29 1994-06-29 프로세서간 통신방식

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940015194A KR0139480B1 (ko) 1994-06-29 1994-06-29 프로세서간 통신방식

Publications (2)

Publication Number Publication Date
KR960002041A true KR960002041A (ko) 1996-01-26
KR0139480B1 KR0139480B1 (ko) 1998-07-01

Family

ID=66688937

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940015194A KR0139480B1 (ko) 1994-06-29 1994-06-29 프로세서간 통신방식

Country Status (1)

Country Link
KR (1) KR0139480B1 (ko)

Also Published As

Publication number Publication date
KR0139480B1 (ko) 1998-07-01

Similar Documents

Publication Publication Date Title
SE8402299D0 (sv) Signal transmission system
ATE38729T1 (de) Schaltkreis-baustein.
KR930015432A (ko) 중재자
KR960002041A (ko) 프로세서간 통신방식
KR850006802A (ko) 데이터 전송 장치
KR840004996A (ko) 컴퓨터 회로망의 위성 통신 시스템
KR900015481A (ko) 데이타 링크 시스템의 송신기 및 수신기
KR960030000A (ko) 버스제어수단을 구비하는 다중프로세서시스템
JPS6461851A (en) Data transmission/reception system
KR830008233A (ko) 단일라인 우선순위를 설립시키는 장치를 가지는 통신 멀티플렉서
SU756455A1 (ru) Устройство для приемопередачи информации1
SU445172A1 (ru) Устроство приема и передачи данных
SU1675888A1 (ru) Устройство дл контрол информации при передаче
TW357515B (en) Network exchanger
KR830009836A (ko) 셀프 클록킹 데이터 전송 시스템
JPH0195317A (ja) メッセージ送信方式
KR920006854A (ko) 마이컴간 데이타 및 통신제어신호 전송방식
JPS5571340A (en) Signal transmission method
KR880008600A (ko) 다중 엑세스 네트워크 장치
JPS6486264A (en) Multiprocessor communication system
JPS5583362A (en) Data transmitting method
KR910010322A (ko) Rsa 알고리즘을 사용한 보안 모듈 회로
KR850005922A (ko) 전송장치군의 전송로 구성방식
KR910014806A (ko) 듀얼포트램 방식 통신 에러 체크방법
KR950022607A (ko) 신호 서비스장치 내의 프로세서간 통신장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20010518

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee