KR950030484A - Feed Forward Controlled Phase-Sync Circuit - Google Patents

Feed Forward Controlled Phase-Sync Circuit Download PDF

Info

Publication number
KR950030484A
KR950030484A KR1019950008805A KR19950008805A KR950030484A KR 950030484 A KR950030484 A KR 950030484A KR 1019950008805 A KR1019950008805 A KR 1019950008805A KR 19950008805 A KR19950008805 A KR 19950008805A KR 950030484 A KR950030484 A KR 950030484A
Authority
KR
South Korea
Prior art keywords
phase
signal
voltage controlled
multivibrator oscillator
control
Prior art date
Application number
KR1019950008805A
Other languages
Korean (ko)
Inventor
배점한
야스히로 다니구치
Original Assignee
유니데크전자 주식회사
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 유니데크전자 주식회사, 김광호, 삼성전자 주식회사 filed Critical 유니데크전자 주식회사
Publication of KR950030484A publication Critical patent/KR950030484A/en

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/353Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
    • H03K3/354Astable circuits

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

본 발명의 목적은 간단한 회로 구성에서 외부로부터의 입력 신호에 고정도에 위상 동기 가능한 위상 동기 회로를 제공하는데 있다.SUMMARY OF THE INVENTION An object of the present invention is to provide a phase synchronization circuit capable of phase-locking with high accuracy to an input signal from the outside in a simple circuit configuration.

또한, 본 발명의 구성은 외부 입력 신호에 위상 동기된 발진 신호를 제공하는 피드 포워드 제어형 위상 동기회로에 있어서, 그 위상 동기 회로와 전압 제어에 따라 발진 주파수가 변화하는 전압 제어 멀티바이브레이터발진기(VCM, 31), 이 VCM의 출력신호 또는 이 출력신호를 분주한 신호와 입력신호간의 주파수차에 따라 신호를 발생하는 주파수 비교기(27), 이 주파수 비교기로부터 입력된 신호에 근거하여 상기 VCM에 공급하기 위한 제어전압을 생성하는 루트필터(29) 및 상기 VCM의 발진 출력신호의 위상을 상기 입력신호에 의해 규제하는 위상 제어하는 회로를 구비한다.In addition, the configuration of the present invention is a feed-forward-controlled phase-lock circuit for providing an oscillation signal that is phase-locked to an external input signal, the voltage-controlled multivibrator oscillator (VCM) whose oscillation frequency changes according to the phase-lock circuit and voltage control. 31) a frequency comparator 27 for generating a signal in accordance with an output signal of this VCM or a frequency difference between a signal obtained by dividing this output signal and an input signal, for supplying to the VCM based on a signal input from the frequency comparator; A root filter 29 for generating a control voltage and a phase control circuit for regulating the phase of the oscillation output signal of the VCM by the input signal.

Description

피드 포워드(Feed Forward) 제어형 위상 동기 회로Feed Forward Controlled Phase-Sync Circuit

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제1도는 본 발명의 일 실시예에 관한 위상 동기 회로의 개략구성을 도시하는 블럭도이다. 제2도는 일반적인 이미터 결합형 멀티바이브레이터의 기본 구성을 도시한 전기 회로도(a) 및 제1도의 위상 동기 회로에 사용가능한 전압 제어 멀티바이브레이터 발진기의 구성을 도시한 전기 회로도(b)이다, 제3도는 제1도의 위상 동기회로에 사용 가능한 전압 제어 멀티바이브레이터 발진기를 집적 회로에서 실시한 경우의 구성을 도시한 전기 회로도이다.1 is a block diagram showing a schematic configuration of a phase locked circuit according to an embodiment of the present invention. 2 is an electrical circuit diagram (a) showing the basic configuration of a general emitter coupled multivibrator and an electrical circuit diagram (b) showing the configuration of a voltage controlled multivibrator oscillator usable for the phase-lock circuit of FIG. Fig. 1 is an electrical circuit diagram showing the configuration when the voltage controlled multivibrator oscillator usable in the phase synchronization circuit of Fig. 1 is implemented in an integrated circuit.

Claims (7)

제어전압에 따라 발진 주파수가 변화하는 전압 제어 멀티바이브레이터 발진기; 상기 전압 제어 멀티바이브레이터 발진기의 출력신호 또는 이 출력신호를 분주하는 신호와 입력신호간의 주파수차에 따른 신호를 발생하는 주파수 비교기; 상기 주파수 비교기로부터 출력되는 신호에 근거하여 상기 전압 제어 멀티바이브레이터 발진기에 공급하기 위한 제어전압을 생성하는 루프필터; 상기 전압 제어 멀티바이브레이터 발진기의 발진 신호의 위상을 상기 입력신호에 따라 규제하여 상기 발진신호의 위상을 상기 입력신호의 위상에 동기시키는 위상 제어회로를 구비하는 것을 특징으로 하는 피드 포워드 제어형 위상 동기 회로.A voltage controlled multivibrator oscillator whose oscillation frequency changes in accordance with the control voltage; A frequency comparator for generating an output signal of the voltage controlled multivibrator oscillator or a signal according to a frequency difference between an input signal and a signal for dividing the output signal; A loop filter for generating a control voltage for supplying the voltage controlled multivibrator oscillator based on the signal output from the frequency comparator; And a phase control circuit for regulating the phase of the oscillation signal of the voltage controlled multivibrator oscillator according to the input signal to synchronize the phase of the oscillation signal with the phase of the input signal. 제1항에 있어서, 상기 전압 제어 멀티바이브레이터 발진기는 콜렉터와 베이스가 상호 실질적으로 교차결합되어 이미터간에 콘덴서가 접속된 한쌍의 트랜지스터를 구비한 비안정 멀티바이브레이터이고, 동시에 상기 위상 제어 회로와 상기 입력 신호에서 생성된 위상 동기용 펄스에 의해 외부로부터 직접 상기 콘덴서의 충전 또는 방전 사이클을 규제하는 것을 특징으로 하는 피드 포워드 제어형 위상 동기 회로.2. The voltage controlled multivibrator oscillator according to claim 1, wherein said voltage controlled multivibrator oscillator is an unstable multivibrator having a pair of transistors in which a collector and a base are substantially cross-coupled with each other and a capacitor is connected between emitters, and simultaneously said phase control circuit and said input A feed forward control type phase synchronization circuit characterized by regulating a charge or discharge cycle of the capacitor directly from the outside by a phase synchronization pulse generated in a signal. 제1항 또는 제2항에 있어서, 상기 주파수 비교기로부터 출력되어 상기 전압 제어 멀티바이브레이터 발진기에 인가되는 제어전압의 변화 범위를 제한하는 주파수 안정화 회로를 더 구비하는 것을 특징으로 하는 피드 포워드 제어형 위상 동기 회로.3. A feed forward control phase synchronizing circuit as claimed in claim 1 or 2, further comprising a frequency stabilization circuit for limiting a change range of a control voltage output from said frequency comparator and applied to said voltage controlled multivibrator oscillator. . 전압 제어에 따라 발진 주파수가 변화하는 전압 제어 멀티바이브레이터 발진기; 상기 전압 제어 멀티바이브레이터 발진기의 출력신호 또는 이 출력신호를 분주한 신호와 기준 주파수 신호와의 사이의 주파수차에 따른 신호를 발생하는 주파수 비교기; 상기 주파수 비교기로부터 출력되는 신호에 근거하여 상기 전압 제어 멀티바이브레이터 발진기에 공급하기 위한 제어전압을 생성하는 루프필터; 상기 전압 제어 멀티바이브레이터 발진기의 발진신호의 위상을 위상 제어하는 입력신호에 따라 규제하고, 상기 발진신호의 위상을 상기 위상 제어용 입력신호의 위상에 동기시키는 위상 제어 회로를 구비하는 것을 특징으로 하는 피드 포워드 제어형 위상 동기 회로.A voltage controlled multivibrator oscillator whose oscillation frequency changes according to the voltage control; A frequency comparator for generating a signal according to a frequency difference between an output signal of the voltage controlled multivibrator oscillator or a signal divided by the output signal and a reference frequency signal; A loop filter for generating a control voltage for supplying the voltage controlled multivibrator oscillator based on the signal output from the frequency comparator; And a phase control circuit for regulating the phase of the oscillation signal of the voltage controlled multivibrator oscillator in accordance with an input signal for phase control, and for synchronizing the phase of the oscillation signal with the phase of the phase control input signal. Controlled phase locked circuit. 제4항에 있어서, 상기 전압 제어 멀티바이브레이터 발진기는 콜렉터와 베이스가 상호 실질적으로 교차 결합되어 이미터간에 콘덴서가 접속된 한쌍의 트랜지스터를 구비한 비안정 멀티바이브레이터 발진기이며, 또한, 상기 위상 제어 회로의 상기 위상 제어용 입력신호에서 생성된 위상 동기용 펄스에 의해 외부로부터 직접 상기 콘덴서의 충전 또는 방전 사이클을 규제하는 것을 특징으로 하는 피드 포워드 제어형 위상 동기 회로.5. The voltage controlled multivibrator oscillator according to claim 4, wherein the voltage controlled multivibrator oscillator is an unstable multivibrator oscillator having a pair of transistors in which a collector and a base are substantially cross-coupled with each other, and a capacitor is connected between emitters. And a charge or discharge cycle of the capacitor is directly controlled from the outside by a phase synchronizing pulse generated from the phase control input signal. 제4항 또는 제5항에 있어서, 상기 주파수 비교기로부터 출력되어 상기 전압 제어 멀티바이브레이터 발진기에 인가되는 제어전압의 변화 범위를 제한하는 주파수 안정화 회로를 더 구비하는 것을 특징으로 하는 피드 포워드 제어형 위상 동기 회로.6. A feed forward control phase synchronizing circuit as set forth in claim 4 or 5, further comprising a frequency stabilization circuit for limiting a change range of a control voltage output from said frequency comparator and applied to said voltage controlled multivibrator oscillator. . 발진 주파수를 결정하는 콘덴서를 구비한 비안정 멀티바이브레이터 발진기; 입력신호에서 생성된 위상 동기 펄스에 의해 외부로부터 직접 상기 비안정 멀티바이브레이터 발진기의 상기 콘덴서의 충전 또는 방전사이클을 규제하는 것에 의해 상기 비안정 멀티바이브레이터 발진기의 발진 위상을 상기 입력 신호에 의해 규제하고 상기 발진 신호의 위상을 상기 입력 신호의 위상과 동기시키는 위상 제어 회로를 구비하는 것을 특징으로 하는 피드 포워드 제어형 위상 동기 회로.An unstable multivibrator oscillator having a capacitor for determining an oscillation frequency; The oscillation phase of the unstable multivibrator oscillator is regulated by the input signal by regulating the charging or discharging cycle of the condenser of the unstable multivibrator oscillator directly from the outside by a phase-synchronized pulse generated from an input signal. And a phase control circuit for synchronizing the phase of the oscillation signal with the phase of the input signal. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019950008805A 1994-04-14 1995-04-14 Feed Forward Controlled Phase-Sync Circuit KR950030484A (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP94-101963 1994-04-14
JP6101963A JPH07288468A (en) 1994-04-14 1994-04-14 Feedforward control type phase locked loop circuit

Publications (1)

Publication Number Publication Date
KR950030484A true KR950030484A (en) 1995-11-24

Family

ID=14314529

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950008805A KR950030484A (en) 1994-04-14 1995-04-14 Feed Forward Controlled Phase-Sync Circuit

Country Status (2)

Country Link
JP (1) JPH07288468A (en)
KR (1) KR950030484A (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4945856B2 (en) * 2001-05-28 2012-06-06 ソニー株式会社 Oscillator circuit
JP4727538B2 (en) * 2006-09-13 2011-07-20 富士通テレコムネットワークス株式会社 Phase synchronization circuit
JP2008103888A (en) * 2006-10-18 2008-05-01 Niigata Seimitsu Kk Voltage-controlled oscillation circuit

Also Published As

Publication number Publication date
JPH07288468A (en) 1995-10-31

Similar Documents

Publication Publication Date Title
KR950022154A (en) Clock signal generation circuit
KR960012710A (en) Voltage-controlled oscillator without resistor
KR890009098A (en) Voltage controlled oscillation circuit
US5047733A (en) PLL synthesizer providing rapid frequency changeover
JP3561035B2 (en) Synchronous clock generation circuit
US4573175A (en) Variable digital frequency generator with value storage
KR950030484A (en) Feed Forward Controlled Phase-Sync Circuit
KR920013933A (en) PLL Synthesis Circuit
CA2192881A1 (en) PLL Circuit and Noise Reduction Means for PLL Circuit
JPH0834589B2 (en) Sampling clock generator
JPH06303133A (en) Oscillation circuit, frequency voltage conversion circuit, phase locked loop circuit and clock extract circuit
JPS6290053A (en) Synchronization limiting method in phase locked loop
US3278862A (en) Crystal controlled synchronized oscillator
KR100233274B1 (en) Pll capable of stable operation without relation with change of source voltage
JPH06276089A (en) Pll circuit
JP3560696B2 (en) PLL circuit
KR920001922B1 (en) Phase locked loop circuit with level translator
JP2647384B2 (en) PLL circuit
JPH0758635A (en) Frequency synthesizer
JPH0529933A (en) Phase locked loop oscillator
JPH0458614A (en) Pll synthesizer
JPS63234630A (en) Phase locking compensating circuit for phase locked loop
JP2000031818A (en) Delay circuit and pll circuit provided with the same
JP2976630B2 (en) Frequency synthesizer
JPH06164379A (en) Duty ratio fixed pll oscillation circuit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E601 Decision to refuse application