KR950022421A - 데이타 배열위치가 상이한 두 버스 사이의 마스터측 전송 제어장치 - Google Patents

데이타 배열위치가 상이한 두 버스 사이의 마스터측 전송 제어장치 Download PDF

Info

Publication number
KR950022421A
KR950022421A KR1019930029082A KR930029082A KR950022421A KR 950022421 A KR950022421 A KR 950022421A KR 1019930029082 A KR1019930029082 A KR 1019930029082A KR 930029082 A KR930029082 A KR 930029082A KR 950022421 A KR950022421 A KR 950022421A
Authority
KR
South Korea
Prior art keywords
transmission
data
bus
vme64
decoder
Prior art date
Application number
KR1019930029082A
Other languages
English (en)
Other versions
KR960009469B1 (en
Inventor
김병효
최동욱
오길록
Original Assignee
양승택
재단법인 한국전자통신연구소
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 재단법인 한국전자통신연구소 filed Critical 양승택
Priority to KR93029082A priority Critical patent/KR960009469B1/ko
Priority to JP6311636A priority patent/JPH07208833A/ja
Publication of KR950022421A publication Critical patent/KR950022421A/ko
Application granted granted Critical
Publication of KR960009469B1 publication Critical patent/KR960009469B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40006Architecture of a communication node
    • H04L12/40019Details regarding a bus master
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40006Architecture of a communication node
    • H04L12/40013Details regarding a bus controller
    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F25REFRIGERATION OR COOLING; COMBINED HEATING AND REFRIGERATION SYSTEMS; HEAT PUMP SYSTEMS; MANUFACTURE OR STORAGE OF ICE; LIQUEFACTION SOLIDIFICATION OF GASES
    • F25BREFRIGERATION MACHINES, PLANTS OR SYSTEMS; COMBINED HEATING AND REFRIGERATION SYSTEMS; HEAT PUMP SYSTEMS
    • F25B2400/00General features or devices for refrigeration machines, plants or systems, combined heating and refrigeration systems or heat-pump systems, i.e. not limited to a particular subgroup of F25B
    • F25B2400/02Centrifugal separation of gas, liquid or oil

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Bus Control (AREA)
  • Small-Scale Networks (AREA)
  • Applications Or Details Of Rotary Compressors (AREA)
  • Compressor (AREA)

Abstract

본 발명은 데이타 배열위치가 상이한 두 버스 사이의 마스터측 전송제어장치에 관한 것으로서, 프로세서에서 구동된 제어신호들을 버스의 사용권을 얻기 전에 VME64 버스용 제어신호로 미리 변환하기 위한 신호변환기(13)와, 상기 변환된 제어신호들을 이용하여 적당한 시점에 적당한 위치의 버퍼를 적당한 방향으로 선택적으로 구동하는 제어신호를 발생하는 전송제어기(14)와, 전송제어기에서 발생한 제어신호를 이용하여 데이타를 데이타 버스에 직접 구동하기 위한 양방향 데이타 버퍼(8, 9, 10)와, VME64 버스(17)에 있는 특정자원을 지정하여 억세스하기 위한 어드레스 버퍼(11)로 구성되고, 프로세서 제어신호를 VME64 버스쪽의 제어신호들로 변환하기 위한 제2 디코더(20)와, 데이타 전송을 위한 신호들의 타이밍을 VME64 버스규격에 맞추면서 제어신호의 변환시간으로 지연이 발생하지 않게하고, 시간차 구동을 실현하기 위한 전송시점제어기(18) 및 제1디코더(19)와, 상기 버퍼구동신호를 발생하기 위한 제3 디코더(21)와, 전송완료 신호를 구동하여 통신제어기(7)에서 보내온 안정된 데이타를 시스템 제어기의 프로세서가 받도록 하기 위한 전송완료 지연로직(22)으로 구성되어 인텔계열의 프로세서를 사용하는 시스템으로서 로우컬버스와 VME64 버스 사이의 데이타 전송 프로토콜의 차이를 극복하고, 정확한 데이타 전송을 실현할 수 있다.

Description

데이터 배열위치가 상이한 두 버스 사이의 마스터측 전송제어장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명이 적용 대상으로 하는 시스템 구성도.

Claims (1)

  1. 데이터 전송 프로토콜이 상이한 두 버스 사이의 데이터 전송을 위하여 시스템 제어기내(5)의 인텔계열의 프로세서가 VME64 버스(6)에 위치한 통신제어기(7)의 자원을 억세스하기위해서 인텔계열의 프로세서 제어신호를 VME64 버스쪽의 제어신호들로 변환하기 위한 제2디코더(20)와, 데이터 전송을 위한 신호들의 타이밍을 VME64 버스 규격에 맞추면서 제어신호의 변환시간으로 지연이 발생하지 않게 하고, 변환초기의 잡음이 전송에 영향을 미치지 않도록 시간차 구동을 실현하기 위한 전송시점 제어기(18) 및 제1디코더(19)와, 버스의 사용권을 얻기전에 상기 VME64 버스용 제어신호로 미리 변환하기 위한 신호변환기(13)에 의해서 변환된 제어신호들을 이용하여 전송방향에 따라 소정 위치의 버퍼(8, 9, 10)를 선택적으로 래치 인에이블하고, 출력할 수 있도록 인에이블하는 버퍼구동신호를 발생하기 위한 제3디코더(21)와, 전송데이터를 버퍼(8, 9, 10)가 래치한 후 일정시간이 경과되어 안정되었을 때 전송완료 신호를 구동하여 통신제어기(7)에서 보내온 안정된 데이터를 시스템 제어기(5)의 프로세서가 받도록 하기 위한 전송완료 지연장치(22)를 포함하는 것을 특징으로 하는 데이터 배열위치가 상이한 두 버스 사이의 마스터측 전송제어장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR93029082A 1993-12-22 1993-12-22 Transmission controller of master side between buses with different data array KR960009469B1 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR93029082A KR960009469B1 (en) 1993-12-22 1993-12-22 Transmission controller of master side between buses with different data array
JP6311636A JPH07208833A (ja) 1993-12-22 1994-12-15 空気調和機用オイル分離器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR93029082A KR960009469B1 (en) 1993-12-22 1993-12-22 Transmission controller of master side between buses with different data array

Publications (2)

Publication Number Publication Date
KR950022421A true KR950022421A (ko) 1995-07-28
KR960009469B1 KR960009469B1 (en) 1996-07-19

Family

ID=19372135

Family Applications (1)

Application Number Title Priority Date Filing Date
KR93029082A KR960009469B1 (en) 1993-12-22 1993-12-22 Transmission controller of master side between buses with different data array

Country Status (2)

Country Link
JP (1) JPH07208833A (ko)
KR (1) KR960009469B1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010078262A (ja) * 2008-09-29 2010-04-08 Sanyo Electric Co Ltd オイルセパレータ
CN102563991A (zh) * 2011-12-20 2012-07-11 杭州赛富特设备有限公司 过滤式油分离器
JP6432339B2 (ja) * 2014-12-25 2018-12-05 株式会社デンソー 冷凍サイクル装置
CN105509380B (zh) * 2016-01-20 2018-02-13 珠海格力节能环保制冷技术研究中心有限公司 分液器及具有其的空调器
CN106939890B (zh) * 2017-05-13 2020-05-05 上海坤彧节能科技有限公司 一种油气分离装置
WO2022037409A1 (zh) * 2020-08-21 2022-02-24 浙江盾安人工环境股份有限公司 回油管、分离器及制冷系统

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0730973B2 (ja) * 1988-10-04 1995-04-10 ダイキン工業株式会社 アキュムレータ及びその製造方法
JPH04177068A (ja) * 1990-11-09 1992-06-24 Daikin Ind Ltd アキュムレータ
JPH055580A (ja) * 1991-06-26 1993-01-14 Aisin Seiki Co Ltd 冷媒回路用異物除去装置

Also Published As

Publication number Publication date
KR960009469B1 (en) 1996-07-19
JPH07208833A (ja) 1995-08-11

Similar Documents

Publication Publication Date Title
KR850007129A (ko) 버스제어수단을 갖춘 마이크로 컴퓨터 시스템
KR970007654A (ko) 콘트롤러에서의 데이터 전송 방법 및 장치
KR950022421A (ko) 데이타 배열위치가 상이한 두 버스 사이의 마스터측 전송 제어장치
KR970029127A (ko) 버스 인터페이스 논리회로 시스템 및 데이타 동기화 방법
KR910003475A (ko) 시퀀스 제어장치
JPS5794824A (en) Data processing system having bus converter
JPH07146842A (ja) バスインターフェース回路
JPS5928745A (ja) 情報転送方式
SU739511A1 (ru) Устройство дл сопр жени
KR970013924A (ko) 에이브이(av)시스템의 비동기 통신제어장치
KR950010946B1 (ko) 데이타 전송 방법이 상이한 두 버스(bus) 사이의 인터페이스 장치
SU1479931A1 (ru) Многоканальное устройство дл подключени источников информации к общей магистрали
KR950024473A (ko) 시스템에서의 버스 사용권 중재회로
JP2735366B2 (ja) データ送受信装置
KR970040767A (ko) 전동차의 광신호 전송 회로
KR950025541A (ko) 브이엠이(vme)를 에스버스(sbus)로 데이타 전송을 위한 사이즈 정보 발생회로
KR920020884A (ko) 버스 점유 중재장치
KR900004146A (ko) Vme 버스의 dtb용 데이타 전송장치
KR950022422A (ko) 데이타 전송 배열위치가 상이한 두버스 사이의 64비트 블록 전송 제어장치
KR930014084A (ko) Rs-232c 통신방식 변환장치
KR960025025A (ko) 전전자 교환기용 프로세스 정합 보드와 퍼스널 컴퓨터를 정합시키기 위한 인터페이스 회로
KR950009476A (ko) 병렬데이터처리시스템의 데이터통신장치
KR960025114A (ko) 다중 프로세서 시스템에 있어서 시스템버스 전송제어장치
KR940004459A (ko) 멀티콘트롤 유니트의 공통버스 중재장치 및 그 방법
KR940015763A (ko) 고속데이타 전송중계장치

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee