KR950020019A - 컴퓨터의 전력소비 제어회로 - Google Patents

컴퓨터의 전력소비 제어회로 Download PDF

Info

Publication number
KR950020019A
KR950020019A KR1019930031007A KR930031007A KR950020019A KR 950020019 A KR950020019 A KR 950020019A KR 1019930031007 A KR1019930031007 A KR 1019930031007A KR 930031007 A KR930031007 A KR 930031007A KR 950020019 A KR950020019 A KR 950020019A
Authority
KR
South Korea
Prior art keywords
unit
pulse
output
power consumption
control circuit
Prior art date
Application number
KR1019930031007A
Other languages
English (en)
Other versions
KR960014134B1 (ko
Inventor
이영섭
Original Assignee
박성규
대우통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 박성규, 대우통신 주식회사 filed Critical 박성규
Priority to KR1019930031007A priority Critical patent/KR960014134B1/ko
Publication of KR950020019A publication Critical patent/KR950020019A/ko
Application granted granted Critical
Publication of KR960014134B1 publication Critical patent/KR960014134B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • G06F1/3228Monitoring task completion, e.g. by use of idle timers, stop commands or wait commands
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0751Error or fault detection not based on redundancy
    • G06F11/0754Error or fault detection not based on redundancy by exceeding limits
    • G06F11/0757Error or fault detection not based on redundancy by exceeding limits by exceeding a time limit, i.e. time-out, e.g. watchdogs

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Power Sources (AREA)

Abstract

본 발명은 시스템 로직 제어부에 전원을 공급하기 위해 사용자에 의해서 선택되는 스위치의 작동에 따라 펄스를 발생하는 펄스발생부와, 상기 펄스발생부에서 출력되는 펄스와 시스템 로직 제어부에서 작업 상태를 메모리 완료할 때 발생하는 펄스를 조합하는 조합부와, 상기 조합부에서 출력되는 펄스에 의해 출력을 래치하는 래치부와, 상기 래치부의 작동에 따라 시스템 로직 제어부에 인가되는 전원을 스위칭하는 스위칭부로 구성되어 일정시간동안 사용자가 컴퓨터를 계속 작동시키지 않으면 시스템에 공급되는 전원을 자동으로 차단하여 전력소비를 줄이는 컴퓨터의 전력소비 제어회로에 관한 것이다.

Description

컴퓨터의 전력소비 제어회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 컴퓨터의 전력소비 제어회로도,
제2도는 제1도에 도시된 전력소비 제어회로의 작동 순서도.

Claims (3)

  1. 시스템 로직 제어부에 전원을 공급하기 위해 사용자에 의해서 선택되는 스위치의 작동에 따라 펄스를 발생하는 퍼스발생부와, 상기 펄스발생부에서 출력되는 펄스와 시스템 로직 제어부에서 작업 상태를 메모리 완료할때 발생하는 펄스를 조합하는 조합부와, 상기 조합부에서 출력되는 펄스에 의해 출력을 래치하는 래치부와, 상기 래치부의 작동에 따라 시스템 로직 제어부에 인가되는 전원을 스위칭하는 스위칭부로 구성되는 것을 특징으로 하는 컴퓨터의 전력소비 제어회로.
  2. 제1항에 있어서, 상기 조합부는 펄스발생부에서 출력되는 펄스와 작업상태를 메모리에 저장할 때 시스템 로직 제어부에서 출력되는 펄스를 논리합하는 오아게이트로 구성된 것을 특징으로 하는 컴퓨터의 전원소비 제어회로.
  3. 제1항에 있어서, 상기 래치부는 조합부의 출력 신호를 클럭펄스로 하여 출력을 래치하는 D형 플립 플롭으로 구성된 것을 특징으로 하는 컴퓨터의 전원소비 제어회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019930031007A 1993-12-29 1993-12-29 컴퓨터의 전원공급 자동 제어회로 KR960014134B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930031007A KR960014134B1 (ko) 1993-12-29 1993-12-29 컴퓨터의 전원공급 자동 제어회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930031007A KR960014134B1 (ko) 1993-12-29 1993-12-29 컴퓨터의 전원공급 자동 제어회로

Publications (2)

Publication Number Publication Date
KR950020019A true KR950020019A (ko) 1995-07-24
KR960014134B1 KR960014134B1 (ko) 1996-10-14

Family

ID=19373998

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930031007A KR960014134B1 (ko) 1993-12-29 1993-12-29 컴퓨터의 전원공급 자동 제어회로

Country Status (1)

Country Link
KR (1) KR960014134B1 (ko)

Also Published As

Publication number Publication date
KR960014134B1 (ko) 1996-10-14

Similar Documents

Publication Publication Date Title
KR940022617A (ko) 릴레이 상태의 피드백을 위한 스위치식 전력 리셉터클
KR890012436A (ko) 전원 제어장치
KR970003215A (ko) 반도체 메모리장치의 펄스발생회로
KR940020425A (ko) 부트스트랩 디코더회로 및 그의 동작방법
KR950020019A (ko) 컴퓨터의 전력소비 제어회로
TW346726B (en) Ring oscillator for semiconductor device
KR970028938A (ko) 외부 리셋 회로를 구비한 모뎀 장치
KR870000805A (ko) 저전력작동 입력버퍼회로
KR860009551A (ko) 반도체 집적 회로 장치
JPS5631395A (en) Controlling system of pulse motor
JPS5725022A (en) Semiconductor integrated circuit
KR100206925B1 (ko) 램의 마이너스클럭펄스 발생회로
KR930006135Y1 (ko) 펄스 발생회로
KR960014151B1 (ko) 전자식 파우어 스위치를 가진 모니터
JPS5918515Y2 (ja) 電子機器
KR960008135B1 (ko) 어드레스 입력 버퍼 회로
KR970014449A (ko) 원격 제어기
KR950015903A (ko) 전력절감형 스탠바이 회로
JPH0212306A (ja) プログラマブルコントローラの出力駆動装置
JPS5815555U (ja) ル−ムランプタイマ
KR970051393A (ko) 불휘발성 반도체 메모리 장치의 명령 레지스터
KR980005014A (ko) 버스트 카운터 및 그 캐리 발생방법
KR960019979A (ko) 클록 신호 생성 장치
KR910008927A (ko) 동작전원 제어회로 및 제어방법
JPH0340535B2 (ko)

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20021014

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee