KR950015106A - 이더넷 제어기용 패킷 수신 인터럽트 제어 시스템 - Google Patents

이더넷 제어기용 패킷 수신 인터럽트 제어 시스템 Download PDF

Info

Publication number
KR950015106A
KR950015106A KR1019940027491A KR19940027491A KR950015106A KR 950015106 A KR950015106 A KR 950015106A KR 1019940027491 A KR1019940027491 A KR 1019940027491A KR 19940027491 A KR19940027491 A KR 19940027491A KR 950015106 A KR950015106 A KR 950015106A
Authority
KR
South Korea
Prior art keywords
data
controller
buffer
memory means
driver
Prior art date
Application number
KR1019940027491A
Other languages
English (en)
Inventor
제임스 피셔 매튜
깁슨 글렌
제퍼슨 루날듀 토마스
드워크 제퍼리
Original Assignee
미키오 이시마루
어드밴스드 마이크로 디바이시즈, 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미키오 이시마루, 어드밴스드 마이크로 디바이시즈, 인코포레이티드 filed Critical 미키오 이시마루
Publication of KR950015106A publication Critical patent/KR950015106A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • H04L49/9047Buffering arrangements including multiple buffers, e.g. buffer pools
    • H04L49/9052Buffering arrangements including multiple buffers, e.g. buffer pools with buffers of different sizes
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/12Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
    • G06F13/124Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine
    • G06F13/128Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine for dedicated transfers to a network
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • H04L49/901Buffering arrangements using storage descriptor, e.g. read or write pointers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • H04L49/9021Plurality of buffers per packet
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • H04L49/9057Arrangements for supporting packet reassembly or resequencing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • H04L49/9063Intermediate storage in different physical parts of a node or terminal
    • H04L49/9068Intermediate storage in different physical parts of a node or terminal in the network interface card
    • H04L49/9073Early interruption upon arrival of a fraction of a packet
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • H04L49/9063Intermediate storage in different physical parts of a node or terminal
    • H04L49/9078Intermediate storage in different physical parts of a node or terminal using an external memory or storage device

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer And Data Communications (AREA)
  • Small-Scale Networks (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

데이타 패킷을 검토할 때, 이더넷 제어기가 네트워크 환경에 있어서 버스 효율 및 중앙 처리 장치(CPU) 사용을 최적화하도록 동작 하는 것을 보장하도록 제공되어지는 시스템이다. 제어기와 관련된 버스 활용, 다수의 버퍼 메모리 및 드라이버의 효율적인 사용을 통해, 시스템은 네트워크의 호출 주기동안 이더넷 제어기로부터 데이타 패킷의 수신 및 전송을 제공한다. 이렇게 함에 따라, 네트워크의 전체 성능이 향상되어진다.

Description

이더넷 제어기용 패킷 수신 인터럽트 제어 시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명에 따른 이더넷 제어기의 동작의 시간라인을 도시한 도면.
제4도는 본 발명에 따른 이더넷 제어기로 사용될 때 제1응용 소프트웨어의 동작 순서도.
제5도는 제3도에 따른 링 기술어(descriptor)의 버퍼 그룹핑을 도시한 도면.

Claims (14)

  1. 네트워크로부터의 데이타 패킷의 수신 속도를 증가시키는 시스템으로, 상기 시스템은, 다수의 버퍼메모리 수단과, 네트워크로부터 수신된 데이타를 상기 다수의 버퍼 메모리 수단으로 기록하는 제어기 수단과, 응용 메모리 수단을 포함하고, 제어기 수단의 동작을 제어하는 드라이버 수단으로 구성되고, 제1버퍼 메모리 수단이, 네트워크로부터의 데이타로 채워진 후, 상기 제어기 수단은 인터럽트를 발생시키고, 제1버퍼 수단으로 데이타를 기록하고, 제2버퍼 수단으로 데이타를 기록하고, 상기 드라이버 수단은 제1버퍼 메모리 수단으로부터 응용 메모리 수단의 제1부분으로 데이타를 기록하고, 상기 제어기는 패킷으로부터 최종 버퍼 메모리 수단으로 남아있는 데이타를 기록하고, 응용 메모리 수단의 최종 부분으로 남아있는 데이타를 기록하는 것을 특징으로 하는 시스템.
  2. 제1항에 있어서, 다수의 버퍼 메모리 수단은 세개의 버퍼 메모리로 구성되는 것을 특징으로 하는 시스템.
  3. 제1항에 있어서, 상기 드라이버 수단은 다수의 수신 기술어 레지스터를 설정하는 것을 특징으로 하는 시스템
  4. 제3항에 있어서, 상기 제어기 수단은 현재의 수신 기술어 레지스터를 폴링하는 것을 특징으로 하는 시스템.
  5. 제4항에 있어서, 인터럽트는 드라이버 수단을 동작하도록 하는 것을 특징으로 하는 시스템.
  6. 제5항에 있어서, 인터럽트는 데이타 패킷의 해더 정보의 수집을 발생시키고, 헤더 정보를 응용 메모리 공간으로 제공하는 것을 특징으로 하는 시스템.
  7. 제6항에 있어서, 데이타 패킷의 특정 바이트가 제어기 수단으로 제고될 때, 제어기 수단은 제1예견 연산자(operator)를 다음-수신 기술어 레지스터로 실행시키는 것을 특징으로 하는 시스템,
  8. 제7항에 있어서, 상기 드라이버 수단은 응용 메모리 영역의 시작에 데이타를 카피하는 것을 특징으로 하는 시스템.
  9. 제8항에 있어서, 상기 드라이버 수단은 상기 제어기 수단이 데이타 패킷으로부터의 데이타로 상기 제2버퍼 메모리 수단을 채울 때가지, 상기 응용 메모리 영역의 시작에 데이타를 카피한 후에, 제2기술 어 레지스터를 폴링하는 것을 특징으로 하는 시스템.
  10. 제9항에 있어서, 상기 제어기 수단은 제3기술어 레지스터에 대한 제2예견을 실행하고, 제2버퍼가 채워지면, 상기 제어기 수단은 제2기술어 레지스터의 제어권 정보를 변경시키고, 상기 제어기가 데이타를 남아있는 버퍼 메모리 수단으로 기록하는 것을 특징으로 하는 시스템.
  11. 제10항에 있어서, 다수의 기술어 레지스터는 세개의 그룹인 것을 특징으로 하는 시스템.
  12. 제11항에 있어서, 상기 드라이버 수단은 제1버퍼의 내웅을 응용 메모리 수단의 시작 부분으로 카피시키는 것을 특징으로 하는 시스템.
  13. 제12항에 있어서, 제1 및 제2폴링은 레지스터의 제어권이 제어기 수단에 있는지 혹은 다른 장치에 있는지를 결정하도록 실행되는 것을 특징으로 하는 시스템.
  14. 제13항에 있어서, 남아있는 버퍼는 데이타가 응용 메모리 수단에 직접적으로 위치되어지도록 하는 포인터를 포함하는 것을 특징으로 하는 시스템.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940027491A 1993-11-05 1994-10-26 이더넷 제어기용 패킷 수신 인터럽트 제어 시스템 KR950015106A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US14737093A 1993-11-05 1993-11-05
US08/147370 1993-11-05

Publications (1)

Publication Number Publication Date
KR950015106A true KR950015106A (ko) 1995-06-16

Family

ID=22521308

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940027491A KR950015106A (ko) 1993-11-05 1994-10-26 이더넷 제어기용 패킷 수신 인터럽트 제어 시스템

Country Status (4)

Country Link
US (1) US5533203A (ko)
EP (1) EP0657824A1 (ko)
JP (1) JPH07221780A (ko)
KR (1) KR950015106A (ko)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9602552D0 (en) * 1996-02-08 1996-04-10 Madge Networks Ltd Communication network end station and adaptor card
US5864714A (en) 1996-04-16 1999-01-26 Comsys Communication & Signal Processing Ltd. Communication system which dynamically switches sizes of sample buffer between first size for quick response time and second size for robustness to interrupt latency
US5963720A (en) * 1996-08-13 1999-10-05 Advanced Micro Devices, Inc. Method and system for expediting transfer of data over a network using an additional field
US5881296A (en) * 1996-10-02 1999-03-09 Intel Corporation Method for improved interrupt processing in a computer system
GB9704368D0 (en) * 1997-03-03 1997-04-23 Madge Networks Ltd Interface device and method
US6016513A (en) * 1998-02-19 2000-01-18 3Com Corporation Method of preventing packet loss during transfers of data packets between a network interface card and an operating system of a computer
GB9822550D0 (en) * 1998-10-15 1998-12-09 British Telecomm Computer communications
US6691178B1 (en) * 2000-02-22 2004-02-10 Stmicroelectronics, Inc. Fencepost descriptor caching mechanism and method therefor
US6775693B1 (en) 2000-03-30 2004-08-10 Baydel Limited Network DMA method
GB2372914B (en) 2001-02-28 2003-12-24 3Com Corp Direct data placement and message reassembly
US20030145097A1 (en) * 2002-01-28 2003-07-31 Connor Patrick L. Ingress throttling via adaptive interrupt delay scheduling
US6981074B2 (en) * 2003-10-14 2005-12-27 Broadcom Corporation Descriptor-based load balancing
US7783769B2 (en) 2004-03-31 2010-08-24 Intel Corporation Accelerated TCP (Transport Control Protocol) stack processing
US8190698B2 (en) * 2006-06-30 2012-05-29 Microsoft Corporation Efficiently polling to determine completion of a DMA copy operation
US11281493B2 (en) * 2018-05-30 2022-03-22 Texas Instruments Incorporated Real-time context specific task manager for multi-core communication and control system

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CH584488A5 (ko) * 1975-05-05 1977-01-31 Ibm
US4075691A (en) * 1975-11-06 1978-02-21 Bunker Ramo Corporation Communication control unit
US4493021A (en) * 1981-04-03 1985-01-08 The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration Multicomputer communication system
JPS6273844A (ja) * 1985-09-27 1987-04-04 Ricoh Co Ltd テレマテイ−ク端末のフレ−ム送出方式
US5163132A (en) * 1987-09-24 1992-11-10 Ncr Corporation Integrated controller using alternately filled and emptied buffers for controlling bi-directional data transfer between a processor and a data storage device
US5265261A (en) * 1989-08-14 1993-11-23 Microsoft Corporation Method and system for network communications using raw mode protocols
US5255371A (en) * 1990-04-02 1993-10-19 Unisys Corporation Apparatus for interfacing a real-time communication link to an asynchronous digital computer system by utilizing grouped data transfer commands
US5412782A (en) * 1992-07-02 1995-05-02 3Com Corporation Programmed I/O ethernet adapter with early interrupts for accelerating data transfer

Also Published As

Publication number Publication date
US5533203A (en) 1996-07-02
JPH07221780A (ja) 1995-08-18
EP0657824A1 (en) 1995-06-14

Similar Documents

Publication Publication Date Title
KR940011490B1 (ko) 지역 통신망과 선택된 터미널 사이에서의 데이타 전송 터미널 서버 및 데이타 통과 방법
US6070219A (en) Hierarchical interrupt structure for event notification on multi-virtual circuit network interface controller
JP3271125B2 (ja) データを転送する方法と装置及びデータ転送をインタリーブする装置
JP3273202B2 (ja) 複数のデータチャネルを介してデータを転送する方法及びその回路アーキテクチャ
US5642516A (en) Selective shadowing of registers for interrupt processing
KR950015106A (ko) 이더넷 제어기용 패킷 수신 인터럽트 제어 시스템
KR100766732B1 (ko) 고속의 낮은 오버헤드의 콘텍스트 전환을 실행하는 디바이스 및 방법
KR880000858A (ko) 멀티 프로세서의 레벨 변경 동기 장치
US20100005199A1 (en) Direct memory access (dma) data transfers with reduced overhead
US5793994A (en) Synchronous event posting by a high throughput bus
US5923852A (en) Method and system for fast data transmissions in a processing system utilizing interrupts
CN114610472B (zh) 异构计算中多进程管理方法及计算设备
CN111181874B (zh) 一种报文处理方法、装置及存储介质
US5961614A (en) System for data transfer through an I/O device using a memory access controller which receives and stores indication of a data status signal
JP2006268753A (ja) Dma回路及びコンピュータシステム
US6763405B2 (en) Process for interfacing a microprocessor with a packet based device and respective system
KR102260820B1 (ko) 대칭적 인터페이스 기반 인터럽트 신호 처리 장치 및 방법
JPH0833869B2 (ja) データ処理装置
KR890702154A (ko) 컴퓨터 주변장치 제어기
KR100192960B1 (ko) 컴퓨터시스템의 디엠에이인터페이스방법
JP3585052B2 (ja) インターフェース制御装置
SU1410709A1 (ru) Устройство дл сопр жени периферийного устройства с ЭВМ
CN111026687A (zh) 一种数据传输读写速率匹配的方法、系统和计算机设备
JPS61153770A (ja) 画像処理装置
KR20000026337A (ko) 수신용 버퍼 디스크립터

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid