KR950009161Y1 - 자기소거회로 - Google Patents

자기소거회로 Download PDF

Info

Publication number
KR950009161Y1
KR950009161Y1 KR92012431U KR920012431U KR950009161Y1 KR 950009161 Y1 KR950009161 Y1 KR 950009161Y1 KR 92012431 U KR92012431 U KR 92012431U KR 920012431 U KR920012431 U KR 920012431U KR 950009161 Y1 KR950009161 Y1 KR 950009161Y1
Authority
KR
South Korea
Prior art keywords
self
time constant
output
unit
signal
Prior art date
Application number
KR92012431U
Other languages
English (en)
Other versions
KR940004659U (ko
Inventor
성일경
Original Assignee
정용문
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정용문, 삼성전자 주식회사 filed Critical 정용문
Priority to KR92012431U priority Critical patent/KR950009161Y1/ko
Publication of KR940004659U publication Critical patent/KR940004659U/ko
Application granted granted Critical
Publication of KR950009161Y1 publication Critical patent/KR950009161Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/12Picture reproducers
    • H04N9/16Picture reproducers using cathode ray tubes
    • H04N9/29Picture reproducers using cathode ray tubes using demagnetisation or compensation of external magnetic fields
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J1/00Circuit arrangements for dc mains or dc distribution networks
    • H02J1/10Parallel operation of dc sources
    • H02J1/108Parallel operation of dc sources using diodes blocking reverse current flow
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/26Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback
    • H03K3/28Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback
    • H03K3/281Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator
    • H03K3/284Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator monostable
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01HELECTRIC SWITCHES; RELAYS; SELECTORS; EMERGENCY PROTECTIVE DEVICES
    • H01H2231/00Applications
    • H01H2231/004CRT
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K2005/00013Delay, i.e. output pulse is delayed after input pulse and pulse length of output pulse is dependent on pulse length of input pulse

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Video Image Reproduction Devices For Color Tv Systems (AREA)

Abstract

내용 없음.

Description

자기소거회로
제1도는 종래의 자기소거회로도.
제2도는 이 고안에 따른 자기소거회로의 일실시예를 나타낸 블럭도.
제3도는 제2도의 상세회로도.
제4도는 제3도 각부의 파형도이다.
* 도면의 주요부분에 대한 부호의 설명
10 : 자기소거 스타트 신호발생부 20 : 클럭발생부
30 : 위상지연부 40 : 트리거 신호발생부
50 : 자기소거부 DL1 : 소자코일
DSW1 : 소자 스위치 TRI1 : 트라이액
TRl : 트랜지스터 R1∼R16 : 저항
C1∼C7 : 콘덴서 D1∼D4 : 다이오드
COMP1∼COMP4 : 비교기 PR1 : 포지스터
이 고안은 음극선관(Cathode Ray Tube) 이 사용되는 모든 전기. 전자 제품에 관한 것으로서, 더욱 상세하게는 제품 사용환경의 주변온도에 무관하게 일정량의 자기소거신호를 발생시켜 온도의 변화에 관계없이 음극선관이 자화되는 것을 적절하게 소자(Degaussing)되게 하는 자기소거회로에 관한 것이다.
일반적으로 음극선관(이하, "CRT"라함)이 지자게 및 기타자게의 영향으로 자화되었을 경우 CRT가 이 자화의 영향을 받지않도록 하기 위해 소자코일을 사용하여 CRT의 자화를 없애고 있다.
제1도는 종래의 자기소거회로도로서, 소자코일(DL1)과 소자스위치(DSW1), 포지스터(PR1)로 구성되어 있으며, 상용교류(이하, "AC"라함)전압이 인가되는 동안에 +의 저항온도 특성을 가진 감열저항소자인 포지스터(PR1)의 저항값은 수십 Ω으로 되며, 이때 소자 스위치(DSW1)를 누르면 소자코일(DL1)과 포지스터(PR1)에 전류가 흘러서 자기소거가 시작된다.
전류가 흐르는 동안 상기 포지스터(PR1)의 저항값은 지수함수적으로 증가하여 일정시간 후에는 거의 무한대의 저항값이 되어 소자코일(DL1)에 흐로는 전류도 대략 0암페어가 되어 자기소거가 끝나게 되며, 소자 스위치(DSW1)를 오프한 후 포지스터(PR1)의 온도가 내려가서 그 저항값이 수심 Ω이 되었을 때 다시 상기의 동작에 의해서 자기소거를 하게 된다.
그러나 상기와 같은 종래의 자기소거회로에서는 주변온도가 높으면 포지스터의 저항값이 높아져서 소자전류가 적게 흐르게 되어 자기소거가 잘 되지 않으며, 또한 자기소거를 시키고난 후 다시 자기소거를 시키려면 포지스터의 저항값이 수 10이 될때까지 약5∼20분의 시간을 기다려야 하는 불편함이 있었다.
이 고안은 이러한 문제점을 해결하기 위한 것으로서, 이 고안의 목적은 주변온도의 영향에 따라 구동이 크게좌우되는 부품을 사용하지 않음으로써 제품의 주변온도에 무관하게 일정량의 자기소거신호를 발생시킬 수 있게되어 양호한 자기소거를 행할 수 있게한 자기소거회로를 제공하고자 함에 있다.
이러한 목적을 달성하기 위한 이 고안의 특징은 소자 스위치 및 소자코일을 구비하여 소자 스위치 온시 자기소거들 행하는 자기소거회로에 있어서, 정전압원 및 소자 스위치에 연결되어 소자 스위치 온시 자기소거 스타트 신호를 발생하는 자기소거 스타트 신호발생부와, AC 입력단에 연결되어 입력되는 AC 파형을 구형파로 만들어 클럭신호를 발생하는 클럭발생부와, 상기 자기소거 스타트 신호발생부 및 클럭발생부에 연결되어 자기소거 스타트 신호발생부 및 클릭발생부로부터의 신호에 의해 클럭발생부로부터의 신호를 위상지연시키는 위상지연부와, 상기 위상지연부에 연결되어 위상지연부로부터의 신호에 따라 상호 대칭적인 정, 부의 트리거 신호를 발생하는 트리거 신호발생부와, 상기 AC 입력단 및 트리거 신호발생부에 연결되어 트리거 신호발생부로부터의 트리거 신호에 따라 소자코일에 전류를 인가하여 자기소거하는 자기소거부로 구비되는 자기소거회로에 있다.
이하, 이 고안의 바람직한 일실시예를 첨부도면을 참조로 하여 상세히 설명한다.
제2도 및 제3도는 이 고안에 따른 자기소거회로의 일실시예를 나타낸 블럭도 및 상세회로도록서, 정전압원(VCC) 및 소자 스위치(DSW1)에 연결되어 소자 스위치(DSW1) 온시 자기소거 스타트 신호를 발생하는 자기소거 스타트 신호발생부(10)와, AC입력단에 연결되어 입력되는 AC 파형을 구형파로 만들어 클럭신호를 발생하는 클럭발생부(20)에는 클럭발생부(20)로부터의 신호에 의해 트리거되고 자기소거 스타트 신호발생부(10)로부터의 신호에 의해 시정수가 조정되어 클럭발생부(20)로 부터의 신호를 위상지연시키는 위상지연부(30)를 연결시킨다.
그리고 상기 위상지연부(30)에는 위상지연부(30)로부터의 신호에 따라 정(+), 부(-)의 트리거 신호를 발생하는 트리거 신호발생부(40)를 연결시키며, 상기 AC 입력단 및 트리거 신호발생부(40)에는 트리거 신호발생부(40)로부터의 트리거 신호에 따라 소자코일(DL1)에 전류를 인가하여 자기소거하는 자기소거부(50)를 연결시킨다.
상기 자기소거 스타트 신호발생부(10)는 상기 소자 스위치(DSW1) 및 정전압원(VCC)에 연결되어 소자 스위치(DSW1) 온/오프에 따라 시정수가 조정되는 시정수 조정부(11)의 출력에 따라 출력전류가 제어되는 트랜지스터(TR1)를 연결시켜며, 상기 시정수 조정부(11)는 콘덴서(C1)와 저항(R1)으로 구성된다.
또한, 상기 클럭발생부(20)는 AC 입력단에 연결되어 전압을 분배하여 기준전압을 설정하는 저항(R3),(R4)을 통하여 AC 입력파형을 구형파로 출력시키는 비교기(COMP1)를 연결시키며, 상기 비교기(COMP1)에는 저항(R5),(R6)및 콘덴서(C2),(C3)로 된 시정수 조정부(21)를 연결시켜 시정수를 조정하여 상기 비교기(COMP1)의 출력을 미분파형과 유사한 임펄스파형으로 출력하여 상기 위상지연부(30)에 클럭으로 공급한다.
그리고 상기 위상지연부(30)는 저항(R7),(R8)과 콘덴서(C4),(C5)로 되어 시정수를 조정하는 시정수 조정부(31),(32)를 상기 자기소거 스타트 신호발생부(10)에 연결시키며, 상기 시정수 조정부(21),(31)에는 시정수조정부(21)로부터의 클럭펄스에 따라 트리거되고 시정수 조정부(31)로부터의 신호에 따라 상기 클럭발생부(20)의 출력을 위상지연시켜 출력하는 멀티바이브레이터(33)를 연결시킨다.
또한. 상기 시정수 조정부(32) 및 멀티바이브레이터(33)에는 멀티바이브레이터(34)를 연결시켜 멀티바이브레이터(33)의 출력을 클럭으로 입력받아 시정수 조정부(32)의 시정수 조정에 따라 상기 멀티바이브레이터(34)의 출력을 상호 대칭적인 위상지연된 신호로 출력하며, 여기서 상기 멀티바이브레이터(33),(34)는 단안정 멀티바이브레이터이다.
그리고 상기 트리거 신호발생부(40)는, 상기 위상지연부(30)에 연결된 기준전압 설정용 저항(R9)∼(R12)과상기 클럭발생부(20)에 각각 에노드 및 캐소드측이 연결된 다이오드(D1),(D2)에 비교기(COMP2),(COMP3)를 연결시켜 상기 단안정 멀티바이브레이터(34)로부터의 신호에 따라 정, 부의 트리거 신호를 발생하며, 또한,상기 비교기(COMP2),(COMP3)에는 비교기(COMP2),(COMP3)의 정,부의 출력을 확실히 하기 위한 역전압방지용 다이오드(D3),(D4)를 연결시킨다.
한편, 상기 자기소거부(50)는 상기 트리거 신호발생부(40)에 저항(R15),(R16)을 통하여 게이트축이 연결되어 트리거 신호발생부(40)로부터의 트리거 신호에 따라 구동되는 트라이액(TRI1)으로 구성된다.
상기와 같이 구성된 이 고안에서 소자스위치(DSW1)가 온되면 콘덴서(C1)에는 상기 소자스위치(DSW1)가 온되기전에 충전되었던 전하가 방전되기 시작하여 트랜지스터(TR1)의 에미터측에는 제4도 ⓐ와 같은 파형이나타나게 되며, 이 파형은 위상지연부(30)의 시정수 조정부(31),(32)에 인가되어 이 시정부 조정부(31),(32)의 시정수를 지수함수적으로 제어하게 된다.
한편, AC 입력단으로부터의 AC 전압은 저항(R3),(R4)을 통하여 연산증폭기(OP1)에 인가되어 제4도 ⓑ와같은 구형파로 출력되어 시정수 조정부(21)에 인가되는 동시에 트리거 신호발생부(40)에도 인가된다. 상기 시정수 조정부(21)에 인가된 구형파는 콘덴서(C2),(C3)와 저항(R5),(R6)값에 따라 미분파와 유사한 임펄스 파형으로 파형이 변화되어 제4도 ⓒ, ⓓ와 같은 파형으로되어 멀티바이브레이터(33)를 트리거시키는 클럭으로 입력되어 저항(R7) 및 콘덴서(C4) 값에 의해 펄스폭이 변화되어 출력된다.
상기 멀티바이브레이터(33)의 출력은 멀티바이브레이터(34)를 트리거시키는 클럭으로 입력되며, 상기 멀티바이브레이터(34)는 저항(R8) 및 콘덴서(C5) 값에 따라 위상각.θ1∼θ7을 가지는 펄스신호로 출력단자(Q), ()를 통해 제4도 Q,,와 같은 파형으로 출력된다. 한편, 상기 멀티바이브레이터(34)로부터 출력된 신호는저항(R9)∼(R12)을 통하여 비교기(COMP2),(COMP3)의 반전입력단(-)에 입력되며, 상기 비교기(COMP1)로부터의 구형파 펄스는 다이오드(D1),(D2)를 통하여 비교기(COMP2),(COMP3)의 비반전 입력단(+)에 입력된다. 즉, 상기 멀티바이브레이터(34)의 출력과 비교기(COMP1)의 구형파출력이 상기 비교기(COMP2),(COMP3)에 입력됨에 따라 이에따라 상기 비교기(COMP2),(COMP3)는 상호 교대로 정, 부의 펄스를 출력하게 되며, 이 비교기(COMP2),(COMP3)의 출력은 다이오드(D3),(D4)를 통하여 노드(ⓔ)에서 합성되어 제4도ⓔ와 같은 펄스로 되어 저항(R15),(R16)을 통하여 트라이액(TRI1)의 게이트에 인가된다. 따라서 트라이액(TRI1) 이 도통되게 되어 소자코일(DL1)에는 제4도 ⓕ와 같은 파형의 전압이 걸리게 되어 자기소거가 이루어지게 된다.
상기에서와 같이 이 고안은 시정수 조정부(11)의 시정수로 멀티바이브레이터(33)의 시정수를 지수함수적으로 변환시키고 AC 입력파형을 비교기(COMP1)를 이용하여 구형파로 만들어 상기 멀티바이브레이터(33)에 인가하여 이 멀티바이브레이터(33)의 출력이 AC 입력에 대해 위상지연이 되도록 하고, 이를 멀티바이브레이터(34)에 인가하여 좀더 안정된 파형이 출력되게 한다. 그리고 이 신호를 상기 구형파와 동시에 트리거 신호발생부(40)에 인가하여 정,부의 펄스를 만들어 트라이액(TRI1)을 구동시켜 소자코일(DL1)에 전류를 인가함으로써 자기소거를 행하게 되는 것이다.
이상에서 살펴본 바와같이 이 고안은 자기소거시 트라이액의 게이트 구동신호를 AC 인가진압에 대한 시간변화에 지수함수적으로 위상지연을 시킴으로서 원활한 자기소거를 행할 수 있게 되며, 또한 종래의 포지스터를 이용한 자기소거와는 달리 온도에 의해 구동이 크게 좌우되는 부품을 사용하지 않고 자기소거를 함으로써 주위의 온도에 관계없이 말끔히 자기소거가 이루어지는 효과가 있다.

Claims (7)

  1. 소자 스위치(DSW1) 및 소자코일(DL1)을 구비하여 소자 스위치(DSW1) 온시 자기소거를 행하는 자기소거회로에 있어서, 정전압원(VCC) 및 상기 소자 스위치(DSW1)에 연결되어 소자 스위치(DSW1)온시 자기소거스타트 신호를 발생하는 자기소거 스타트 신호발생부(10)와, AC 입력단에 연결되어 입력되는 AC 파형을 구형파로 만들어 클럭신호를 발생하는 클럭발생부(20)와, 상기 자기 소거 스타트 신호발생부(10) 및 클럭발생부(20)에 연결되어 자기소거 스타트 신호발생부(10) 및 클럭발생부(20)로부터의 신호에 의해 클럭발생부(20)로부터의 신호를 위상지연시키는 위상지연부(30)와, 상기 위상지연부(30)에 연결되어 위상지연부(30)로 부터의 신호에 따라 정(+),부(-)의 트리거 신호를 발생하는 트리거 신호발생부(40)와, 상기 AC 입력단 및 트리거신호발생부(40)에 연결되어 트리거 신호발생부(40)로부터의 트리거 신호에 따라 상기 소자코일(DL1)에 전류를 인가하여 자기소거하는 자기소거부(50)로 구비되는 자기소거회로.
  2. 제1항에 있어서, 상기 자기소거 스타트 신호발생부(10)는, 상기 소자 스위치(DSW1) 및 정전압원(VCC)에 연결되어 소자 스위치(DSW1) 온/오프에 따라 시정수가 조정되는 시정수 조정부(11)와, 상기 시정수 조정부(11)에 연결되어 시정수 조정부(11)의 출력에 따라 출력전류가 제어되는 트랜지스터(TR1)로 구비되는 자기소거회로.
  3. 제1항에 있어서, 상기 클럭발생부(20)는, 상기 AC 입력단에 저항(R1),(R2)을 통하여 연결되어 AC 입력형을 구형파로 출력시키는 비교기(COMP1)와, 상기 비교기(COMP1)에 연결되어 시정수를 조정하여 비교기(COMP1)의 출력을 변환시켜 출력하는 시정수 조정부(21)로 구비되는 자기소거회로.
  4. 제1항에 있여서, 상기 위상지연부(30)는, 상기 소자 신호발생부(10)에 병렬로 연결된 시정수 조정부(31),(32)와, 상기 시정수 조정부(21),(31)에 연결되어 시정수 조정부(21)로부터의 클럭펄스에 따라 트리거되고 시정수 조정부(31)로부터의 신호에 의해 상기 클럭발생부(20)의 출력을 위상지연시키는 멀티바이브레이터(33)와, 상기 시정수 조정부(32) 및 멀티바이브레이터(33)에 연결되어 멀티바이브레이터(33)의 출력을 클럭으로 입력받아 상호대칭적인 위상지연된 신호를 출력하는 멀티바이브레이터(34)로 구비되는 자기소거회로.
  5. 제4항에 있어서, 상기 멀티바이브레이터(33),(34)는 단안정 멀티바이브레이터인 자기소거회로.
  6. 제1항에 있어서, 상기 트리거 신호발생부(40)는, 상기 위상지연부(30)에 연결된 기준전압 설정용 저항(R9)∼(R12)과, 상기 저항(R9)∼(R12) 및 비교기(COMP1)에 연결되어 상기 클럭발생부(20) 및 위상지연부(30)의 출력에 따라 정(+), 부(-)의 트리거 신호를 출력하는 비교기(COMP2),(COMP3)와, 상기 비교기(COMP2),(COMP3)의 출력축에 연결된 역전압 방지용 다이오드(D3),(D4)로 구비되는 자기소거회로.
  7. 제1항에 있어서, 상기 자기소거부(50)는 상기 트리거 신호발생부(40)에 저항(R15),(R16)을 통하여 연결되어 트리거 신호발생부(40)로부터의 트리거 신호에 따라 구동되는 트라이액(TRI1)으로 구비되는 자기소거회로.
KR92012431U 1992-07-07 1992-07-07 자기소거회로 KR950009161Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR92012431U KR950009161Y1 (ko) 1992-07-07 1992-07-07 자기소거회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR92012431U KR950009161Y1 (ko) 1992-07-07 1992-07-07 자기소거회로

Publications (2)

Publication Number Publication Date
KR940004659U KR940004659U (ko) 1994-02-24
KR950009161Y1 true KR950009161Y1 (ko) 1995-10-20

Family

ID=19336225

Family Applications (1)

Application Number Title Priority Date Filing Date
KR92012431U KR950009161Y1 (ko) 1992-07-07 1992-07-07 자기소거회로

Country Status (1)

Country Link
KR (1) KR950009161Y1 (ko)

Also Published As

Publication number Publication date
KR940004659U (ko) 1994-02-24

Similar Documents

Publication Publication Date Title
US3577007A (en) Constant amplitude variable frequency sweep generator
GB1581216A (en) Dc motor speed controls
US4434779A (en) Circuit for controlling the primary dwell time of ignition transformer
KR950009161Y1 (ko) 자기소거회로
JP2783964B2 (ja) タイミング信号発生回路
JPS59108418A (ja) 信号発生回路
US4318008A (en) Random power controller
JPS60263581A (ja) 偏向用パワートランジスタの駆動回路
US4007398A (en) Automatic control device for an electronic flash apparatus
US3445788A (en) Pulse-width modulation circuits
KR940011020B1 (ko) 저주파 발진기
JP2000196973A5 (ko)
KR100481769B1 (ko) 듀티 사이클 변조 제어 신호를사용하는 버스 제어 장치
JP3322890B2 (ja) ガンマオフセット調整回路
JPS63144662A (ja) パラボラ状周期信号発生回路
US3961207A (en) Output retaining electronic circuit
US5440307A (en) Method and facility for time/voltage conversion
US4554464A (en) Propagation delay generator
US4074147A (en) Switching amplifiers
JPH0413884Y2 (ko)
JPH08139574A (ja) 鋸歯状波信号発生回路
SU1157650A1 (ru) Генератор пр моугольных импульсов
KR0152915B1 (ko) 아이리스 회로
JPH02214324A (ja) パルス発生回路
SU1332509A1 (ru) Формирователь радиоимпульсов

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19980925

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee