KR0152915B1 - 아이리스 회로 - Google Patents

아이리스 회로

Info

Publication number
KR0152915B1
KR0152915B1 KR1019950008790A KR19950008790A KR0152915B1 KR 0152915 B1 KR0152915 B1 KR 0152915B1 KR 1019950008790 A KR1019950008790 A KR 1019950008790A KR 19950008790 A KR19950008790 A KR 19950008790A KR 0152915 B1 KR0152915 B1 KR 0152915B1
Authority
KR
South Korea
Prior art keywords
iris
signal
output
value
pulse width
Prior art date
Application number
KR1019950008790A
Other languages
English (en)
Other versions
KR960039630A (ko
Inventor
김직
Original Assignee
문정환
엘지반도체주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 문정환, 엘지반도체주식회사 filed Critical 문정환
Priority to KR1019950008790A priority Critical patent/KR0152915B1/ko
Publication of KR960039630A publication Critical patent/KR960039630A/ko
Application granted granted Critical
Publication of KR0152915B1 publication Critical patent/KR0152915B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Exposure Control For Cameras (AREA)

Abstract

본 발명의 아이리스 회로는, 아이리스 셔터를 구동시키기 위한 기준 클럭신호를 발생하기 위한 아이리스/셔터 클럭발생부와, 씨씨디의 빛 방출량에 의한 신호값을 소정의 기준값들과 비교하여 각각의 비교 결과를 출력하기 위한 아이리스 입력부와, 상기 아이리스 셔터속도가 소정값 이상이면 상기 클럭신호를 리셋신호로 하여 상기 씨씨디의 빛 방출량에 의한 신호값과 소정 기준값을 비교하여 펄스폭변조신호를 발생시키기 위한 펄스폭변조부와, 상기 아이리스 입력부의 각 비교결과 출력에 따라 현재 상태값을 조절하기 위한 가산부와, 상기 아이리스 셔터속도가 소정값 이상이면 상기 가산부의 출력과 메뉴얼 셔트 신호중 임의의 신호를 선택하여 출력하고 그렇지 않으면 상기 펄스폭변조신호를 제어신호로 하여 동작하지 않는 선택부와, 상기 가산부의 출력신호를 카운팅하기 위한 카운터와, 상기 아이리스 셔터속도가 소정값이상이면 상기 카운터의 출력을 입력으로 하고 그렇지 않으면 상기 펄스폭변조신호를 입력으로 하여 아이리스 출력값으로 변환시키기 위한 논리회로부로 구성되며, 셔터속도가 소정값 이하면 펄스폭변조방식을 사용하고, 그렇지 않으면 전자 아이리스 모드를 사용하는등 두 방법을 혼용하여 사용함으로써 응답시간을 단축시킬 수 있으며, 1/5000sec 이하에서의 플리커 현상을 방지할 수 있는 효과가 있다.

Description

아이리스(IRIS) 회로
제1도는 종래의 기술에 의한 아이리스 회로의 구성블럭도.
제2도는 제1도 각 구성부의 동작 타이밍도.
제3도는 본 발명에 의한 아이리스 회로의 구성블럭도.
제4도는 제3도 각 구성부의 동작 타이밍도.
* 도면의 주요부분에 대한 부호의 설명
11 : 아이리스 입력부 12,13,18 : 비교기
14 : 가산기 15 : 선택부
16 : 카운터 17 : 논리회로부
19 : 아이리스/셔터 클럭발생부 20 : 펄스폭변조부
본 발명은 아이리스(IRIS) 회로에 관한 것으로, 특히 응답속도를 개선하며 다양한 장치에 적용하기 위한 아이리스 회로에 관한 것이다.
종래의 아이리스 회로는 제1도에 도시한 바와 같이, 아이리스 입력 신호를 2개의 비교기(2,3)에서 비교하여 각 기준점에 따라 출력하는 아이리스부(1)와, 상기 아이리스부의 출력에 따라 현재 상태값에 1을 빼거나, 더하거나 또는 그 값을 유지하기 위한 가산기(4)와, 상기 가산기에서 8비트 출력 데이타와 메뉴얼(manual)로 선택된 8비트 셔터 속도 출력 데이타를 입력으로 하여 둘 중의 하나를 선택적으로 카운터(6)로 보내는 선택부(5)와, 상기 선택부(5)에 의해 선택된 신호를 입력으로 하여 초기화 후 카운팅을 수행하는 카운터(6)와, 상기 카운터(6)의 출력을 아이리스값으로 변환시키기 위한 논리 회로부(7) 및 아이리스/셔터 클럭 발생부(8)를 포함하여 구성된다.
이때 상기 아이리스부(1)는 두개의 비교기(2,3)로 구성되어, 각각 기준점(A,B)를 잡아 아이리스 값과 비교하여 다음 표1과 같은 출력을 내게되며, 입력신호인 아이리스신호(IRIS)는 도시하지는 않았으나 전하결합 소자인 씨씨디(CCD)에서 포토다이오드의 빛의 양을 전기적신호(D.C)로 변환시킨 값으로, 상기 포토다이오드에 빛이 많을때는 그 값이 예를들어 4.5V 정도로 상승하며, 상기 포토다이오드에 빛이 적을때는 예를들어 1.5V 정도로 내려가게 된다.
그리고 상기 가산기(4)는 256개의 구간(state)을 가지는데, 이는 8비트 풀(full) 가산기와 8비트 레지스터(register)로 구성되며, 제2도의 타이밍도를 참조하여 상기와 같이 구성된 종래의 아이리스회로의 동작을 개략적으로 설명하면 다음과 같다.
먼저 (a)도의 티브이(TV) 신호의 1필드(filed) 신호를 한 주기로 하는 수직구동펄스(VD:Vertical Drive pulse)와, (b)도의 상기 수직구동펄스(VD)와 동일하게 1필드 주기를 가지며 상기 수직구동펄스(VD)에 맞춰 동작하는 리셋신호(Reset)에 따라 (c)도의 출력신호(XSUB)가 결정되는데, 상기 출력신호(XSUB)는 상기 리셋신호가 하이(high)에서 로우(low)로 바뀔때 하이상태를 유지하며, 이 하이상태는 상기 카운터가 카운팅을 끝낼때까지 계속된다.
여기서 상기 셔터속도는 상기 출력신호(XSUB)가 로우인 구간으로 정의되며 구간에 따라 1/120~1/100,000으로 구분되는데, 이 구간, 즉 1필드를 256등분하여 1/120에서 1/100,000으로 셔터 구간이 결정되고 이 구간을 전부통과하기 위해서는 최대 4초가량의 시간이 필요하다.
이러한 종래의 아이리스 회로는 1/10,000 이상의 고속에서 플리커(flicker) 현상을 없앨 수 있는 장점이 있으나, 주위의 명암에 따라 동작하는 셔터 속도의 응답속도가 느려 외부환경에 적응하기 어려운 문제점이 있다.
따라서 본 발명의 목적은, 상기와 같은 문제점을 해결하기 위하여 1/5000 이하의 속도에서는 펄스폭변조방식을 사용하고, 그 이상에서는 전자 아이리스 모드를 혼용하여 사용함으로써 응답속도를 향상시킬 수 있으며, 플리커 현상도 방지할 수 있는 아이리스(IRIS) 회로를 제공하는 것이다.
상기 목적을 달성하기 위한 본 발명의 아이리스 회로는, 아이리스셔터를 구동시키기 위한 기준 클럭신호를 발생하기 위한 아이리스/셔터 클럭발생부와, 씨씨디의 빛 방출량에 의한 신호값을 소정의 기준값들과 비교하여 각각의 비교 결과를 출력하기 위한 아이리스 입력부와, 상기 아이리스 셔터속도가 소정값 이상이면 상기 클럭신호를 리셋신호로 하여 상기 씨씨디의 빛 방출량에 의한 신호값과 소정 기준값을 비교하여 펄스폭변조신호를 발생시키기 위한 펄스폭변조부와, 상기 아이리스 입력부의 각 비교결과 출력에 따라 현재상태값을 조절하기 위한 가산부와, 상기 아이리스 셔터속도가 소정값 이상이면 상기 가산부의 출력과 메뉴얼 셔터 신호중 임의의 신호를 선택하여 출력하고 그렇지 않으면 상기 펄스폭변조신호를 입력하는 선택부와, 상기 가산부의 출력신호를 카운팅하기 위한 카운터와, 상기 아이리스 셔터속도가 소정값이상이면 상기 카운터의 출력을 입력으로 하고 그렇지 않으면 상기 펄스폭변조신호를 입력으로 하여 아이리스 출력값으로 변환시키기 위한 논리회로부를 포함하여 구성된 것을 특징으로 한다.
이하 첨부도면을 참조하여 본 발명을 좀 더 상세하게 설명하고자 한다.
본 발명의 아이리스 회로는, 제3도에 도시한 바와 같이 아이리스 신호를 입력으로 하는 두개의 비교기(12,13)으로 이루어져 각각의 기준값에 따라 상기 아이리스 신호값을 비교하여 가산부(14)로 출력하기 위한 아이리스 입력부(11)와, 비반전입력단자에 상기 아이리스 신호가 입력되며, 반전입력단자에는 일측이 접지된 콘덴서(C)와, 일측이 전원전압과 연결된 저항(R)에 의한 값이 입력되는 비교기(18)로 이루어져 그 비교결과에 따라 펄스폭변조신호를 발생하여 논리회로부(17)에 전송하는 펄스폭변조부(20)와, 상기 아이리스 신호부(11)의 출력을 입력으로하여 선택부의 출력에 따라 현재 상태값에 1을 빼거나, 더하거나 또는 그 값을 유지하기 위한 가산부(14)와, 상기 셔터속도가 소정값(1/5,000sec) 이상일때만 상기 가산부(14)에서 출력된 8비트 데이타와 메뉴얼 셔터속도 데이타(Manual shutter)를 입력으로 하여 둘 중의 하나를 선택적으로 카운터(16)로 출력하고 상기 셔터속도가 소정값 이하면 펄스폭변조신호를 제어신호로 하여 동작을 중지하는 선택부(15)와, 상기 선택부(15)의 출력을 입력으로 하여 초기화 후 카운팅을 수행하는 카운터(16)와, 상기 셔터속도가 소정값 이상이면 상기 카운터(6)의 출력을 입력으로 하고, 그렇지 않으면 상기 펄스폭변조부(20)의 신호를 직접 입력으로 하여 아이리스 출력값(XSUB)으로 변환시키기 위한 게이트 회로부(17)와, 아이리스/셔터클럭 발생부(18)로 구성되며, 상기 셔터속도가 1/5,000sec 이하이면 펄스폭변조신호가 직접 상기 논리회로부(17)를 통해 출력(XSUB)되고, 상기 셔터속도가 1/5,000sec 미만인 구간에서는 상기 가산부로부터 선택부 및 카운터를 거쳐 출력되도록 되어 있으며, 제4도를 참조하여 구체적인 동작을 설명하면 다음과 같다.
먼저 (a)도의 수직구동펄스(VD)는 1주기가 1필드(field)를 의미하는 것으로, 이 수직구동펄스(VD)가 로우가 되는 시점부터 (b)도의 리셋신호(reset)가 로우로 떨어질때까지가 1/5,000sec 구간이며, (c)도의 아이리스 입력신호(IRIS)는 씨씨디 소자의 포토 다이오드 전하량이 D.C값으로 변환된 값으로 매 필드마다 그 값이 변한다.
그리고 (d)도의 펄스폭변조부의 RC값은 상기 (b)도의 리셋신호를 시점으로 매 필드마다 같은 기울기로 상승하며, 펄스폭 변조신호(PWM)는 상기 펄스폭변조부의 출력으로서 상기 아이리스 입력신호(IRIS)와 상기 RC값을 비교한 것이며, (f)도의 상기 카운터(16)의 출력신호인 Electrical IRIS 신호는 1/5,000 이하에서는 하이값을 유지하며, 그 값을 넘으면 상기 카운터의 출력을 입력으로 하여 아이리스 출력값을 출력한다.
이상에서와 같이 본 발명에 의하면, 셔터속도가 소정값 이하면 펄스폭변조방식을 사용하고, 그렇지 않으면 전자 아이리스 모드를 사용하는등 두 방법을 혼용하여 사용함으로써 응답시간을 단축시킬 수 있으며, 1/5,000sec 이하에서의 플리커 현상을 방지할 수 있는 효과가 있다.

Claims (1)

  1. 아이리스 셔터를 구동시키기 위한 기준 클럭신호를 발생하기 위한 아이리스/셔터 클럭발생부와, 씨씨디의 빛 방출량에 의한 신호값을 소정의 기준값들과 비교하여 각각의 비교 결과를 출력하기 위한 아이리스 입력부와, 상기 아이리스 셔터속도가 소정값 이상이면 상기 클럭신호를 리셋신호로 하여 상기 씨씨디의 빛 방출량에 의한 신호값과 소정 기준값을 비교하여 펄스폭변조신호를 발생시키기 위한 펄스폭변조부와, 상기 아이리스 입력부의 각 비교결과 출력에 따라 현재상태값을 조절하기 위한 가산부와, 상기 아이리스 셔터속도가 소정값 이상이면 상기 가산부의 출력과 메뉴얼 셔터 신호중 임의의 신호를 선택하여 출력하고 그렇지 않으면 상기 펄스폭변조신호를 제어신호로 하여 동작하지 않는 선택부와, 상기 가산부의 출력신호를 카운팅하기 위한 카운터와, 상기 아이리스 셔터속도가 소정값이상이면 상기 카운터의 출력을 입력으로 하고 그렇지 않으면 상기 펄스폭변조신호를 입력으로 하여 아이리스 출력값으로 변환시키기 위한 논리회로부를 포함하여 구성된 것을 특징으로 하는 아이리스(IRIS) 회로.
KR1019950008790A 1995-04-14 1995-04-14 아이리스 회로 KR0152915B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950008790A KR0152915B1 (ko) 1995-04-14 1995-04-14 아이리스 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950008790A KR0152915B1 (ko) 1995-04-14 1995-04-14 아이리스 회로

Publications (2)

Publication Number Publication Date
KR960039630A KR960039630A (ko) 1996-11-25
KR0152915B1 true KR0152915B1 (ko) 1998-10-15

Family

ID=19412191

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950008790A KR0152915B1 (ko) 1995-04-14 1995-04-14 아이리스 회로

Country Status (1)

Country Link
KR (1) KR0152915B1 (ko)

Also Published As

Publication number Publication date
KR960039630A (ko) 1996-11-25

Similar Documents

Publication Publication Date Title
JPH04223614A (ja) パルス幅変調器
KR900015423A (ko) 스위치 모드 전환회로
KR950035081A (ko) 프로그램 가능한 듀티 사이클 컨버터 및 변환 방법
KR0152915B1 (ko) 아이리스 회로
KR850005202A (ko) 비데오 등의 촬영용 광원
KR970055431A (ko) 소프트 스타트 펄스폭 변조 집적회로
JP2006197570A (ja) 波形生成回路及びスペクトル拡散クロック発生装置
JP3231318B2 (ja) 時間/電圧変換方法及び装置
RU25967U1 (ru) Устройство для установки триггерных схем в исходное состояние
US7596304B2 (en) Starting device and method for eliminating a peak current
KR100209270B1 (ko) 모터 구동 제어 장치
KR940017066A (ko) 인버터 구동장치의 데드시간 발생방법
KR100446276B1 (ko) 펄스 신호 발생기
SU1157650A1 (ru) Генератор пр моугольных импульсов
US9660633B2 (en) Power gating
JP3486914B2 (ja) パルス幅変調装置
JP2589820Y2 (ja) スイッチング電源装置
SU792587A2 (ru) Оптоэлектронный переключатель
JPH0391317A (ja) 比較回路
KR830001119Y1 (ko) 펄스폭 변조 인버터를 이용한 전동기 구동장치
KR940009475B1 (ko) 펄스폭 변조회로
SU902095A1 (ru) Реле времени
SU1698971A1 (ru) Многофункциональный таймер
SU1647608A1 (ru) Устройство дл преобразовани изображений
KR0165823B1 (ko) 셔터 속도 제어회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050524

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee