KR950009010Y1 - 고스트 제거필터 - Google Patents
고스트 제거필터 Download PDFInfo
- Publication number
- KR950009010Y1 KR950009010Y1 KR92025798U KR920025798U KR950009010Y1 KR 950009010 Y1 KR950009010 Y1 KR 950009010Y1 KR 92025798 U KR92025798 U KR 92025798U KR 920025798 U KR920025798 U KR 920025798U KR 950009010 Y1 KR950009010 Y1 KR 950009010Y1
- Authority
- KR
- South Korea
- Prior art keywords
- filter
- output
- signal
- ghost
- input
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
- H04N5/21—Circuitry for suppressing or minimising disturbance, e.g. moiré or halo
- H04N5/211—Ghost signal cancellation
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Picture Signal Circuits (AREA)
Abstract
내용 없음.
Description
제 1 도는 고스트 제거필터 내장 티브이 시스템의 블럭도.
제 2 도는 종래 고스트 제거필터의 블럭도.
제 3 도는 제 2 도에 있어서, 가산기의 입출력 파형도.
제 4 도는 트랜스버설 필터의 상세 회로도.
제 5 도는 본 고안 고스트 제거필터의 블럭도.
*도면의 주요부분에 대한 부호의 설명
1 : 튜너 2 : 영상검파부
3 : 고스트 제거부 4 : 영상신호 처리부
30 : 고스트 제거 필터 31 : 아날로그/디지탈 변환부
32 : 디지탈/아날로그 변환부 33 : 제어부
301~303 : 트랜스버설 필터 304, 312 : 가산기
310~340 : 연산부 311 : 곱셈기
313 : 지연기
본 고안은 티브이 시스템의 고스트 제거에 관한것으로 특히, 무한충격 응답필터(IIR Fiter)구성시 트랜스버설 필터의 내부 가산기를 이용함으로써 기존의 외부가산기를 제거하고 필터 출력의 궤환시 지연시간이 없는 고스트 제거 필터에 관한것이다.
제 1 도는 고스트 제거필터 내장 티브이 시스템의 블럭도로서 이에 도시된 바와같이, 튜너가 안테나(ANT)를 통해 방송을 선국함에 따라 영상검파부(2)는 영상신호(V1)을 검파하는데, 소리의 전달과정에서 메아리가 생기는 것처럼 방송신호가 방송국으로부터 여러 경로를 통해 전동되기 때문에 시간 지연이 발생되어 원래의 화상근처에 희미하게 그림자처럼 나타나는 영상인 고스트(Ghost)가 발생된다.
이때, 고스트가 혼입된 영상 검파부(2)의 영상신호(V1)를 일력받은 고스트 제거부(3)는 아날로그/디지탈 변환부(31)에서 디지탈 신호(V2)로 변환함과 동시에 제어부(33)에서 신호성분을 분석하여 고스트를 제거하기 위한 계수(K)를 발생시킨다. 따라서, 제어부(33)의 클럭(CLK)및 계수 (K)가 입력함에 따라 고스트 제거필터(30)는 아날로그/디지탈 변환부(31)의 디지탈 출력(V2)에 혼입된 고스트를 제거하고 이에 따른 영상신호(V3)를 디지탈/아날로그 변환부(32)를 통해 아날로그 영상신호(V4)로 변환하여 영상신호 처리부(4)에서 색복조, 편향등의 처리를 한 후 브라운관 (CRT)에 영상을 재현한다.
제 2 도는 종래 고스트 제거필터의 블럭도로서 이에 도시된 바와같이, 클릭(CLK)을 트랜스버설 필터(301~302)의 클럭단다(CK)에 공통 접속함과 아울러 상기 트랜스버설 필터(301) (303)의 종속입력단(CI)을 공통접지하고 고스트가 포함된 양자화된 디지탈 신호(x〔n〕)가 주입력단(DI)에 접속된 트랜스버설 필터(301)의 출력(I1)이 일측 입력에 접속된 가산기(304)의 타측 입력에 상기 트랜스버설 필터(303)의 출력(CO)이 종속입력(CO)에 접속된 상기 트랜스 버설 필터(302)의 출력(I2)을 접속하며 상기 가산기(304)의 출력(y〔n〕)을 상기 트랜스버설 필터(302) (303)의 주입력(DI)에 공통 접속하여 구성된다.
상기 트래스버설 버퍼(301)는 제 4 도의 상세 회로도에 도시된 바와같이, 주입력신호(DI〔n〕)가 일측 입력에 접속된 곱셈기(311)의 타측입력에 계수(K127)를 접속하여 그 곱셈기(311)의 출력이 일측입력에 접속된 가산기(312)의 타측 입력에 종속입력(CI〔n〕)에 접속하고 그 가산기(312)의 출력을 지연기(313)에 접속하여 1클럭지연시키도록 구성된 연산부(310)과, 이 연산부(310)와 동일하게 구성한 연산부(320~340)로 구성된 것으로, 상기 연산부(310~340)는 순차적으로 종속 접속됨과 아울러 주입력 (DI〔n〕)이 공통 접속된다.
이와같이 구성된 종래 회로의 동작과정을 제 3 도 가산기의 입출력 파형도를 참조하여 설명하면 다음과 같다.
고스트가 포함된 영상검파부(2)의 티브이 기저 대역신호(V1)를 약 14,3MHz로 양자화된 아날로그/디지탈 변환부(31)의 출력(x〔n〕)(n은 샘플번호)이 고스트 제거필터(30)에 입력되면 인터페이스 회로(도면 미표시)를 통해 상기 디지탈 신호(x〔n〕)를 가산기(304)에 출력하게 된다.
이때, 유한충격응답(FIR : Finte Impulse Response)필터인 트래스버설필터(301)의 출력(I1〔n〕)은 아래와 같이 표시된다.
이에따라, 가산기(304)는 18비트인 입력신호(I1) (I2)를 클럭(CLK)에 따라 덧셈하는데 2클럭 지연되는 출력(y〔n〕)과 입력(I1) (I2)의 관계는 아래식과 같으며 이때의 동작상태는 제 3 도의 파형도에 도시한 바와같다.
이때, 가산기(304)의 입력은 (I2)은 트랜스버설필터(302)(303)로 구성된 무한충격 응답(IIR : Infinite Impulse Response)필터에서 출력되는데 상기 트랜스버설 필터(302)(303)는 클럭(CLK)에 따라 제어부(33)의 계수를 각기 순차적으로 연산함에 따라 아래식과 같은 연산신호(I2〔n〕)를 출력하게 된다.
그리고, 트랜스버설 필터(301) (302) (303)는 제4도에 도시한 바와같이 곱셈기(311), 가산기(312) 및 지연기 (313)로 각기 구성된 연산부(310~~340)가 순차적으로 접속되어 각기 구성되며 디지탈신호(DI〔n〕=x〔n〕)와 제어부(33)의 계수(K)를 입력받은 연산부(310)가 곱셈기(311)에서 상기 신호(DI〔n〕) (K)를 곱셈하고 입력신호(CI〔n〕)와 상기 곱셈기(311)의 출력을 가산기(312)에서 덧셈하여 지연기(313)를 통해, 1클럭 지연시켜 다음단(320~340)으로 순차적으로 출력함으로써 연산출력(CO)을 발생시키는데 입력(CI) (DI)과 출력(CO)의 관계는 다음식과 같이 표시된다.
따라서, 상기 식(4)와 같이 동작하는 트랜스버설 필터(301) (302) (303)가 제어부(33)의 계수 를 각기 입력받아 고스트 제거를 위한 알고리즘(Algorithm)에 따라 연산함으로써 가산기(304)는 상기 식(1) (3)에 의한 신호 (I1) (I2)를 덧셈하여 다음식과 최종신호(y〔n〕)을 출력하게 된다.
그러나, 이와같은 종래회로는 트랜스버설 필터의 출력을 더하는 가산기가 입력신호를 처리하여 출력하기까지 2클럭의 지연시간을 갖게됨으로 무한 충격응답(IIR)필터로 궤환할수없어 고스트 제거 성능이 저하되고 인쇄회로기판(PCB)에 회로를 실장할때 가산기의 신호선이 44비트 접속됨으로 인쇄회로기판(PCB)의 설계가 어려울뿐 아니라 신호간섭에 의해 잡음이 발생되는 문제점이 있었다.
본 고안은 이러한 종래의 문제점을 해결하기 위하여 기존의 외부 가산기를 제거하여 유한충격응답(FIR)필터의 출력을 무한충격응답(IIR)필터의 종속입력에 접속시켜 내부 가산기에서 덧셈 연산을 수행하도록 함으로써 지연시간이 없고 고스트 제거성능을 향상시키는 고스트 제거필터를 안출한 것으로, 이를 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.
제 5 도는 본 고안 고스트 제거필터의 블럭도로서 이에 도시한 바와같이, 클럭(CLK)을 트랜스버설 필터(301)(302)(303)의 클럭단자(CK)에 공통접속하고 종속입력(CI)이 접지됨과 아울러 주입력(DI)에 디지탈 신호(x〔n〕)를 출력하는 상기 트랜스버설필터(302)의 출력(CO)이 종속입력(CI)에 접속된 상기 트랜스버설필터(302)의 출력(CO)을 디지탈 신호(y〔n〕)를 출력하는 상기 트랜스버설 필터(303)의 종속입력(CI)에 접속하며 상기 디지탈신호(y〔n〕)를 상기 트랜스버설 필터(302) (303)의 주입력(DI)에 공통접속하여 구성한다.
상기 트랜스버설 필터(301~303)는 제 4 도에 도시한 바와같이 각기 구성되며 신호의 입출력 관계를 식으로 표시하면 상기 식 (4)와 같다.
이와같이 구성한 본 고안 고스트 제거필터의 작용효과를 상세히 설명하면 다음과 같다.
고스트가 포함된 영상검파부(2)의 티브이 기저대역신호(V1)를 약 14.3MHz로 양자화된 아날로그/디지탈 변환부(31)의 출력(x〔n〕)(n은 샘플번호)이 입력되면 상기 디지탈신호(x〔n〕)를 입력받은 유한 충격응답(FIR) 필터인 트랜스버설 필터(301)는 클럭(CLK)에 따라 계수를 순차적으로 연산하여 상기 식(1)과 같은 연산신호(I1〔n〕)를 무한충격응답(IIR)필터에 출력한다.
이때, 트랜스버설 필터(302)가 디지탈 신호(y〔n〕)와 계수를 곱셈연산하고 이 연산신호를 트랜스버설 필터(301)의 출력(I1〔n〕)과 순차적으로 가산하여 지연시키는 동작을 반복함에 따라 연산신호(I1〔n〕)를 트랜스버설 필터(303)에 출력하면 디지탈신호(y〔n〕)와 계수를 곱셈연산하고 이 연산신호를 상기 트랜스버설필터(302)의 출력( I1〔n〕)과 순차적으로 가산하여 지연시키는 동작을 반복함으로써 다음과 같이 표시되는 최종 디지탈신호(y〔n〕)를 출력하게 된다.
그리고, 트랜스버설 필터(302)(303)로 구성된 무한 충격응답(IIR)필터가 시간불변 시스템으로 디지탈신호(x〔n〕)가 종래같이 257클럭 지연되어도 출력(y〔n〕)만 257클럭 지연될뿐 상기 디지탈신호(y〔n〕)가 트랜스버설 필터(302) (303)에 궤환되는 시간은 지연되지 않으므로 제어부(33)가 융통성을 가지고 계수 를 구하게 된다.
따라서, 아날로그/디지탈 변환부(31)의 디지탈신호(〔x〔n〕)를 입력받은 고스트 제거필터(30)가 상기 식(6)에 따라 고스트 성분을 제거하여 디지탈/아날로그 변환부(32)에 출력하게 됨.
상기에서 상세히 설명한 바와같이 본 고안 고스트 제거필터는 고스트 성분이 혼입된 디지탈 신호를 처리하여 트랜스버설 필터에 지연시간없이 궤환시킴으로 필터의 계수를 구하는데 융통성이 있어 고스트 제거성능이 향상되고 외부가산기 제거로 인해 인쇄회로기판(PCB)의 설계가 쉬울뿐 아니라 신호간섭이 감소하여 잡음을 저하시킬수 있는 효과가 있다.
Claims (1)
- 주입력(DI)에 디지탈신호(x〔n〕)가 접속됨과 아울러 종속입력(CI)이 접지되고 계수가 입력된 유한 충격응답(FIR) 필터인 트랜스버설 필터(301)의 출력(CO)을 계수가 입력된 트랜스버설 필터(302)의 종속입력(CI)에 접속하고 트랜스버설 필터(303)의 출력(CO)을 디지탈 신호(y〔n〕)로 함과 아울러 자신의 주입력(DI)과 상기 트랜스버설 필터(302)의 주입력(DI)에 궤환시키며 상기 트랜지스버설 필터(301~303)에 클럭(CLK)을 공통접속하여 구성한 것을 특징으로 하는 고스트 제거필터.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR92025798U KR950009010Y1 (ko) | 1992-12-17 | 1992-12-17 | 고스트 제거필터 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR92025798U KR950009010Y1 (ko) | 1992-12-17 | 1992-12-17 | 고스트 제거필터 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940018409U KR940018409U (ko) | 1994-07-30 |
KR950009010Y1 true KR950009010Y1 (ko) | 1995-10-18 |
Family
ID=19346917
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR92025798U KR950009010Y1 (ko) | 1992-12-17 | 1992-12-17 | 고스트 제거필터 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR950009010Y1 (ko) |
-
1992
- 1992-12-17 KR KR92025798U patent/KR950009010Y1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR940018409U (ko) | 1994-07-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2534737B2 (ja) | ゴ―スト除去用フィルタ回路 | |
JP3330630B2 (ja) | 信号からチャネル誘起歪みを除去する方法及び装置 | |
JP3097731B2 (ja) | Csdコードを用いたゴースト除去方法及びその装置 | |
EP0450720B1 (en) | Ghost cancellation circuit | |
KR950009010Y1 (ko) | 고스트 제거필터 | |
JPH07177388A (ja) | ゴースト消去回路 | |
KR0180936B1 (ko) | 파형 등화 필터장치 | |
US5224123A (en) | Transversal equalizer | |
KR960004127B1 (ko) | 입력가중형 트랜스버셜 필터 | |
US4879599A (en) | Method of sub-sampling interpolation | |
US5768165A (en) | Digital time signal filtering method and device for transmission channel echo correction | |
US20020025007A1 (en) | Receiver | |
EP0472374B1 (en) | Transversal equalizer | |
JPH0620253B2 (ja) | カラーテレビジヨン受像機の輝度チヤンネル用デジタルフイルタ集積回路 | |
KR970000681B1 (ko) | 영상 기기의 그림자 상 제거 장치 | |
KR0152807B1 (ko) | 디지탈 필터의 정밀도 개선회로 | |
KR940010171B1 (ko) | 등화장치 | |
JP2747146B2 (ja) | ゴ−スト除去装置 | |
JP2004260678A (ja) | Iirディジタルフィルタ、回り込みキャンセラ及び中継装置 | |
KR0147559B1 (ko) | 16:9의 맥 화면을 4:3 수상기로 보기위한 샘플보간회로 | |
Pora et al. | A TV ghost canceller using FPGA-based FIR filters | |
KR950004652Y1 (ko) | 휘도 및 색신호분리장치 | |
JPH0211069A (ja) | ゴースト除去装置 | |
JP3371298B2 (ja) | ゴースト除去装置 | |
EP0448352B1 (en) | Transversal equalizer |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
FPAY | Annual fee payment |
Payment date: 20060929 Year of fee payment: 12 |
|
LAPS | Lapse due to unpaid annual fee |