KR950007876B1 - 디지탈 브이 씨 알의 영상 데이타 기록 회로 - Google Patents

디지탈 브이 씨 알의 영상 데이타 기록 회로 Download PDF

Info

Publication number
KR950007876B1
KR950007876B1 KR1019920024074A KR920024074A KR950007876B1 KR 950007876 B1 KR950007876 B1 KR 950007876B1 KR 1019920024074 A KR1019920024074 A KR 1019920024074A KR 920024074 A KR920024074 A KR 920024074A KR 950007876 B1 KR950007876 B1 KR 950007876B1
Authority
KR
South Korea
Prior art keywords
signal
switch
image data
output
shifting
Prior art date
Application number
KR1019920024074A
Other languages
English (en)
Other versions
KR940017823A (ko
Inventor
유병구
김승일
Original Assignee
엘지전자주식회사
구자홍
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자주식회사, 구자홍 filed Critical 엘지전자주식회사
Priority to KR1019920024074A priority Critical patent/KR950007876B1/ko
Priority to US08/162,619 priority patent/US5479265A/en
Priority to EP93309902A priority patent/EP0602896A3/en
Publication of KR940017823A publication Critical patent/KR940017823A/ko
Application granted granted Critical
Publication of KR950007876B1 publication Critical patent/KR950007876B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/92Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback
    • H04N5/926Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback by pulse code modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/78Television signal recording using magnetic recording
    • H04N5/782Television signal recording using magnetic recording on tape
    • H04N5/783Adaptations for reproducing at a rate different from the recording rate

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

내용 없음.

Description

디지탈 브이 씨 알의 영상 데이타 기록 회로
제1도는 일반적인 비디오 테이프 재생시 헤드의 궤적도.
제2도는 종래 디지탈 브이 씨 알의 영상 데이타 기록 회로의 블록도.
제3도는 제2도에 있어서, 영상 데이타의 셔플링을 보인 상태도.
제4도는 본 발명 디지탈 브이 씨 알의 데이타 기록 회로의 블럭도.
제5도는 제4도에 있어서, 영상데이타의 셔플링을 보인 상태도.
제6도는 테이프 재생부분의 상태를 보인 설명도.
* 도면의 주요부분에 대한 부호의 설명
1 : 제어신호발생부 2 : 지연부
3,10 : 버퍼 4,23 : 기록부
11~14 : 트랙 메모리 20 : 프레임 제어부
21 : 스위치 카운터 22 : 세그먼트 쉬프팅 카운터
24 : 쉬프팅 스위치부
SW1,SW2,SW10,SW20 SW31~SW34 : 스위치
본 발명은 디지탈 브이 씨 알의 영상 데이타 기록에 관한 것으로 특히, 기록 모드에서 영상데이타를 셔플링(shuffling)하여 비디오 테이프에 기록함으로써 변속 재생시 선명한 영상을 재현하는 디지탈 브이 씨 알의 영상 데이타 기록 회로에 관한 것이다.
일반적으로 사용하는 디지탈 레코딩 포멧(Digital Recording Format)은 영상데이타를 단순히 펄스부호 변조(PCM : Pulse Code Modulation)를 수행하여 각 영상 픽셀을 일정비트로 부호화 함으로써 기존의 아날로그 포맷과 비슷하여 변속 재생시에 큰 문제가 발생하지 않았다.
그리고, 디지탈 브이 씨 알용으로 나와있는 레코딩 포맷인 D-1,D-2,D-3포멧은 아날로그인 영상 데이타를 디지탈 변환하여 비디오 테이프에 기록하는 것이다. 그러나, 현재 진행되고 있는 디지탈 브이 씨 알은 영상 데이타를 고압축함으로 픽셀마다 부호화 비트가 변화되는 가변장 부호화(Variavle Length Coding)을 사용하고 이에 따른 가변길이 데이타를 일정 동기 블럭으로 할당하여 이 동기 블럭들을 일정한 순서로 비디오 테이프에 기록하게 된다.
따라서, 브이 씨 알의 특수 기능인 변속 재생을 수행하면 헤드가 나선형(Helical)으로 비디오 테이프를 스캐닝하여 헤드의 가변속도에 따라 제1도에 도시한 바와 같이 재생부분(A)(B)과 재생되지 않는 부분(A')(B')으로 뉘어지고 반복적으로 같은 위치의 데티아를 재생하게 된다.
이에따라, 사용자가 재생 영상에 만족하지 못함으로 헤드 속도의 변속에 따라 나뉘어진 재생부분과 비재생부분을 혼합하여 연속되는 영상이 선명하게 재현되도록 하는 셔플링(shuffling) 기법을 도입하게 되는데 이 기법은 아날로그 브이 씨 알에서는 커다란 효용이 없는 기술이지만 디지탈 브이 씨 알에서는 레코딩 포멧을 결정하는데 필수적인 요소이다.
제2도는 종래 디지탈 브이 씨 알의 영상 데이타 기록 회로의 블럭도로서 이에 도시된 바와 같이, 영상 데이타의 프레임을 검출함에 따라 동기 신호 및 라이트 클럭을 발생시킴과 아울러 스위칭신호(S1)로 스위치(SW1)(SW2)의 접속을 절환시키는 제어신호 발생부(1)와, 이 제어신호 발생부(1)의 출력(S1)에 따라 상기 스위치(SW1)로 입력된 영상데이타(Vi)를 지연시키는 지연부(2)와, 상기 제어신호 발생부(1)의 출력(S1)에 따라 상기 스위치(SW1)(SW2)로 영상신호(Vi)를 입력받고 상기 스위치(SW2)를 통해 상기 지연부(2)의 출력(V1')를 입력받아 셔플링(shuffling)을 수행하는 버퍼(3)와, 이 버퍼(3)의 출력(V1)을 소정레벨 증폭하여 주행중인 비디오 테이프에 기록하는 기록부(4)로 구성된다.
종래 회로는 트랙내에서 셔플링 크기(shuffling size)를 설정하여 트랙안에서 이동시킴으로써 영상데이타의 셔플링을 완성하는 것으로 배속이 홀수일 경우 영상이 선명히 재현되는 경로를 따라 헤드가 비디오 테이프를 트레이함으로 트랙내에서 동기 블럭을 로테이션(Rotation)시키는 것이다. 이때, 힌트랙 정도의 버퍼로 셔플링이 가능하다.
이와 같은 종래 회로의 동작과정을 제3도 영상 데이타의 셔플링을 보인 상태도를 참조하여 설명하면 다음과 같다.
영상데이타(Vi)가 입력함에 따라 제어신호 발생부(1)는 영상데이타를 동기시키기 위한 동기신호 및 영상 데이타를 저장하기 위한 라이트 클럭을 발생시킴과 동시에 스위칭신호(S1)를 스위치(SW1)(SW2)에 출력하여 절환시킴으로써 상기 영상데이타(V1)를 셔플링(shuffling)을 수행하는 버퍼(3)에 입력시킨다.
이때, 제어신호 스위칭부(1)는 스위치신호(S1)의 레벨을 조정하여 스위치(SW1)(SW2)를 절환시킴으로써 영상데이타(V1)를 지연부(2)를 통해 지연시키고 이 지연신호(V1')를 버퍼(3)에 입력시키는데 상기 버퍼(3)는 상기 영상데이타(V1)(V1')를 시프팅 시킴으로써 제3도에 도시된 바와 같이 셔플링(shuffling) 기능을 수행한다.
이에따라, 기록부(4)는 셔플링이 완료된 버퍼(3)의 출력(V1)을 소정레벨로 증폭하여 주행중인 비디오 테이프에 기록하며 상기 버퍼(3)에서 완성된 셔플링 크기(segment)에 따라 최적의 배속수가 결정된다.
그러나, 이와 같은 종래 회로는 셔플링 크기에 따라 성능이 좌우되어 은폐(concalment)되는 시간과 효과가 배속수에 따라 다르게 나타나는데 셔플링 크기에 따라 최적의 배속수가 결정되어 나머지 배속수들은 최적 배속수와의 거리에 비례하여 성능이 저하되는 단점이 있다. 또한, 종래 회로는 홀수 배속에만 적용 가능하여 짝수 배속에는 적용하지 못하는 단점이 있었다.
본 발명은 이러한 종래 회로의 문제점을 해결하기 위하여 짝수 배속수를 만족함과 동시에 부분적으로 홀수 배속수를 만족하고 내부 세그먼트(Intra-Segment)를 쉬프팅시켜 셔플링(shuffling)을 수행함으로써 큰 트랙 편차에서도 선명한 영상을 재현하도록 영상데이타를 기록하는 디지탈 브이 씨 알의 영상데이타 기록회로를 창안한 것으로, 이를 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.
제4도는 본 발명 디지탈 브이 씨 알의 영상 데이타 기록 회로의 블럭도로서 이에 도시한 바와 같이, 코드화된 영상데이타(V1)의 동기신호를 검출하여 프레임 검출신호(V1) 및 스위칭신호(V2)를 출력하는 프레임 제어부(20)와, 이 프레임 제어부(20)의 출력(V1)을 입력받아 카운팅함에 따라 스위칭신호(V3)를 출력하는 스위치카운터(21)와, 이 스위치카운터(21)의 출력(V3)에 따라 영상데이타(Vi)를 분한하는 트랙 분배스위치(SW10)와, 이 트랙분배 스위치(SW10)의 절환에 따라 트랙 메모리(11~14)중 할당된 해당 메모리에 영상 데이타를 저장하는 버퍼(10)와, 상기 프레임 제어부(20)의 출력(V2)을 입력받아 스위칭신호(V4)를 출력하는 세그면트 쉬프팅 카운터(22)와, 이 세그먼트 쉬프팅 카운터(22)의 출력(V4)에 따라 상기 버퍼(10)의 출력(B1~B4)을 궤환시키거나 출력시키도록 스위치(SW21)(SW34)로 구성된 쉬프팅 스위치부(24)와, 상기 스위치카운터(21)의 출력(V3)에 따라 상기 쉬츠팅 스위치부(24)에서 출력되는 영상데이타를 선택 출력하는 신호 선택스위치(SW20)와, 이 신호선택스위치(SW20)에서 전송된 영상데이타(V5)에 동기 신호(Sync) 및 인식신호(Id)를 부가하여 비디오 테이프에 기록하는 기록부(23)로 구성한다.
본 발명에서는 셔플링(shuffling)시 1프레에 해당하는 버퍼가 필요하며, 최적 배속수가 존재치 않아 4배의 배수를 제외한 짝수배속을 모두 만족시킨다.
이와 같이 구성한 본 발명 디지탈 브이 씨 알의 영상 데이타 기록회로의 작용 및 효과를 제5도 영상데이타의 셔플링을 보인 상태도, 제6도 테이프 재생 부분의 상태를 보인 설명도를 참조하여 상세히 설명하면 다음과 같다.
아날로그인 영상신호를 디지탈 변환하여 이 디지탈 영상 신호를 압축 부호화하고 이 부호화된 데이타에 에러 정정 부호(Error-Correction Code)를 부가함과 아울러 인터리빙(Interleaving)을 통해 일정 갯수의 비트만큼씩 데이타를 순차적으로 취하여 하나의 신호로 결합시킨 후 채널코딩(channel coding) 처리를 수행하며 이 신호처리된 영상데이타는 비디오 테이프에 기록하기 위한 기록 포멧에 맞도록 셔플링 기법을 수행하게 된다.
먼저, 코드화된 영상 데이타(V1)가 연속적으로 입력됨에 따라 동기신호를 검출한 프레임 제어부(20)는 스위치 카운터(21)에 프레임 검출신호(V1)를 출력함과 동시에 세그먼트 쉬프팅 카운터(22), 출력스위치(SW20) 및 기록부(23)에 스위칭신호(V2)를 출력하면 상기 스위치 카운터(21)의 스위칭신호(V3)에 따라 트랙분배 스위치(SW10)는 단자(a~d)중 한 단자에 접속시켜 버퍼(10)에 영상데이타(Vi)를 출력시킨다.
이때, 트랙분배스위치(SW10)의 단자접속에 따라 버퍼(10)의 트랙 메모리(11~14)중 한 메모리에 영상 데이타(V1)가 할당되어 저장되며 연속적으로 영상신호(Vi)가 입력됨에 따라 동기신호를 검출한 프레임 제어부(20)에서 프레임 검출신호(V1)가 출력됨으로써 상기 버퍼(10)의 트랙메모리(11~14)에 영상데이타가 할당되어 저장된다.
그리고, 프레임 제어부(20)에서 스위칭신호(V2)가 출력함에 따라 세그먼트 쉬프팅 카운터(22)는 스위칭신호(V4)를 출력하여 쉬프팅 스위치부(24)의 스위치(SW31~SW34)를 절환시킴으로써 버퍼(10)의 트랙 메모리(11~14)의 저장데이타를 그 트랙 메모리(11~14)의 입력단에 각기 궤환시키거나 신호 선택스위치(SW20)에 출력하고 상기 시프팅 스위치부(24)의 출력을 입력받은 신호선택스위치(SW20)은 스위치 카운터(21)의 출력(V3)에 따라 선택하여 기록부(23)에 출력함으로써 영상 데이타가 순차적으로 비디오테이프에 기록되어 진다.
또한, 영상데이타 재생시 트랙편차(Track Devlation)에 따라 같은 트랙에서도 제6도에 도시한 바와 같이 데이타의 크기가 다르게 되어 크기가 작은 데이타의 경우 손실될 활률이 높아지므로 세그먼트 쉬프팅 카운터(22)는 스위칭신호(V4)로 시프팅 스위치부(24)의 스위치(SW34~SW34)를 절환시키고 이에따라 저장데이타를 궤환시킴으로써 제5도에 도시한 바와 같이 셔플링(shuffling)을 수행하여 테이프에 기록되는 데이타의 순서를 바꾼후 기록부(23)에 출력하게 된다.
따라서, 기록부(23)는 셔플링이 완료된 영상데이타에 동기신호(sync)와 인식신호(Id)를 부가한 후 이 신호(Vo)를 주행중인 비디오 테이프에 기록하게 된다.
상기에서 상세히 설명한 바와 같이 본 발명 디지탈 브이 씨 알의 영상 데이타 기록 회로는 버퍼를 사용함에 따라 배속수에 상관없이 셔플링(shuffling)을 가능하게 하여 배속 모드시 화면에 나타나지 않는 영상부분을 자동으로 은폐하고 서로 크기가 다른 영상데이타의 손실을 방지시키기 위해 내부 세그먼 쉬프팅(Intra Segment Shifting)을 수행함으로써 배쇽 재생시 선명한 영상을 재현할 수 있는 효과가 있다.

Claims (3)

  1. 영상데이타(V1)의 동기신호(Vsyn)를 검출하여 프레임 검출신호(V1) 및 스위칭신호(V2)를 출력하는 프레임 제어부(20)와, 이 프레임 제어부(20)의 출력(V1)을 입력받아 카운팅함에 따라 스위칭신호(V3)를 출력하는 트랙분배 스위치(SW10)에 출력하는 스위치카운터(21)와, 상기 트랙분배 스위치(SW10)의 접속에 따라 영상데이타(Vi)를 저장하는 버퍼(10)와, 상기 프레임 제어부(20)의 출력(V2)를 입력받아 스위칭신호(V4)를 출력하는 세그먼트 쉬프팅 카운터(22)와, 이 세그먼트 쉬프팅 카운터(22)의 출력(V4)에 따라 상기 버퍼(10)의 출력(B1~B4)을 절환시키거나 출력시키거나 쉬프팅 스위치부(24)와, 상기 스위치카운터(21)의 출력(V3)에 따라 상기 쉬프팅 스위치부(24)로 출력되는 영상데이타를 선택 출력하는 신호 선택스위치(SW20)와, 상기 프레임 제어부(20)의 출력(V3)에 제어되어 상기 신호선택스위치(SW20)로부터 입력된 영상데이타에 동기 신호(Sync) 및 인식신호(Id)를 부가한 후 비디오 테이프에 저장하는 기록부(23)로 구성한 것을 특징으로 하는 디지탈 브이 씨알의 영상데이타 기록 회로.
  2. 제1항에 있어서, 버퍼(10)는 트랙분배 스위치(10)의 접속에 따라 할당된 영상 데이타를 저장하는 트랙메모리(11~14)로 구성한 것을 특징으로 하는 디지탈 브이 씨알의 영상데이타 기록 회로.
  3. 제1항에 있어서, 쉬프팅 스위치부(24)는 세그먼트 쉬프팅 카운터(22)의 출력(V4)에 따라 버퍼(10)의 트랙메모리(11~14)의 출력(B1~B4)를 궤환시키거나 신호선택스위치(SW20)의 단자에 접속하는 스우치(SW31~SW34)로 구성한 것을 특징으로 하는 디지탈 브이 씨알의 영상데이타 기록 회로.
KR1019920024074A 1992-12-12 1992-12-12 디지탈 브이 씨 알의 영상 데이타 기록 회로 KR950007876B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019920024074A KR950007876B1 (ko) 1992-12-12 1992-12-12 디지탈 브이 씨 알의 영상 데이타 기록 회로
US08/162,619 US5479265A (en) 1992-12-12 1993-12-07 Video data recording apparatus for digital video cassette recorder
EP93309902A EP0602896A3 (en) 1992-12-12 1993-12-09 Digital video cassette recorder.

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920024074A KR950007876B1 (ko) 1992-12-12 1992-12-12 디지탈 브이 씨 알의 영상 데이타 기록 회로

Publications (2)

Publication Number Publication Date
KR940017823A KR940017823A (ko) 1994-07-27
KR950007876B1 true KR950007876B1 (ko) 1995-07-20

Family

ID=19345364

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920024074A KR950007876B1 (ko) 1992-12-12 1992-12-12 디지탈 브이 씨 알의 영상 데이타 기록 회로

Country Status (3)

Country Link
US (1) US5479265A (ko)
EP (1) EP0602896A3 (ko)
KR (1) KR950007876B1 (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07230641A (ja) * 1994-02-17 1995-08-29 Hitachi Ltd 蓄積メディア及びその制御装置
JP3367268B2 (ja) * 1995-04-21 2003-01-14 株式会社日立製作所 映像のダイジェスト作成装置及び方法
KR100230301B1 (ko) 1997-07-02 1999-11-15 윤종용 검색시 화면깨짐을 방지한 디지털 비디오 카메라 및 그에 따른 화면 처리방법
JP3569205B2 (ja) 2000-06-09 2004-09-22 シャープ株式会社 記録再生装置
US20050129111A1 (en) * 2003-12-16 2005-06-16 Nokia Corporation Transform-domain video editing

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL190252B (nl) * 1977-07-14 1993-07-16 Indep Broadcasting Authority Digitale opneem- en weergeefinrichting.
JPH0322687A (ja) * 1989-06-19 1991-01-31 Sharp Corp デジタル記録再生装置
JP2517122B2 (ja) * 1989-10-20 1996-07-24 松下電器産業株式会社 ビデオディスク記録装置およびビデオディスク再生装置
JP3083382B2 (ja) * 1991-12-26 2000-09-04 パイオニア株式会社 画像情報再生装置の再生速度制御装置
KR940003250Y1 (ko) * 1992-03-11 1994-05-16 이헌조 스위칭 집적회로를 이용한 음성 및 영상신호의 자동절환장치

Also Published As

Publication number Publication date
EP0602896A2 (en) 1994-06-22
US5479265A (en) 1995-12-26
KR940017823A (ko) 1994-07-27
EP0602896A3 (en) 1995-04-05

Similar Documents

Publication Publication Date Title
EP0454460B1 (en) Video signal recording/reproducing apparatus
KR100873763B1 (ko) 영상 신호 작성 시스템, 그 시스템의 영상 신호 기록 장치 및 영상 신호 재생 장치
EP0080897B1 (en) Method of, and apparatus for recording and/or reproducing an information signal
US4703369A (en) Video format signal recording and reproducing method
KR930007281A (ko) 대역 압축 신호 처리 장치
KR970005641B1 (ko) 디지탈 브이씨알의 기록 및 재생제어회로
KR900002624B1 (ko) 메모리를 이용한 비디오 테이프 레코더의 저속 재생장치
EP0711086B1 (en) Picture data recorder and/or reproducing apparatus
KR960030197A (ko) 디지탈신호 기록장치 및 재생장치
KR950007876B1 (ko) 디지탈 브이 씨 알의 영상 데이타 기록 회로
EP0214343B1 (en) Reproducing apparatus
KR100213600B1 (ko) 신호기록장치,신호재생장치 및 신호기록재생장치
US4519004A (en) Extended play videodisc
EP0324126B1 (en) Sound reproducing apparatus
EP0632438A2 (en) Magnetic recording/reproduction apparatus with a long play mode
KR0138000B1 (ko) 디지탈 비디오 신호 처리 장치(processing system for digital video signal)
US4937668A (en) Method and apparatus for transmitting video information
JP2996171B2 (ja) デジタル映像信号再生装置
JP3106479B2 (ja) ディジタルコンポーネント信号の記録装置及び記録方法
KR0185799B1 (ko) 디지틀데이터기록방법
JPH043714B2 (ko)
JP3064762B2 (ja) ディジタルビデオ信号の処理方法とディジタルビデオ信号の処理装置
KR100207661B1 (ko) 디지탈 비디오 카세트 레코더와 컴퓨터간의 데이타 전송장치 및 그 방법
JP3082302B2 (ja) ディジタルビデオ信号の記録/再生装置
JP3129095B2 (ja) 信号処理装置

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030707

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee