KR950004643A - 송수신 회로 - Google Patents

송수신 회로 Download PDF

Info

Publication number
KR950004643A
KR950004643A KR1019940017375A KR19940017375A KR950004643A KR 950004643 A KR950004643 A KR 950004643A KR 1019940017375 A KR1019940017375 A KR 1019940017375A KR 19940017375 A KR19940017375 A KR 19940017375A KR 950004643 A KR950004643 A KR 950004643A
Authority
KR
South Korea
Prior art keywords
transmission line
circuit
signal
common transmission
receiver
Prior art date
Application number
KR1019940017375A
Other languages
English (en)
Other versions
KR0140029B1 (ko
Inventor
료조 요시노
Original Assignee
가나이 쯔도무
가부시끼가이샤 히다찌 세이사꾸쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가나이 쯔도무, 가부시끼가이샤 히다찌 세이사꾸쇼 filed Critical 가나이 쯔도무
Publication of KR950004643A publication Critical patent/KR950004643A/ko
Application granted granted Critical
Publication of KR0140029B1 publication Critical patent/KR0140029B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/14Two-way operation using the same type of signal, i.e. duplex

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Dc Digital Transmission (AREA)
  • Small-Scale Networks (AREA)
  • Bidirectional Digital Transmission (AREA)

Abstract

본 발명은 송신 라인을 통해 상대편 단부의 상대편 송신기 회로로부터 신호를 수신하고 상대편 수신기 회로에 신호를 송신하기 위한 송신 라인의 각 단부에 접속된 송신기 회로 및 수신기 회로를 포함하는 송수신 회로를 포함하되, 전이중 동시 쌍방향 통신시에 있어서 수신 신호에 관한 논리적인 결정이 정확하고 확실하게 높은 신뢰성을 확보하도록 하기 위하여, 전원 공급 라인이 송신 라인의 양쪽 단부에 놓이고 수신기 회로에 의해 수신된 신호에 관한 논리적인 결정을 하기 위한 임계 전압은 송신 라인의 상대편 단부의 송신기 회로 및 수신기 회로에 사용되는 전원 유니트로부터 공급된다.

Description

송수신 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1 도는 본 발명의 제 1 실시예를 도시하는 블럭도, 제 2 도는 제 1 도의 송수신 회로의 제 1 실시예를 도시하는 상세한 구성도, 제 3 도는 제 1 도의 제 1 실시예의 동작을 설명하기 위한 타임 챠트, 제 4 도는 제 1 도의 실시예에서 임계 전압의 효과를 설명하기 위한 도면, 제 5 도는 제 1 도의 송수신 회로의 제 2 실시예를 도시하는 상세한 구성도.

Claims (7)

  1. 송신 라인의 상대편 단부의 수신기 회로에 신호를 송신하고 상대편 송신기 회로로부터 신호를 수신하기 위한 송신 라인의 각 단부에 접속된 송신기 회로 및 수신기 회로를 포함하되, 전원 공급 라인이 송신 라인 양쪽 단부에 놓이고, 수신기 회로에 의해 수신된 신호에 관한 논리적인 결정을 하기 위한 임계 전압이 송신라인의 상대편 단부의 송신기 회로 및 수신기 회로에 사용되는 전원 유니트로부터 공급되는 것을 특징으로 하는 송수신 회로.
  2. 제 1 항에 있어서, 송신기 회로의 출력 단이 상보 접속으로 접속된 한 쌍의 스위칭 소자에 의해 형성되는 것을 특징으로 하는 송수신 회로.
  3. 제 1 항에 있어서, 송신 라인으로의 송수신기 회로의 출력 전압이 통신하지 않는 시간 동안 동일한 논리 레벨로 설정되는 것을 특징으로 하는 송수신 회로.
  4. 공통 송신 라인을 통해 다른쪽 송신기 회로로부터 신호를 수신하고 다른쪽 수신기 회로에 신호를 송신하기 위한 공통 버스 구조형 공통 송신 라인에 접속된 송순기 회로 및 수신기 회로를 포함하는 송수신 회로에 있어서, 수신기 회로가 신호에 관한 논리적인 결정을 하기 위하여 공통 송신 라인 상의 송출 신호를 공통 송신 라인 상의 송출 신호의 진폭에 대응하는 양만큼 전압 레벨이 차이나는 제1 및 제 2 임계 전압과 비교하기 위한 제 1 비교 수단, 및 공통 송신 라인 상의 송출 신호를 제1 및 제2 임계 전압의 합의 레벨보다 공통 송신 라인의 상의 송출 신호의 진폭에 대응하는 양만큼 더 높은 레벨의 제 3 임계 전압과 비교하고 제 3 임계 전압보다 더 높은 신호가 공통 송신 라인 상에 나타날 때 공통 송신 라인 상의 신호를 무효로 하는 신호를 출력하기 위한 제 2 비교 수단을 포함하는 것을 특징으로 하는 송수신 회로.
  5. 제 4 항에 있어서, 상기 제1, 제2 및 제 3 임계 전압이 공통 송신 라인의 상대편 단부의 송신기 회로 및 수신기 회로에 사용되는 전원 유니트로부터 공급되는 것을 특징으로 하는 송수신 회로.
  6. 다른쪽 송신기 회로로부터 신호를 수신하고 다른쪽 수신기 회로에 신호를 송신하기 위한 버스 구조형 송신 라인에 접속된 송신기 회로 및 수신기 회로를 포함하는 송수신 회로에 있어서, 수신기 회로가 상기 공통 송신 라인 상의 송출 신호의 전압 레벨의 진폭에 대응하는 크기 보다 2배 높은 임계 전압과 상기 공통송신 라인 상의 송출 신호를 비교하고, 상기 임계 전압보다 더 높은 신호가 상기 공통 송신 라인 상에 나타날 때 상기 공통 송신 라인 상의 신호를 무효화하는 신호를 출력하기 위한 비교 수단을 포함하는 것을 특징으로 하는 송수신 회로.
  7. 제 6 항에 있어서, 상기 임계 전압이 상기 공통 송신 라인의 상대편 단부의 송신기 회로와 수신기 회로에 사용되는 전원 유니트로부터 공급되는 것을 특징으로 하는 송수신 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940017375A 1993-07-20 1994-07-19 송수신 회로 KR0140029B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP05179127A JP3137809B2 (ja) 1993-07-20 1993-07-20 送受信回路
JP93-179127 1993-07-20

Publications (2)

Publication Number Publication Date
KR950004643A true KR950004643A (ko) 1995-02-18
KR0140029B1 KR0140029B1 (ko) 1998-07-01

Family

ID=16060468

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940017375A KR0140029B1 (ko) 1993-07-20 1994-07-19 송수신 회로

Country Status (5)

Country Link
US (1) US5499269A (ko)
EP (1) EP0635954B1 (ko)
JP (1) JP3137809B2 (ko)
KR (1) KR0140029B1 (ko)
DE (1) DE69433558T2 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100428524B1 (ko) * 1995-06-08 2004-07-15 코닌클리케 필립스 일렉트로닉스 엔.브이. 차동버스를통한데이터전송을위한시스템

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5926509A (en) * 1992-07-13 1999-07-20 Cybex Computer Products Corporation Twisted pair communicatons line system
US6377629B1 (en) * 1994-01-05 2002-04-23 Cybex Computer Products Corporation Twisted pair communications line system
DE4421083C2 (de) * 1994-06-16 1996-04-11 Volkswagen Ag Verfahren zur Überwachung einer seriellen Übertragung von digitalen Daten auf einer Ein-Draht-Multiplexverbindung zwischen untereinander kommunizierenden Signalverarbeitungsgeräten
KR0123204B1 (ko) * 1994-12-30 1997-11-19 김주용 무선통신 단말기용 송수신 신호 스위칭 회로
US5729547A (en) * 1996-02-07 1998-03-17 Dutec, Inc. Automatic driver/receiver control for half-duplex serial networks
US5912924A (en) * 1996-08-15 1999-06-15 Seeq Technology, Inc. Bidirectional channels using common pins for transmit and receive paths
US5898678A (en) 1996-09-25 1999-04-27 Seeq Technology, Inc. Method and apparatus for using synthetic preamable signals to awaken repeater
US5793815A (en) * 1996-12-13 1998-08-11 International Business Machines Corporation Calibrated multi-voltage level signal transmission system
US6324602B1 (en) * 1998-08-17 2001-11-27 Integrated Memory Logic, Inc. Advanced input/output interface for an integrated circuit device using two-level to multi-level signal conversion
US6522701B1 (en) 1998-10-07 2003-02-18 Conexant Systems, Inc. Method and apparatus for extracting received digital data from a full-duplex point-to-point signaling channel using sampled-data techniques
US6184717B1 (en) 1998-12-09 2001-02-06 Nortel Networks Limited Digital signal transmitter and receiver using source based reference logic levels
US6188314B1 (en) 1999-02-03 2001-02-13 Trw Inc. Energy distribution and communication system and method utilizing a communication message frame for a multi-device vehicle occupant protection system
JP3512168B2 (ja) * 1999-04-21 2004-03-29 松下電器産業株式会社 信号送受信装置
EP1047149A3 (en) 1999-04-21 2003-02-12 Matsushita Electric Industrial Co., Ltd. Signal transmitting/receiving apparatus
US6477592B1 (en) 1999-08-06 2002-11-05 Integrated Memory Logic, Inc. System for I/O interfacing for semiconductor chip utilizing addition of reference element to each data element in first data stream and interpret to recover data elements of second data stream
US6744820B1 (en) 2000-03-21 2004-06-01 Trw Inc. Communication system and method utilizing message frames having multiple thresholds for a multi-device vehicle occupant protection system
US6937664B1 (en) 2000-07-18 2005-08-30 Integrated Memory Logic, Inc. System and method for multi-symbol interfacing
US6771675B1 (en) 2000-08-17 2004-08-03 International Business Machines Corporation Method for facilitating simultaneous multi-directional transmission of multiple signals between multiple circuits using a single transmission line
JP3868776B2 (ja) * 2001-08-28 2007-01-17 株式会社日立製作所 双方向データ送受信方法及びシステム
US7557790B2 (en) * 2003-03-12 2009-07-07 Samsung Electronics Co., Ltd. Bus interface technology
JP4141885B2 (ja) * 2003-04-17 2008-08-27 株式会社リコー シリアル通信装置
US8154995B2 (en) * 2005-01-26 2012-04-10 At&T Intellectual Property I, L.P. System and method of managing digital data transmission
JP4648095B2 (ja) * 2005-06-02 2011-03-09 アラクサラネットワークス株式会社 信号伝送回路およびその調整方法
JP2007116263A (ja) * 2005-10-18 2007-05-10 Orion Denki Kk 電子装置及びデータ通信制御方法
JP2010259060A (ja) * 2009-04-22 2010-11-11 Advantest Corp ドライバ・コンパレータ回路およびそれを用いた試験装置
JP5204040B2 (ja) * 2009-06-09 2013-06-05 アラクサラネットワークス株式会社 伝送回路およびパラメータ調整方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3993867A (en) * 1974-10-15 1976-11-23 Motorola, Inc. Digital single signal line full duplex method and apparatus
JPS5698052A (en) * 1980-01-08 1981-08-07 Fuji Facom Corp Base band two-way simultaneous transmission circuit
JPS5922414B2 (ja) * 1980-10-08 1984-05-26 富士通株式会社 ラインドライバ回路
US4573168A (en) * 1984-08-31 1986-02-25 Sperry Corporation Balanced bidirectional or party line transceiver accommodating common-mode offset voltage
US4638473A (en) * 1984-12-28 1987-01-20 Gte Laboratories Incorporated Two wire bidirectional digital transmission system
US4605864A (en) * 1985-01-04 1986-08-12 Advanced Micro Devices, Inc. AFL (advanced fast logic) line driver circuit
US4860309A (en) * 1986-09-17 1989-08-22 Costello John F Trinary bus communication system
DE3715588C1 (ko) * 1987-05-09 1988-09-08 Gewerkschaft Eisenhuette Westfalia Gmbh, 4670 Luenen, De
JPH0250537A (ja) * 1988-08-11 1990-02-20 Fujitsu Ltd 双方向同時通信方式
JPH0828750B2 (ja) * 1989-11-10 1996-03-21 富士通株式会社 レシーバ回路における自動閾値制御方式
JPH03186033A (ja) * 1989-12-15 1991-08-14 Mitsubishi Electric Corp 信号伝送方式
JPH0752870B2 (ja) * 1990-05-17 1995-06-05 日本電装株式会社 通信装置
SG43345A1 (en) * 1990-11-30 1997-10-17 Yokogawa Electric Corp Signal conditioner

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100428524B1 (ko) * 1995-06-08 2004-07-15 코닌클리케 필립스 일렉트로닉스 엔.브이. 차동버스를통한데이터전송을위한시스템

Also Published As

Publication number Publication date
US5499269A (en) 1996-03-12
EP0635954B1 (en) 2004-02-18
JPH0738542A (ja) 1995-02-07
EP0635954A2 (en) 1995-01-25
JP3137809B2 (ja) 2001-02-26
DE69433558D1 (de) 2004-03-25
DE69433558T2 (de) 2004-12-16
KR0140029B1 (ko) 1998-07-01
EP0635954A3 (en) 1997-12-17

Similar Documents

Publication Publication Date Title
KR950004643A (ko) 송수신 회로
US5084637A (en) Bidirectional level shifting interface circuit
KR980006296A (ko) 적응성 입력-출력 포트를 갖는 집적 회로 칩과 이의 전기적 시스템
TW325539B (en) Bus configuration and input/output buffer
TW272344B (en) System and method that provides simultaneous, bidirectional transfer of signals between integrated circuit devices
TW366453B (en) Signal transmission system for transmitting signals between LSI chips, receiver circuit for use in the signal transmission system, and semiconductor memory device applying the signal transmission system a signal transmission system having the response time of a signal transmission line set at roughly the length of a transmitted symbol or more than that
RU2007139097A (ru) Устройство сопряжения токового режима для высокоскоростной связи вне микросхем
KR890017873A (ko) 단일 출력단에서 정부 펄스를 발생하는 출력회로
KR890702141A (ko) 백플레인 버스
KR830008228A (ko) 전송선로의 단절을 검지하는 기능을 가진 전송선로 스위치용 장치 및 상기 장치를 사용하는 산업 로보트
GB1134371A (en) Circuit arrangement for simultaneous signalling in both transmission directions between two terminal stations in telecommunication systems
FI902627A0 (fi) Anordning foer bildning av en radiotestslinga i en saendarmottagare.
KR970705271A (ko) 차동 버스를 통한 데이타 전송을 위한 시스템(System for the fail-safe transmission of data via a differential bus)
US5325395A (en) 5-volt low level serial transceiver
US6181167B1 (en) Full duplex CMOS communication
KR20000074847A (ko) 저전압 차동 신호 통신 시스템
KR960030020A (ko) 마이크로컴퓨터
SU1658410A1 (ru) Устройство дл приема и передачи дискретных сигналов
KR920002271B1 (ko) 반이중 통신시의 데이터 역류방지회로
KR940008105B1 (ko) 수신선로 극성 자동 전환회로
KR970056514A (ko) 신호 전송장치
KR890002143Y1 (ko) 데이터 전송방식 절환회로
KR200331434Y1 (ko) 고속 디지털 신호 버스 매칭 장치
SU1231638A1 (ru) Устройство двухсторонней св зи
KR960028673A (ko) 송수파기결합회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030303

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee