KR950004004A - 정보 처리 시스템 - Google Patents

정보 처리 시스템 Download PDF

Info

Publication number
KR950004004A
KR950004004A KR1019940016827A KR19940016827A KR950004004A KR 950004004 A KR950004004 A KR 950004004A KR 1019940016827 A KR1019940016827 A KR 1019940016827A KR 19940016827 A KR19940016827 A KR 19940016827A KR 950004004 A KR950004004 A KR 950004004A
Authority
KR
South Korea
Prior art keywords
information
file
hibernation
external storage
storage device
Prior art date
Application number
KR1019940016827A
Other languages
English (en)
Inventor
스스무 시모또노
Original Assignee
윌리암 티. 엘리스
인터내셔널 비지네스 머신즈 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윌리암 티. 엘리스, 인터내셔널 비지네스 머신즈 코포레이션 filed Critical 윌리암 티. 엘리스
Publication of KR950004004A publication Critical patent/KR950004004A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4418Suspend and resume; Hibernate and awake

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Stored Programmes (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
  • Power Sources (AREA)

Abstract

본 발명의 목적은 OS화일 시스템 관리하의 하이버네이션 화일 (hibernation file)에 의해서 메인 메모리 등의 내용을 세이브(save)하기 위한 어드레스 정보가 지정되는 정보 처리 시스템에 있어서, 하이버네이션 및 웨이크-업(wake-up)을 위한 일련을 동작을 고속으로 처리하는 데에 있다.
시스템이 하이버네이선 모드(hibernation mode)로 들어갈때, OS화일 시스템 관리하의 화일 할당 정보(file allocation area)를 저장하고 이는 외부기억장치상의 영역으로 액세스해서, 하이버네이션 화일을 할당정보를 획득해서, 버퍼 (buffer)에 입력한다(스탭 805,806).상기 버퍼내의 할당 정보를 이용해서 메인 메모리 및 VRAM의 내용과 할당 정보를 하이버네이션 화일에 세이브(save)한다(스텝 808,810,811). 또한, 할당정보가 세이브된 외부기억장치상의 장소에 대한 어드레스 정보를 상기 외부기억장치상의 소정의 제어정보 영역에 저장한다(스텝 813). 웨이크업( wake-up)할때는 사전에 하이버네이션 화일중에 어떤 화일정보를 이용해서 하이버네이션 화일로 부터 메인 메모리 및 VRAM의 내용을 재저장한다.

Description

정보 처리 시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 정보 처리 시스템의 일 예의 하드웨어 구성요소를 도시한 도면, 제3도는 하이버네이션 화일(hibernation file)의 구조를 도시한 도면, 제4도는 OS화일 시스템 또는 PM코드에 의해서 엑세스 할수 있는 드라이브이 예를 도시한 도면.

Claims (19)

  1. CPU, 휘발성의 메인 메모리 및 불휘발성의 외부기억장치를 구비하여, 소정의 상태가 발생했을 때, 태스크(task)를 중단하고, 상기 메인 메모리의 내용을 상기 외부기억 장치에 존재하고 OS 화일 시스템 관리하에 있는 하이버네이션 화일( hibernation file)에 세이브 (save)한 다음에 상기메인 메모리로의 전력 공급을 정지하는 하이버네이션기능을 지원하는 정보 처리 시스템에 있어서, (a)하이버네이션모드(hibernation mode)로 들어갈때, 상기 OS화일 시스템관리하의 화일 할당정보 (file allocation information)가 저장되어 있는 상기 외부기억장치상의 영역으로 엑세스해서, 상기 하이버네이션 화일의 할당정보를 획득하고, 그 획득한 정보를 상기 정보 처리 시스템의 버퍼(buffer)에 입력하는 수단과, (b)상기 버퍼내의 상기 할당정보를 그 정보 자체를 이용하여, 상기 하이버네이션 화일에 세이브하는 수단과,(c) 상기 버퍼내의 상기 할당 정보를 이용하여, 상기 메인 메모리의 내용을 상기 하이버네이션 화일에 세이브하는 수단과, (d)상기 할당정보가 세이브된 상기 외부 기억장치상의 장소에 대한 어드레스 정보(address information)를 상기 외부기억장치의 소정의 영역에 저장하는 수단을 구비하는 정보 처리시스템.
  2. 제1항에 있어서, 상기 수단(a)는 상기, OS화일 시스템 관리하의 하이버네이션 화일의 할당정보를 상기 외부기억장치상의 상기 화일을 구성하는 일련의 섹타 블럭(sector biock)마다 스타트 어드레스 (start address)및 길이를 나타내는 정보로 변환한 후, 그 변환된 정보를 상기 버퍼에 입력하는 것을 특징으로 하는 정보처리 시스템.
  3. CPU, 휘발성의 메인 메모리(main memory)및 비디오 메모리(video memory)와 불휘발성의 외부기억장치를 구비하여; 소정의 상태가 발생했을 때, 상기 메인 메모리 및 상기 비디오 메모리의 내용을 상기 외부기억장치에 존재하고 OS 화일 시스템 관리하에 있는 하이버네이션 화일에 세이브한 다음에, 시스템 전체를 파워 오프(Power-off)하는 하이버네이션 기능을 지원하는 정보처리 시스템에 있어서, (a)하이버네이션 모드로 들어갈 때, 상기 OS 화일 시스템 관리하의 화일 할당 정보가 저장되어 있는 상기 외부기억장치상의 영역으로 액세스해서, 상기 하이버네이션 화일의 할당정보를 획득하고, 그 획득한 정보를 상기 정보처리 시스템의 버퍼에 입력하는 수단과, (b)상기 버퍼내의 상기 할당정보를 그 정보 자체를 이용하여 상기 하이버네이션 화일에 세이브하는 수단과, (c)상기 버퍼내의 상기 할당정보를 이용하여 상기 메인 메모리 및 상기 비디오 메모리의 내용을 상기 하이버네이션 화일에 세이브하는 수단과, (d) 상기 할당정보가 세이브된 상기 외부 기억장치상의 장소에 대한 어드레스 정보를 상기 외부기억장치상의 소정의 제어정보 영역에 저장하는 수단을 구비하는 정보처리 시스템.
  4. 제3항에 있어서, 상기 수단(a)는, 상기 OS 화일 시스템 관리하의 하이버네이션 화일의 할당정보를 상기 외부기억장치상의 상기 화일을 구성하는 일련의 섹타 블럭마다 스타트 어드레스 및 길이를 나타내는 정보로 변환한 후, 그 변환된 정보를 상기 버퍼에 입력하는 것을 특징으로 하는 정보처리 시스템 .
  5. 제3항에 있어서, 상기 하이버네이션 화일에 상기 메인 메모리의 내용과 상기 비디오 메모리의 내용은 각각 구별해서 관리되고 있고, 상기 제어정보 영역에는 상기 메인 메모리의 내용이 세이브된 상기 외부 기억 장치 상의 장소와 상기 비디오 메모리의 내용이 세이브된 상기 외부기억장치상의 장소를 나타내는 어드레스 정보가 저장되는 것을 특징으로 하는 정보처리 시스템.
  6. 제3항에 있어서, 하드웨어 콘텍스트 정보(hardware context information) 를 포함하는 작업 데이타(work data)를 상기 하이버네이션 화일에 세이브 하는 수단을 구비하고, 상기 제어정보 영역에는 상기 작업 데이타가 세이브된 상기 외부기억장치상의 장소를 나타내는 어드레스 정보가 저장되는 것을 특징으로 하는 정보처리 시스템.
  7. 제3항에 있어서, 시스템 구성 정보(system context information)를 저장하는 CMOS 수단과 상기 시스템 구성 정보를 상기 CMOS 수단으로 부터 상기 제어정보영역에 저장하는 수단을 구비하는 것을 특징으로 하는 정보처리 시스템.
  8. 제3항에 있어서, 하이버네이션 모드로 들어가기 위한 일련의 세이브 동작을 통하여 파워 오프된 것을 나타내는 하이버네이션 기호(hibernation signature)를 상기 제어정보 영역에 저장하는 수단을 구비하는 것을 특징으로 하는 정보처리 시스템.
  9. 제8항에 있어서, 시스템 파워 온(power-off)또는 리셋(reset)되는 때, 상기 하이버네이션 존재 여부에 따라서 노멀부트(normal boot)또는 상기 외부기억장치 로 부터의 재저장을 수반하는 부트(boot)중의 어느 것인가를 선택하는 수단을 구비하는 것을 특징으로 하는 정보처리 시스템 .
  10. 제3항에 있어서, 상기 하이버네이션 화일 사이즈(size)를 체크하여, 사이즈가 불충분한 경우에는 하이버네이션 실행을 거부하는 수단을 구비하는 것을 특징으로 하는 정보처리 시스템.
  11. CPU, 휘발성의 메인 메모리 및 불휘발성의 외부기억장치를 구비하여, 하이버네이션 모드중에 파워가 온되는 것에 응답해서, 상기 메인 메모리의 내용을 상기 외부기억장치상의 OS화일 시스템 관리하의 하이버네이션 화일로 부터 재저장하고, 중단되었던 태스크(task)를 재개하는 웨이크-업(wake-up)기능을 지원하는 정보처리시스템에 있어서, 상기 하이버네이션 화일은 그 화일의 할당정보를 포함하고 있고 상기 하이버 네이션 화일 중의 할당정보가 존재하는 장소에 대한 어드레스 정보를 포함하는 제어 정보는 상기 외부기억장치상의 소정의 제어 정보 영역에 저장되어 있으며, 상기 정보 처리 시스템은 (a)상기 제어 정보 영역에 엑세스하여 상기 어드레스 정보를 획득하고, 상기 할당정보를 상기 시스템의 버퍼에 입력하는 수단과, (b)상기 버퍼내의 상기 할당정보를 이용하여, 상기 메인 메모리의 내용을 상기 하이버네이션화일로 부터 재저장하는 수단을 구비하는 것을 특징으로 하는 정보처리 시스템.
  12. 제11항에 있어서, 상기 화일에 존재하는 하이버네이션 화일의 상기 화일 할당정보는 상기 외부기억장치상의 상기 화일을 구성하는 일련의 섹타 블럭마다 스타트 어드레스 및 길이를 나타내는 정보인 것을 특징으로 하는 정보처리 시스템.
  13. 제11항에 있어서, 웨이크-업을 위한 일련의 처리과정의 최종 단계에서 상기 제어정보를 무효화하는 수단을 구비하는 것을 특징으로 하는 정보처리 시스템.
  14. CPU, 휘발성의 메인 메모리 및 비디오 메모리와 불휘발성의 외부기억장치를 구비하여, 하이버네이션 모드중에 파워가 온되는 것에 응답해서, 상기 메인 메모리 및 비디오 메모리의 내용은 상기 외부 기억장치상의 OS 관리 하의 하이버네이션 화일로 부터 재정하고, 중단되었던 태스크(task)를 재개하는 웨이크-업 기능을 지원하는 정보처리시스템에 있어서, 상기 하이버네이션 화일은 그 화일의 할당정보를 포함하고 상기 하이버네이션 화일중의 상기 할당정보가 존재하는 장소에 대한 어드레스 정보를 포함하는 제어정보는 상기 외부기억장치상의 소정의 제어정보 영역에 저장되어 있으며, 상기 정보 처리시스템은; (a)상기 제어 정보 영역에 액세스 하여, 상기 어드레스 정보를 획득하고, 상기 할당정보를 상기 시스템의 버퍼에 입력하는 수단과, (b) 상기 버퍼 내의 상기 할당정보를 이용하여, 상기 메인 메모리 및 비디오 메모리의 내용을 상기 하이버네이션 화일로부터 재저장하는 수단을 구비하는 것을 특징으로 하는 정보처리 시스템.
  15. 제14항에 있어서, 상기 하이버네이션 화일중의 해당화일의 할당정보는 상기 외부 기억장치상의 상기 화일을 구성하는 일련의 섹타 블럭마다 스타트 어드레스 및 길이를 나타내는 정보인 것을 특징으로 하는 정보 처리시스템 .
  16. 제14항에 있어서, 상기 하이버네이션 화일에서 상기 메인 메모리의 내용과 상기 비디오 메모리의 내용은 각각 구별해서 관리되고 있고, 상기 제어정보영역에는 상기 메인 메모리의 내용이 세이브된 상기 외부 기억장치상의 장소와 상기 비디오 메모리의 내용이 세이브된 상기 외부기억장치상의 장소를 나타내는 어드레스 정보가 저장되어 있으며, 상기 수단(b)는 상기 메인 메모리의 내용에 대한 어드레스 정보 및 상기 비디오 메모리의 내용에 대한 어드레스 정보를 이용하고 있는 것을 특징으로 하는 정보처리 시스템.
  17. 제14항에 있어서, 상기 하이버네이션 화일에는 하드웨어 콘텍스트 정보를 포함하는 작업 데이타가 세이브되고, 상기 제어정보 영역에는 상기 작업 데이타가 세이브된 장소를 나타내는 어드레스 정보가 저장되어 있으며, 상기 시스템은 상기 할당정보 및 상기 작업 데이타에 관하 어드레스 정보를 이용하여, 상기 작업 데이타를 상기 하이버네이션 화일로 부터 재저장하는 수단을 구비하는 것을 특징으로 하는 정보처리 시스템.
  18. 제14항에 있어서, 상기 제어정보영역에는 하이버네이션 실행시의 정보가 저장되어 있고 상기 시스템은 현재의 시스템 구성과 하이버네이션 실행시의 시스템 구성을 비교해서, 일치하지 않을 때는 웨이크-업 시퀀스(wake-u sequence)를 정지하는 것을 특징으로 하는 정보 처리 시스템.
  19. 제14항에 있어서, 웨이크-업을 위한 일련의 처리과정의 최종 단계에서 제어 정보를 무효화하는 수단을 구비하는 것을 특징으로 하는 정보처리 시스템.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940016827A 1993-07-26 1994-07-13 정보 처리 시스템 KR950004004A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP05184186A JP3102455B2 (ja) 1993-07-26 1993-07-26 情報処理システム
JP93-184186 1993-07-26

Publications (1)

Publication Number Publication Date
KR950004004A true KR950004004A (ko) 1995-02-17

Family

ID=16148869

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940016827A KR950004004A (ko) 1993-07-26 1994-07-13 정보 처리 시스템

Country Status (4)

Country Link
EP (1) EP0636983A1 (ko)
JP (1) JP3102455B2 (ko)
KR (1) KR950004004A (ko)
CN (1) CN1097236C (ko)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0614048U (ja) * 1992-07-24 1994-02-22 株式会社吉野工業所 注出キャップ
JP2988866B2 (ja) * 1996-02-29 1999-12-13 株式会社東芝 コンピュータシステム
JP3266560B2 (ja) * 1998-01-07 2002-03-18 インターナショナル・ビジネス・マシーンズ・コーポレーション 情報処理システム及びその制御方法
EP1037133A1 (en) * 1999-03-15 2000-09-20 International Business Machines Corporation Method and apparatus for alternation between instances of operating systems in computer systems
US6438668B1 (en) * 1999-09-30 2002-08-20 Apple Computer, Inc. Method and apparatus for reducing power consumption in a digital processing system
JP2001134384A (ja) * 1999-11-04 2001-05-18 Nec Software Hokkaido Ltd 情報処理装置
US6609182B1 (en) * 2000-01-20 2003-08-19 Microsoft Corporation Smart hibernation on an operating system with page translation
KR100493893B1 (ko) * 2003-02-07 2005-06-10 삼성전자주식회사 자바 프로그램에서 클래스 로딩 과정을 단축시키는 시스템및 방법
CN100489768C (zh) * 2004-06-15 2009-05-20 T1科技有限公司 用于引导计算机系统的方法和装置
CN1333346C (zh) * 2004-12-24 2007-08-22 北京中星微电子有限公司 一种访问文件的方法
JP4341594B2 (ja) * 2005-06-30 2009-10-07 セイコーエプソン株式会社 情報処理装置及び電力制御方法をコンピュータに実行させるためのプログラム
ITMI20082192A1 (it) * 2008-12-11 2010-06-12 Alberto Renzi Sistema per salvare in un'unita' periferica di un computer dati contenuti nel computer stesso e per trasferirli quando l'unita' periferica viene connessa ad un altro computer
CN102934072A (zh) * 2010-06-11 2013-02-13 飞思卡尔半导体公司 信息处理设备及方法
JP5631112B2 (ja) 2010-08-23 2014-11-26 キヤノン株式会社 画像形成装置
JP5683186B2 (ja) * 2010-09-22 2015-03-11 キヤノン株式会社 起動高速化方法、情報処理装置及びプログラム
JP7180424B2 (ja) 2019-02-05 2022-11-30 富士通株式会社 並列処理装置、データ転送先決定方法およびデータ転送先決定プログラム
CN109960472B (zh) * 2019-04-01 2022-04-19 浙江中控技术股份有限公司 基于Flash的嵌入式文件系统及文件系统操作方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6426252A (en) * 1987-07-22 1989-01-27 Fanuc Ltd Data keeping/restoring method
JPH03225537A (ja) * 1990-01-31 1991-10-04 Nec Corp ファイル退避方式
EP0481508B1 (en) * 1990-10-18 1997-04-09 Seiko Epson Corporation Back-up/restore information processing system
JPH0527860A (ja) * 1990-11-27 1993-02-05 Toshiba Corp ポータブルコンピユータ
JPH077317B2 (ja) * 1991-06-10 1995-01-30 松下電器産業株式会社 システム再起動装置

Also Published As

Publication number Publication date
JP3102455B2 (ja) 2000-10-23
JPH0784848A (ja) 1995-03-31
EP0636983A1 (en) 1995-02-01
CN1105136A (zh) 1995-07-12
CN1097236C (zh) 2002-12-25

Similar Documents

Publication Publication Date Title
KR950004004A (ko) 정보 처리 시스템
USRE40092E1 (en) Method for quickly booting a computer system
US8443211B2 (en) Hibernation or suspend using a non-volatile-memory device
US9043341B2 (en) Efficiently storing and retrieving data and metadata
US20090217026A1 (en) Method for changing power states of a computer
KR950003976A (ko) 정보 처리 시스템
KR970029082A (ko) 네트워크 하이버네이션 시스템 및 그 제어 방법
US10007552B2 (en) System and method for dual OS memory switching
KR910006823A (ko) 기억장치의 전원 공급을 제어하는 제어장치를 구비한 컴퓨터 시스템
US5778443A (en) Method and apparatus for conserving power and system resources in a computer system employing a virtual memory
ATE286606T1 (de) Initialisieren und wiederanlaufen von betriebssystemen
JP2009512020A5 (ko)
KR970049600A (ko) 정지된 레이드 장치에 있어서 유예된 기록 데이터의 처리 방법 및 그 장치
KR970049303A (ko) 예정된 작업을 수행하는 디지탈 컴퓨터 시스템 및 그 제어 방법
US20190278508A1 (en) Information Handling System Firmware Persistent Memory Runtime Reclaim
KR970071273A (ko) 전자 디바이스에 데이터를 다운로드하기 위한 장치 및 방법
KR940006047A (ko) 모드 스위칭용 시스템 및 방법
KR950003999A (ko) 정보 처리 시스템
CN111930575A (zh) 一种固件获取方法、装置及电子设备
KR920010445A (ko) 캐시 콘트롤러
US20060168440A1 (en) OS selection methods and computer systems utilizing the same
KR19990027843A (ko) 플래쉬롬 제어장치를 구비한 개인용 컴퓨터시스템 및 그 제어방법
KR100617755B1 (ko) Nand 플래시 메모리를 구비한 이동 통신 단말의 부팅방법 및 장치
KR910008678B1 (ko) 정보 기억 제어 시스템
US8614799B2 (en) Memory paging

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application
J2X1 Appeal (before the patent court)

Free format text: APPEAL AGAINST DECISION TO DECLINE REFUSAL

SUBM Submission of document of abandonment before or after decision of registration