KR950000150Y1 - 모니터의 수직발진 회로 - Google Patents

모니터의 수직발진 회로 Download PDF

Info

Publication number
KR950000150Y1
KR950000150Y1 KR2019910025078U KR910025078U KR950000150Y1 KR 950000150 Y1 KR950000150 Y1 KR 950000150Y1 KR 2019910025078 U KR2019910025078 U KR 2019910025078U KR 910025078 U KR910025078 U KR 910025078U KR 950000150 Y1 KR950000150 Y1 KR 950000150Y1
Authority
KR
South Korea
Prior art keywords
signal
circuit
vertical
output
vertical oscillation
Prior art date
Application number
KR2019910025078U
Other languages
English (en)
Other versions
KR930016975U (ko
Inventor
정지곤
Original Assignee
주식회사 금성사
이헌조
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 이헌조 filed Critical 주식회사 금성사
Priority to KR2019910025078U priority Critical patent/KR950000150Y1/ko
Publication of KR930016975U publication Critical patent/KR930016975U/ko
Application granted granted Critical
Publication of KR950000150Y1 publication Critical patent/KR950000150Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Synchronizing For Television (AREA)
  • Details Of Television Scanning (AREA)

Abstract

내용 없음.

Description

모니터의 수직발진 회로
제1도는 종래 모니터에서 수직발진 회로를 포함한 요부회로도.
제2도 (a)는 제1도와 관련하여 동기신호가 입력되지 않을 시의 각부 파형도.
제3도는 본 고안에 의한 무신호 소비전력 감소부를 구비시킨 수직발진 회로의 참고도.
제4도 (a)는 제3도와 관련하여 동기신호 입력이 없을 때의 각부 파형도, (b)는 동기신호가 있을 때의 각부 파형도.
* 도면의 주요부분에 대한 부호의 설명
1 : 소비전력 감소부 21,28 : 모드 구분회로
23 : 강제 트리거 회로 24 : 시정수회로
22,27 : 네가티브 동기 변환부
본 고안은 모니터 등의 수직발진 회로와 관련된 것으로서, 이는 특히 이러한 회로에서 동기신호가 없는 셀프라스터(Self Raster)시에 회로의 소모전력을 줄일수 있도록 한 수직발진 회로에 관한 것이다.
종래의 모니터 등에서 수직발진 회로는 제1도와 같이 나타내었다.
즉, 저항(R1), 커패시터(C1), 익스크루시브 OR 게이트(IC1)등으로 이루어져 입력 수직 동기 신호의 모드를 구분하는 모드구분 회로(21)와, 익스크루시브 OR 게이트(IC2)로 이루어져 입력되는 동기의 극성에 관계없이 그 출력을 항상 네가티브 동기로 출력하는 네가티브 동기 변환기(22)와, 저항(R2, R3, R4), 커패시터(C2), 트랜지스터(Q1)등으로 이루어져 입력되는 수직동기의 주파수대로 수직발진 회로가 동기되도록 하는 강제트리거 회로(23)와, 저항(R5), 커패시터(C3)등으로 이루어져 수직발진 시정수를 제공하는 수직발진 시정수회로(24)를 포함한 구성으로 되어 있고 수직 발진 시정수회로(24) 출력에는 수직발진 IC(25)와 수직편향 회로(26)가 이어져 있다.
그리고, 이때의 회로동작 조건은 제2도 (a)와 같이 동기신호 입력이 없는 무신호시의 동작과 (b)와 같이 유신호시의 동작조건으로 구분되며 이때의 각부 동작은 A∼H까지의 동작파형으로 나타내었다.
또, 이러한 종래 기술에서는 동기신호가 없는 경우 점 C, D의 전압은 직류전압만 걸리고, 트랜지스터(Q1)는 오프상태를 유지하여 수직발진 회로는 저항(R5), 커패시터(C3)의 시정수에 의한 발진주파수를 동작하며, 동기입력이 있는 경우는 무신호시 보다 주기가 빨라져 수직출력 전류의 높이가 낮아지고 소비전력의 소모가 무신호시 보다 훨씬 적다.
그러나, 종래에는 상기 무신호시에 수직발진 주파수가 낮아져서 수직출력 전류를 많이 흐르게 하고, 결과적으로 무신호시 소비전력의 증가를 피할수 없었다.
또, 이와 같이 소비전력 손실은 수직출력 IC 등의 발열을 증가시켜 동작상의 신뢰성을 저하시키며 기판 등의 변색을 초래하는 불리한 현상도 야기케 되는 것이었다.
본 고안의 목적은 상기와 같은 종래 기술의 문제점을 개선할 수 있도록한 수직발진회로를 제공하는데 있다.
본 고안은 특히 수직발진 IC측의 시정수회로와 수평트리거 펄스출력측 사이에는 무신호시 동기신호와 일치하는 주파수값으로 출력이 유지되도록한 무신호 소비전력 감소부를 구비시킨 구성의 수직발진 회로를 특징으로 하는 것이다.
이하에서 첨부된 도면을 참조하여 본 고안의 모니터 수직 발진회로를 좀더 상세히 설명하면 다음과 같다.
제3도는 본 고안에 의한 무신호시 소비전력 감소부를 포함한 모니터 등의 수직발진 회로를 나타내었다.
본 고안은 모니터 수직발진 회로의 구성은 제3도와 같이 저항(R1), 커패시터(C1), 익스크루시브 OR 게이트(IC1)등으로 이루어져 입력되는 수직동기 신호의 모드를 구분하는 제1모드구분 회로(21)와, 익스크루시브 OR 게이트(IC2)로 이루어져 입력되는 동기극성에 관계없이 제1모드구분 회로(21)의 출력을 항상 네가티브 동기로 출력하는 제1네가티브 동기변환기(22)와, 저항(R2∼R4), 커패시터(C2), 트랜지스터(Q1)등으로 이루어져 제1네가티브 동기 변환기(22)의 신호를 입력받아 입력되는 수직동기 신호의 주파수대로 수직발진 회로가 동기되도록 하는 강제 트리거 회로(23)와, 저항(R5), 커패시터(C3)등으로 이루어져, 강제 트리거 회로(23)의 출력신호를 저항(R5)과 커패시터(C3)의 시정수에 의한 발진주파수를 갖도록 수직발진 IC(25)에 출력하는 수직발진 시정수회로(24)와, OR 게이트(IC3)등으로 이루어져 수평동기 신호의 모드를 구분하는 제2모드구분 회로(28)와, 익스크루시부 OR 게이트(IC4)로 이루어져 입력되는 수평동기 신호에 관계없이 제2모드구분 회로(28)의 출력을 항상 네가티브 동기로 출력하는 제2네가티브 동기 변환부(27)와, 저항(R7∼R11), 커패시터(C4∼C7), 비교기(IC5), 트랜지스터(Q2)등으로 이루어져 상기 제2네가티브 동기 변환부(27)의 출력신호 유무에 따라 상기 수직발진 시정수회로(24)의 시정수를 가변시켜 무신호시 수직편향 회로의 소비전력을 감소시키는 소비전력 감소부(1)와, 상기 수직발진 시정수회로(24)의 출력신호에 의해 주파수 발진하여 편향시키는 수직발진 IC(25) 및 수직편향 회로(26)로 구성된다.
이와 같이 구성되는 본 고안의 모니터 수직발진 회로의 그 작용 및 효과가 다음과 같다.
즉, 본 고안의 모니터 수직발진 회로에선 제1모드구분 회로(21), 제1네가티브 동기 변환기(22), 강제 트리거회로(23), 수직발진 시정수회로(24)가 종래와 같이 동작하고 제4도 (a)와 같이 동기신호가 존재하지 않는 모드에서는 제2네가티브 동기 변환기(27)에서 트리거신호가 존재하지 않아서 D'점에서 항상 논리 1의 직류 전압만 걸리게 되므로 커패시터(C4)에선 직류전압이 소비전력 감소부(1)로 넘어가지 못한다.
이에 의해 비교기(IC5)는 로우신호(논리 0)를 출력한다.
그러므로 트랜지스터(Q2)는 오프, 커패시터(C7)는 차단되어 수직발진 시정수회로(24)는 단지 저항(R5)과 커패시터(C8)만에 의한 시정수에 의해 주파수발진을 행하게 되고, 이것은 동기신호가 존재하는 것 같은 높은 주파수이므로 수직편향 회로(26)의 편향출력 H는 피크값이 낮아져서 수직편향 회로(26)측의 소비전력은 감소된다.
한편, 제2네가티브 동기 변환기(27)에서 트리거 신호가 존재하는 유신호시는 제4도 (b)와 같이 D'점에서 네가티브 동기펄스가 출력되고 이것은 커패시터(C4)를 통해 이중적분 회로(R7과 C5, R8과 C6)를 거치면서 완전 DC전압(V1)이 되어 비교기(IC5)의 비반전 입력단자에 걸리게 된다.
따라서 반전 입력단자의 전압보다 비반전 입력단자의 전압이 높으므로 비교기(IC5) 출력은 하이신호(논리1)를 유지한다(제1도 (b)의 A'∼D', I,J 파형참조).
따라서 트랜지스터(Q2)는 온되고, 커패시터(C7)가 동작되므로 커패시터(C7, C8)가 병렬 접속되고 수직발진시정수회로(24)의 시정수는 R5, C7+C8로 되어 수직발진 주파수는 낮아진다.
따라서 입력되는 수직동기 신호의 주파수와 일치한 트리거 펄스(제4도 (b)의 F)에 따라 수직발진 주파수가 수직동기 주파수에 일치되게 정상동작을 진행한다.
이와 같은 본 고안은 무신호시 이를 검출하여 수직발진 주파수를 높여서 무신호시 수직발진 주파수가 낮아짐에 따른 회로의 소모전력 증가를 방지할수 있으며 이러한 회로의 성력화를 도모할수 있고 기기의 안정성도 확보할수 있는 효과가 있다.

Claims (2)

  1. 입력되는 수직동기 신호의 모드를 구분하는 제1모드구분 회로와, 입력되는 동기 극성에 관계없이 상기 제1모드구분 회로의 출력을 항상 네가티브 동기로 출력하는 제1네가티브 동기 변환기와, 상기 제1네가티브 동기 변환기의 신호를 입력받아 입력되는 수직동기 신호의 주파수대로 수직발진 회로가 동기되도록 하는 강제트리거 회로와, 상기 강제 트리거 회로의 출력신호를 저항과 커패시터의 시정수에 의한 발진주파수를 갖도록 수직발진 IC에 출력하는 수직발진 시정수회로와, 입력되는 수평동기 신호의 모드를 구분하는 제2모드구분 회로와, 입력되는 수평동기 신호에 관계없이 상기 제2모드구분 회로의 출력을 항상 네가티브 동기로 출력하는 제2네가티브 동기 변환부와, 상기 제2네가티브 동기 변환부의 출력신호 유무에 따라 상기 수직발진 시정수회로의 시정수를 가변시켜 무신호시 수직편향 회로의 소비전력을 감소시키는 소비전력 감소부를 포함하여 구성됨을 특징으로 하는 모니터의 수직발진 회로.
  2. 제1항에 있어서, 소비전력 감소부는 상기 제2네가티브 동기 변환부의 출력을 받아 무신호시는 하이, 유신호시는 로우를 출력하는 비교기와, 상기 비교기의 출력신호에 따라 상기 수직 발진 시정수회로의 커패시터 용량을 가변시키는 트랜지스터를 구비하여 구성됨을 특징으로 하는 모니터의 수직발진 회로.
KR2019910025078U 1991-12-30 1991-12-30 모니터의 수직발진 회로 KR950000150Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910025078U KR950000150Y1 (ko) 1991-12-30 1991-12-30 모니터의 수직발진 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910025078U KR950000150Y1 (ko) 1991-12-30 1991-12-30 모니터의 수직발진 회로

Publications (2)

Publication Number Publication Date
KR930016975U KR930016975U (ko) 1993-07-29
KR950000150Y1 true KR950000150Y1 (ko) 1995-01-10

Family

ID=19326603

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910025078U KR950000150Y1 (ko) 1991-12-30 1991-12-30 모니터의 수직발진 회로

Country Status (1)

Country Link
KR (1) KR950000150Y1 (ko)

Also Published As

Publication number Publication date
KR930016975U (ko) 1993-07-29

Similar Documents

Publication Publication Date Title
US5394020A (en) Vertical ramp automatic amplitude control
GB2178607A (en) Discharge lamp driving circuit
US5631810A (en) Control of switching devices in synchronized-rectification system
KR920018559A (ko) 동기화 전원 제어장치 및 그를 사용한 시스템
KR900017389A (ko) 텔레비젼 수상기
CN108848597B (zh) Led灯电流的控制方法和系统
US8022635B2 (en) CCFL controller with multi-function terminal
KR950000150Y1 (ko) 모니터의 수직발진 회로
US6320434B1 (en) Circuit and method for generating a synchronous clock signal
KR890001339Y1 (ko) 모니터용 수평편향 입력회로
KR0124420Y1 (ko) 제로 크로스 검출 회로
KR930003986Y1 (ko) 전압 안정화 회로
KR900004803Y1 (ko) 주파수 홀드 방식의 전원 공급회로
JPH0854474A (ja) 静電容量形近接センサ
KR920007509Y1 (ko) 수평동기 발진전압 안정화회로
JPH0540613Y2 (ko)
KR950007876Y1 (ko) 수평동기신호 안정화 회로
JPH0758634A (ja) 位相同期回路
SU1295490A1 (ru) Стабилизированный преобразователь напр жени с защитой от перегрузок
JP3168683B2 (ja) スイッチング電源装置
KR930001116Y1 (ko) 자동주파수 제어회로
KR19990085825A (ko) 스위칭 모드 전원 장치
KR920005240Y1 (ko) 동기신호 스위칭회로
KR930017406A (ko) 멀티 모드 모니터의 수평출력 보호회로
SU1269231A1 (ru) Управл емый высоковольтный источник питани

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19991228

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee