KR930001116Y1 - 자동주파수 제어회로 - Google Patents

자동주파수 제어회로 Download PDF

Info

Publication number
KR930001116Y1
KR930001116Y1 KR2019870023768U KR870023768U KR930001116Y1 KR 930001116 Y1 KR930001116 Y1 KR 930001116Y1 KR 2019870023768 U KR2019870023768 U KR 2019870023768U KR 870023768 U KR870023768 U KR 870023768U KR 930001116 Y1 KR930001116 Y1 KR 930001116Y1
Authority
KR
South Korea
Prior art keywords
gate
signal
output
flip
flop
Prior art date
Application number
KR2019870023768U
Other languages
English (en)
Other versions
KR890015253U (ko
Inventor
이태희
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR2019870023768U priority Critical patent/KR930001116Y1/ko
Publication of KR890015253U publication Critical patent/KR890015253U/ko
Application granted granted Critical
Publication of KR930001116Y1 publication Critical patent/KR930001116Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/12Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)

Abstract

내용 없음.

Description

자동주파수 제어회로
제1도는 종래기술의 회로도.
제2도는 본 고안의 자동주파수 제어회로도.
제3도는 제2도의 각 경우에 따른 출력파형도.
* 도면의 주요부분에 대한 부호의 설명
STG : 삼각파발생기 FF : 플립플롭
EX-OR : 익스클루시브오아게이트 AND : 앤드게이트
NAND : 낸드게이트 TR1, TR2 : 트랜지스터
ZD1 : 제너다이오드 D1, D2 : 다이오드
VR1 : 가변저항 R1∼R6 : 저항
C1∼C5 : 콘덴서 IT1 : 귀선펄스입력단자
IT2 : 수평동기입력단자
본 고안은 컬러TV의 자동주파수 제어회로에 관한 것으로, 특히 플라이백트랜스포머(flyback transformer)로 부터 출력되는 귀선신호(flyback signal)와 수평동기회로로부터 출력되는 수평동기신호를 이용하여 브라운관(Braun tube)에 공급되는 수평발진회로의 주파수와 위상을 수평동기신호와 일치시켜 영상신호(R, G, B신호)를 올바르게 브라운관에 표시하도록 하기 위한 컬러TV의 자동주파수제어회로에 관한 것이다.
종래에 자동주파수제어회로는 제1도에 도시한 바와같이 귀선신호(歸線信號)를 삼각파발생기(STG)와 콘덴서(C3)(C4)를 통과시킴으로써 삼각파를 만들고 콘덴서(C1)와 저항(R1)(R2), 다이오드(D1)(D2) 그리고 콘덴서(C2)가 직, 병렬로 연결되어 있는 회로를 통과시킨 수평동기신호와 삼각파가 접쳐지는 부분의 양에 따라 주파수를 제어하도록 되어 있어 경우에 따라서는 회로소자 특성으로 인하여 정확하고 효과적인 제어가 어려운 문제점이 있었다.
본 고안은 이러한 점을 감안하여 플립플릅과 게이트들로 구성된 회로에 수평동기신호와 귀선신호를 통과시킴으로써 두 신호의 위상의 어긋남을 알아내고 트랜지스터회로를 이용하여 수평동기신호와 프라이백신호의 어긋남을 신호로 표시하여 1출력전압의 변화량에 따라 주파수를 제어하도록 한 것으로 이를 첨부된 도면에 의하여 본 고안은 보다 상세히 설명하면 다음과 같다.
제2도에 도시한 바와같이, 귀선펄스입력단자(IT1)로 부터 입력된 귀선신호는 저항(R1)과 제너다이오드(ZD1)를 통해 익스클루시브오아게이트(EX-OR)의 일측단자에 입력하고, 상기 익스클루시브오아게이트(EX-OR)의 타측단자에는 수평동기입력단자(IT2)로 부터 수평동기신호가 입력된다.
상기 익스클루시브오아게이트(EX-OR)의 출력단자는 플립플릅(FF)의 클럭펄스단자(CP)에 접속시킴과 아울러 앤드게이트(AND)와 낸드게이트(NAND)의 일측입 력단자에 연결되고, 플립플롭(FF)의 입력단자(J)(K)는 저항(R2)을 통해 전원(+Vcc)과 연결된다.
상기 플립플릅(FF)의 출력단자(Q)()는 각각 상기 앤드게이트(AND)와 낸드게이트(NAND)의 타측입력단자에 연결된다.
상기 앤드게이트(AND)의 출력은 트랜지스터(TR1)의 베이스에 연결되고 상기 낸드게이트(NAND)의 출력은 저항(R3)을 통해 트랜지스터(TR2)의 베이스에 연결된다.
전원(+B)과 연결된 트랜지스터(TR1)의 콜렉터는 저항(R4)과 가변저항(VR1)을 통해 트랜지스터(TR2)의 콜렉터에 접속되고, 이 트랜지스터(TR2)의 콜렉터는 저항(R5), 콘덴서(C1), 저항(R6)으로 구성된 저역통과필터(LPF)를 통하여 전압제어발진기(VCO)의 입력단에 연결된다.
이상과 같이 구성되는 본 고안의 작용효과를 설명하면 다음과 같다.
제2도에 도시한 바와같이, 귀선펄스입력단자(IT1)에 인가된 귀선신호는 저항(R1)과 제너다이오드(ZD1)를 통해 제3(a), (b), (c)도의 (a)에 도시한 바와같은 디지탈펄스로 출력되어 익스클루시브 오아게이트(EX-OR)의 일측입력단자에 입력이 된다. 상기 익스클루시브 오아게이트(EX-OR)의 타측입력단자에는 수평동기입력단자(IT2)로 부터 인가된 제3(a),(b),(c)도의 (b)도에 도시한 바와같은 동기펄스가 입력된다.
따라서 상기 익스클루시브 오아게이트(EX-OR)의 출력단자에서는 제3(a), (b), (c)도의 (c)에 도시한 것과 같은 파형이 출력된다.
이때, 상기 익스클루시브 오아게이트(EX-OR)의 출력파형(C)은 귀선신호(A)보다 수평동기신호(B)가 앞서는 경우(즉, 제3도의 (a))에는 상기 익스클루시브 오아게이트(EX-OR)의 출력파형(C)의 제1펄스의 폭(α)은 상대적으로 작고 제2펄스의 폭(β)상대적으로 크게 나타나고, 상기 귀선신호(A)와 상기 수평동기신호(B)가 일치하는 경우(제3도의 (b)에는 제1 및 제2의 펄스의 폭(α)(β)가 상호 동일하게 나타나며, 상기 귀선신호(A)보다 상기 수평동기신호(B)가 뒤지는 경우(제3도의 (C))에는 제1펄스의 폭(α)이 상대적으로 크고 제2펄스의 폭(β)이 작게 나타난다.
여기서 상기 익스클루시브 오아게이트(EX-OR)의 출력이 고전위(high level)신호이면 이 고전위신호는 앤드게이트(AND)와 낸드게이트(NAND)의 일측입력단자로 인가됨과 아울러 플립플롭(FF)의 클럭펄스단자(CP)로 인가된다.
상기 플립플롭(FF)은 입력단자(J)와 (K)가 저항(R2)을 통하여 전원(Vcc)과 연결되므로(즉, 플립플롭(FF))의 두 입력단자(J), (K)에는 고전위신호가 인가되므로) T-플립플롭과 동일한 기능을 수행하게 된다.
따라서, 플립플롭(FF)의 출력(Q) 및 ()는 클럭펄스가 인가될때 마다 토글링(toggling)되어 이전상태와 반대로 된다.
본 고안의 실시예에서 채용한 플립플롭(FF)은 클럭펄스의 폴링에지(faling edge)에서 동작하는 것이다.
따라서, 제3도의 (c)와 같은 익스클루시브오아게이트(EX-OR)의 출력이 플립플롭(FF)의 클럭펄스단자(CP)로 제공되므로 제1펄스가 고전위상태에서 저전위(low level)상태로 변화되는 시점(timing)에서 상기 플립플롭(FF)의 정출력(Q)은 고전위 상태로 되고 부출력()은 저전위상태로 된다.
이어, 제2펄스가 플립플롭(FF)으로 입력되고 다시 폴링에지점에서 정출력(Q)는 이전상태와 반대로 저전위 상태로 되고 부출력() 역시 고전위상태로 된다.
이와같이 동작되는 플립플릅(FF)의 정출력단(Q)를 통하여 출력되는 신호의 파형은 제3도의 (d)와 같다. 부출력단자()의 신호파형은 제3도의 (d)를 반전(inverting)시킨 것과 동일하다.
이후 본 명세서에서는 설명을 간략하게 하기 위해 제3(a)도를 중심으로 본 실시예의 작용을 상세히 설명해 나가겠다. 앤드게이트(AND)는 제3도의 (c)와 (d) 신호 즉, 익스클루시브오아게이트(EX-OR)의 출력신호와 플립플롭(FF)의 정출력신호를 논리 곱하여 제3도의 (h)와 같은 파형의 신호를 출력한다.
낸드게이트(NAND)는 상기 익스클루시브오아게이트(EX-OR)의 출력신호(제3도의 (c)참조)와 플립플롭(FF)의 부출력신호(제3도에는 도시되어 있지 않았으나 신호(d)의 반전신호임)를 부논리곱하여 제3도의 (e)와 같은 파형을 갖는 신호를 출력한다.
이때 앤드게이트(AND)의 출력신호(H)가 저전위이고 낸드게이트(NAND)의 출력신호(E)가 고전위인 경우, 신호(H) 및 신호(E)가 모두 저전위인 경우, 신호(H)와 신호(E)가 모두 고전위인 경우가 발생된다.
첫번째의 경우 즉, 신호(H)가 저전위이고 신호(E)가 고전위일때를 살펴보면, 저전위신호(H)가 트랜지스터(TR1)의 베이스 입력단자에 인가되고 고전위신호(E)가 저항(FR3)을 통해 트랜지스터(TR2)의 베이스입력단자에 인가되면 트랜지스터(TR1) 및 트랜지스터(TR2)는 모두 부동작(turn-off)상태로 된다.
이와같이 트랜지스터(TR1)(TR2)는 모두 부동작상태가 되면 상기 트랜지스터(TR1)의 콜렉터단자와 연결된 전원(+B)으로 부터 저항(R4)을 통해 전류가 흐게 되는데, 상기 트랜지스터(TR2)의 에미터단자와 접속된 점에 대략B의 전위가 걸리게 된다.
이때, 트랜지스터(TR2)의 에미터전위가 정확하게 +B/2가 되도록 하기 위해 가변저항(VR)으로 조절한다.
두번째의 경우 즉, 신호(H)와 신호(E)가 모두 저전위인 경우에는 상기 트랜지스터(TR1)는 부동작상태가 되는 반면 상기 트랜지스터(TR2)는 동작(tum-on)상태가 되어 상기 트랜지스터(TR2)의 콜렉터단자에 저전위(OV)신호가 나타나게 된다.
마지막 세번째의 경우 즉, 신호(H)와 신호(E)가 모두 고전위일때를 살펴보면, 트랜지스터(TR1)은 동작상태로 되는 반면 트랜지스터(TR2)는 부동작상태로 된다.
그 결과 트랜지스터(TR2)의 에미터단자에는 고전위(+B)신호가 나타나게 된다.
이상과 같이 앤드게이트(AND) 및 낸드게이트(NAND)의 출력에 따라 동작되는 (TR1) 및 (TR2)에 의해 얻어지는 트랜지스터(TR2)의 에미터전위는 제3도의 (F)에 도시된 바와 같으며, 이 신호가 저항(R5)(R6), 콘덴서(C1)의 직, 병렬 연결로 이루어진 저역통과필터(LPF)를 통과하면 제3도의 (g)에 도시되어 있는 것처럼 직류레벨(DC LEVEL)로 나타나며 레벨은 제1펄스 및 제2펄스의 폭(α,β)에 따라 결정된다.
이러한 신호(G)는 전압제어발진기 VCO의 입력단자로 인가되어 상기 신호(G)의 전압에 따라 주파수를 제어할수 있게 된다.
이상에서와 같이 본 고안은 귀선신호를 기준으로 했을때 수평동기신호가 앞서 있는가 또는 뒤져있는가 혹은 일치하는가를 파형의 펄스폭(α)(β)을 비교하여 판별한 후 플립플롭과 게이트, 트랜지스터를 이용하여 그 출력전압의 변화량에 따라 주파수가 제어되도록 했으므로 상기 자동 주파수 제어회로를 칼라 TV에서 브라운관에 공급되는 수평발진주파수를 맞추는데 이용할 경우 정확하고 효과적인 주파수제어가 가능하게 되어 영상신호를 올바르게 브라운관에 디스플레이할 수 있는 효과를 제공해 줄 수 있는 것이다.

Claims (1)

  1. 귀선신호와 수평동기신호의 위상차에 따라 영상신호의 주파수를 제어하기 위한 전압제어발진기(VCO)를 구비한 컬러TV의 자동주파수제어회로에 있어서, 상기 귀선신호와 상기 수평동기신호를 논리연산하는 익스클루시브오아게이트(EX-OR)와, 상기 익스클루시브오아게이트(EX-OR)의 출력단에 클럭단자(CP)가 연결되고 입력클럭펄스에 의해 출력이 토클링되는 플립플롭(FF)과, 상기 익스클루시브오아게이트(EX-OR)의 출력과 상기 플립플롭(FF)의 정출력(ℓ)을 논리곱하는 앤드 게이트(AND)와, 상기 익스클루시브오아게이트(EX-OR0의 출력과 상기 플립플롭(FF)의 부출력()을 부논리곱하는 낸드게이트(NAND)와, 상기 앤드게이트(AND) 및 상기 낸드게이트(NAND)의 출력단에 베이스가 각각 연결되고 두 에미터가 상호 연결되며 각각의 콜렉터는 전원(+B)과 접지에 각각 연결되는 제1 및 제2트랜지스터(TR1, TR2)와, 상기 제1트랜지스터(TR1)의 콜렉터와 에미터사이에 연결되는 저항(R4)과, 상기 제1트랜지스터(TR1)의 에미터와 상기 전압제어발진기(VCO)사이에 연결되는 저역통과필터(LPF)를 포함하는 것을 특징으로 하는 자동주파수제어회로.
KR2019870023768U 1987-12-30 1987-12-30 자동주파수 제어회로 KR930001116Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870023768U KR930001116Y1 (ko) 1987-12-30 1987-12-30 자동주파수 제어회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870023768U KR930001116Y1 (ko) 1987-12-30 1987-12-30 자동주파수 제어회로

Publications (2)

Publication Number Publication Date
KR890015253U KR890015253U (ko) 1989-08-12
KR930001116Y1 true KR930001116Y1 (ko) 1993-03-11

Family

ID=19271033

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870023768U KR930001116Y1 (ko) 1987-12-30 1987-12-30 자동주파수 제어회로

Country Status (1)

Country Link
KR (1) KR930001116Y1 (ko)

Also Published As

Publication number Publication date
KR890015253U (ko) 1989-08-12

Similar Documents

Publication Publication Date Title
US5907254A (en) Reshaping periodic waveforms to a selected duty cycle
KR930001116Y1 (ko) 자동주파수 제어회로
US4343219A (en) Delay line oscillator
JP2734415B2 (ja) レーザダイオード駆動回路
JP2944676B2 (ja) テレビジョン装置
US4278903A (en) Phase comparison circuit
US3740473A (en) Television receiver having a phase comparison circuit and a gain control circuit
JPS62216588A (ja) 水平位相シフト回路
KR920005200B1 (ko) 텔리비젼에 있어서 수평위치 조절회로
KR890001339Y1 (ko) 모니터용 수평편향 입력회로
KR940002834Y1 (ko) 자동 주파수 제어회로
JPS59225609A (ja) シユミツトトリガ回路
US6856166B2 (en) Status scheme signal processing circuit
KR0150973B1 (ko) 전압제어발진기의 발진주파수 제어장치
JPS5814791B2 (ja) 抜き取りパルス発生装置
KR910003174Y1 (ko) 자동 미조정(aft) 안정화 회로
US4175241A (en) Master-slave flip-flop circuit
JPS6248956B2 (ko)
US5977802A (en) Circuit for processing vertical synchronization signals including a polarity detection circuit
KR920005052Y1 (ko) 스캔닝 라인 포지션 콘트롤회로
SU897124A3 (ru) Устройство строчной развертки телевизионного приемника
KR910005420Y1 (ko) 칼라 막대 바아를 이용한 튜우닝 및 채널 표시회로
US7184096B2 (en) Method and circuit for providing a horizontal scan signal for a television set
JPH01135185A (ja) バーストゲートパルス発生回路
US4400668A (en) Period proportional two-phase voltage controlled oscillator

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19990227

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee