KR940012138A - 단말장치를 제어 및 관리하는 시스템 - Google Patents
단말장치를 제어 및 관리하는 시스템 Download PDFInfo
- Publication number
- KR940012138A KR940012138A KR1019920020410A KR920020410A KR940012138A KR 940012138 A KR940012138 A KR 940012138A KR 1019920020410 A KR1019920020410 A KR 1019920020410A KR 920020410 A KR920020410 A KR 920020410A KR 940012138 A KR940012138 A KR 940012138A
- Authority
- KR
- South Korea
- Prior art keywords
- terminal device
- computer
- bus
- multipoint
- primary station
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
Abstract
본 발명은 멀티포인트 방식에 의한 단말장치를 제어 및 관리하는 시스템에 관한 것으로, 컴퓨터와 버스인터페이스로 통신할 수 있고, 멀티포인트 인터페이서를 통하여 다수의 단말장치와 HDIC통신을 할 수 있도록 듀얼포트램을 통하여 컴퓨터와 일차국간에 통신이 이루어지게 하고 상기 일차국은 멀티포인트 인터페이스와 멀티포인트버스를 통하여 다수의 이차국간에 통신이 이루어지게 하므로서, 다수의 단말장치를 동시에 접속하여 제어 및 관리할 수 있는 시스템에 관하여 기술한 것이다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제6도는 본 발명의 구성에 대한 기본적인 개념을 나타내는 블록도,
제7도는 본 발명에 따른 단말장치를 제어 및 관리하는 시스템의 블럭도,
제8-1도 및 8-2도는 본 발명의 동작을 설명하기 위한 플로우 챠트도.
Claims (7)
- 멀티포인트 방식에 의하여 단말장치를 제어 및 관리하는 시스템에 있어서, 컴퓨터(7z)의 버스(7a)로부터 접속되어 컴퓨터(7z)와 HCLC통신 방식으로 통신할 수 있도록 일차국을 구성하는 마이크로 컴퓨터 시스템(7Q1)과, 상기 일차국을 구성하는 마이크로 컴퓨터 시스템(7Q1)으로부터 멀티포인트 버스(7r)를 통하여 다수의 멀티 포인트 인터페이스 장치(7n2, 7n3,…,7ng)가 접속되고, 상기 다수의 멀티포인트 인터페이스 장치(7n2, 7n3,…,7ng)각각에 다수의 단말장치(7q2,7q3,…,7qg)가 접속되어 HDLC통신방식으로 통신할 수 있도록 이차국을 구성하는 다수의 마이크로 컴퓨터 시스템(7Q2,7Q3,…7Qg)으로 이루어지는 것을 특징으로 하는 단말장치를 제어 및 관리하는 시스템.
- 제1항에 있어서, 상기 일차국을 구성하는 마이크로 컴퓨터 시스템(7Q1)은, 상기 컴퓨터(z)의 버스(7a)로부터 접속되며 버스 인터페이스 장치(7x및 7fs)를 구비한 듀얼포트램(7s)과, 상기 버스 인터페이스 장치(7fs)로부터 마이크로 콘트롤러의 버스(7k)를 통하여 접속되는 마이크로 프로세서 또는 마이크로 콘트롤러(7h)와, 상기 마이크로 콘트롤러의 버스 (7k)로 부터 접속되며 각각의 버스 인터페이스 장치(7fb, 7fc, 7fj, 7fv, 7fw, 7fm)를 구비한 롬(7b), 램(7c), 인터럽트 제어장치(7j), DMA 콘트롤러(7v), 마이크로 컴퓨터 시스템 제어장치(7w) 및 HDLC 통신 콘트롤러(7m),와, 상기 HDLC통신 콘트롤러(7m)의 시리얼 입출력 및 제어신호(7i)와 접속되는 멀티 포인트 인터페이스장치(7n1)로 구성되는 것을 특징으로 하는 단말장치를 제어 및 관리하는 시스템.
- 제2항에 있어서, 상기 마이크로 콘트롤러(7h)가 주 연산장치일 경우에 주변장치중 롬(7b), DMA콘트롤러(7v), 인터럽트 제어장치(7j), HDL(통신콘트롤러)(7m),및 이들의 버스 인터페이스장치(7fb, 7fv, 7fj, 7fm)를 마이크로 콘트롤러(7h)의 내부에 구성될 수 있는 것을 특징으로 하는 단말장치를 제어 및 관리하는 시스템.
- 제2항에 있어서, 상기 멀티포인트 인터페이스 장치(7n1)는 수용가는??한 단말장치 접속용량과 시스템 고유의 어드레스 크기에 의하여 멀티포인트 버스((7r)를통하여 이차국(7Q2,7Q3,…,7Qg)의 다수의 멀티포인트 인터페이스장치(7n2,7n3,…,7ng)각각에 연결되어 플링방식으로 일차국(7Q1)과 이차국(7Q2,7Q3,…,7Qg)간에 통신이 이루어지도록 하는 것을 특징으로 하는 단말장치를 제어 및 관리하는 시스템.
- 멀티포인트 방식데 의하여 단말장치를 제어 및 관리하는 방법에 있어서, a)시작신호로부터 컴퓨터 및 일차국을 구성하는 마이크로 컴퓨터 시스템을 초기화하는 단계와, b)상기단계(a)로부터 일차국에 접속된 이차국을 구성하는 다수의 마이크로 컴퓨터 시스템의다수의 단말장치를 초기화 및 점검하는 단계와, c)상기단계(b)로부터 변수 “P”를 설정하는 단계와, d)상기단계(c)로부터 일차국에서 컴퓨터로부터의 명령 또는 작업수행에 대한 지시사항이 있는가를 판단하는 단계와, e)상기단계(d)로부터 지시사항이 있으면 일차국에서 이를 접속하여 즉시 수행할 수 있는가를 판단하는 단계와, f)상기단계(e)로부터 컴퓨터로부터의 명령 또는 작업이 이차국의 임의의 단말장치에 대한 것과 같이 일차국에서 즉시 수행할 수 없으면 변수 “P”가 단말장치의 수 “g”보다 큰가를 판단하는 단계와, (g)상기단계(f)로부터 변수 “P”가 단말장치의 수 “g”보다 작으면 일차국"P"번째 단말장치를 플링하여 “P”번째 단말장치와 회선을 접속하는 단계와, h)상기단계(g)로 부터 회전접속된 “P”번째 단말장치가 컴퓨터로부터의 명령 또는 수행할 작업이 있는가를 판단하는 단계와, (i)상기단계(h)로부터 명령 또는 수행할 작업이 있으면 "P"번째 단말장칭서 이를 수행하고, 그 결과를 컴퓨터에 보고한 다음, 변수 “P”가 단말장치의 수 “g”보다 크게될때까지 계속 동작하여 “P>g”가 되면 상기단계(c)로 진행되어 새로운 지시사항을 수행할 수 있는 단계로 이루어지는 것을 특징으로 하는 단말장치를 제어 및 관리하는 방법.
- 제5항에 있어서, 상기단계(e)로부터 컴퓨터로부터의 명령 또는 이차국의 특정한 단말장치 또는 일차국 자신에 대한 것과 같이 일차국에서 즉시 수행할 수 있으면 이를 수행하고 그 결과를 컴퓨터에 보고한 후 새로운 지시사항을 수행할수 있도록 단계(c)로 복귀하는것을 특징으로 하는 단말장치를 제어 및 관리하는 방법.
- 제5항에 있어서, 상기단계(h)로부터 “p”번째 단말장치에 명령 또는 수행할 작업이 없으면 다음번인“p+1”번째 단말장치와 폴링하는 방법으로 명령 또는 수행할 작업이 있는 임의의 단말장치와 접속할 때까지 계속동작하여 임의의 단말당치와 접속되면 단계(i)로 진행되고, 임의의 단말장치가 p>g가 될때까지 없으면 단계 (C)로 복귀되는것을 특징으로 하는 단말 장치를 제어 및 관리하는방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920020410A KR950004243B1 (ko) | 1992-11-02 | 1992-11-02 | 단말장치를 제어 및 관리하는 시스템 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920020410A KR950004243B1 (ko) | 1992-11-02 | 1992-11-02 | 단말장치를 제어 및 관리하는 시스템 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940012138A true KR940012138A (ko) | 1994-06-22 |
KR950004243B1 KR950004243B1 (ko) | 1995-04-27 |
Family
ID=19342316
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920020410A KR950004243B1 (ko) | 1992-11-02 | 1992-11-02 | 단말장치를 제어 및 관리하는 시스템 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR950004243B1 (ko) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20010018893A (ko) * | 1999-08-23 | 2001-03-15 | 구자홍 | 디지털 인터페이스의 기기간 접속 제어방법 |
KR100429824B1 (ko) * | 1996-07-16 | 2004-06-16 | 삼성전자주식회사 | 다중모듈환자감시장치에서모듈의주소지정장치및방법 |
KR100442845B1 (ko) * | 1996-05-15 | 2005-06-27 | 삼성전자주식회사 | 다중모듈로구성되는환자감시장치에서의모듈의주소지정방법및그에따른장치 |
-
1992
- 1992-11-02 KR KR1019920020410A patent/KR950004243B1/ko not_active IP Right Cessation
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100442845B1 (ko) * | 1996-05-15 | 2005-06-27 | 삼성전자주식회사 | 다중모듈로구성되는환자감시장치에서의모듈의주소지정방법및그에따른장치 |
KR100429824B1 (ko) * | 1996-07-16 | 2004-06-16 | 삼성전자주식회사 | 다중모듈환자감시장치에서모듈의주소지정장치및방법 |
KR20010018893A (ko) * | 1999-08-23 | 2001-03-15 | 구자홍 | 디지털 인터페이스의 기기간 접속 제어방법 |
Also Published As
Publication number | Publication date |
---|---|
KR950004243B1 (ko) | 1995-04-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE60030278T2 (de) | Tastatur-/video-/mausverteiler für mehrfachnutzer | |
US4261034A (en) | Remote distributed interrupt control for computer peripherals | |
EP0006164B1 (de) | Multiprozessorsystem mit gemeinsam benutzbaren Speichern | |
EP0182044B1 (en) | Initialization apparatus for a data processing system with a plurality of input/output and storage controller connected to a common bus. | |
KR940012138A (ko) | 단말장치를 제어 및 관리하는 시스템 | |
JPS6133225B2 (ko) | ||
CN113433859A (zh) | 一种新型综合信息监控系统、方法、计算机设备及存储介质 | |
JPS61180310A (ja) | 数値制御装置へのシステムコントロ−ルプログラムのロ−デイング方式 | |
JP2622419B2 (ja) | システムパラメータ管理方式 | |
JPH05334272A (ja) | 複数電子計算機システムの監視操作方法 | |
JPS58208834A (ja) | 端末管理制御方式 | |
JPS63262739A (ja) | Cpu付装置 | |
JPH04142648A (ja) | データ転送処理方式 | |
JPH064469A (ja) | 入出力装置制御方式 | |
JPS62136943A (ja) | デ−タ通信結合方法 | |
JPH0256695B2 (ko) | ||
JPH05284569A (ja) | 操作装置 | |
JPH0257384B2 (ko) | ||
JPH0498559A (ja) | データ転送速度制御方式 | |
JPS6278667A (ja) | リモ−トフアイルアクセス方式 | |
JPH0683288B2 (ja) | 通信制御装置 | |
Mariotti et al. | Generic device controller for accelerator control systems | |
JPH0152947B2 (ko) | ||
JPH0456347B2 (ko) | ||
JPH02114351A (ja) | 入出力装置模擬機能を有する情報処理装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 19971227 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |