KR940011434B1 - 아날로그 키방식의 더블키 입력 검출회로 - Google Patents

아날로그 키방식의 더블키 입력 검출회로 Download PDF

Info

Publication number
KR940011434B1
KR940011434B1 KR1019920003382A KR920003382A KR940011434B1 KR 940011434 B1 KR940011434 B1 KR 940011434B1 KR 1019920003382 A KR1019920003382 A KR 1019920003382A KR 920003382 A KR920003382 A KR 920003382A KR 940011434 B1 KR940011434 B1 KR 940011434B1
Authority
KR
South Korea
Prior art keywords
key
output
key input
input
voltage
Prior art date
Application number
KR1019920003382A
Other languages
English (en)
Other versions
KR930018849A (ko
Inventor
권순돈
윤병석
Original Assignee
삼성전자주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사, 강진구 filed Critical 삼성전자주식회사
Priority to KR1019920003382A priority Critical patent/KR940011434B1/ko
Priority to GB9221635A priority patent/GB2265239B/en
Priority to CN92112760A priority patent/CN1047673C/zh
Priority to US08/015,787 priority patent/US5371498A/en
Publication of KR930018849A publication Critical patent/KR930018849A/ko
Application granted granted Critical
Publication of KR940011434B1 publication Critical patent/KR940011434B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M11/00Coding in connection with keyboards or like devices, i.e. coding of the position of operated keys
    • H03M11/22Static coding
    • H03M11/24Static coding using analogue means, e.g. by coding the states of multiple switches into a single multi-level analogue signal or by indicating the type of a device using the voltage level at a specific tap of a resistive divider
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/02Input arrangements using manually operated switches, e.g. using keyboards or dials
    • G06F3/023Arrangements for converting discrete items of information into a coded form, e.g. arrangements for interpreting keyboard generated codes as alphanumeric codes, operand codes or instruction codes

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Input From Keyboards Or The Like (AREA)

Abstract

내용 없음.

Description

아날로그 키방식의 더블키 입력 검출회로
제1도는 이 발명에 따른 아날로그 키방식의 더블키 입력 검출회로의 구성도이다.
* 도면의 주요부분에 대한 부호의 설명
10 : 키 입력부 20 : 키 신호발생부
30 : 비교회로 40 : 검출출력부
R1,R2,R3,R4,R11,R12∼R1n,R21,R22∼R2n : 저항
J1,J2∼Jn : 키.
이 발명은 아날로그 키방식의 키 입력회로에 관한 것으로서, 보다 상세하게는 입력되는 키가 2개 이상인 가를 판별할 수 있도록 한 아날로그 키 방식의 더블키 검출회로에 관한 것이다. 퍼지 칩(Fuzzy Chip) 입력과 같은 구조에서는 키 스캔라인과 같은 여러라인을 사용할 수가 없으며 최소의 라인으로 키를 인식하는 방법이 필요하다.
이의 해소방법은, 각각 키마다 입력전압의 레벨을 다르게 구성하면 최소라인에 의한 키인식이 가능하게 되나 키 입력회로에 전압레벨을 다수의 키에 따라 다르게 인가하기 위한 회로구성이 매우 복잡해지는 문제가 있으며, 특히 2개 이상의 키가 입력될 경우에는 키 입력에러가 발생되며 이를 인식하기가 곤란하다.
이 발명은 이와 같은 문제를 해결하기 위한 것으로서, 이 발명의 목적은 키 입력회로를 간소화시키고 더블키 입력시 용이하게 인식할 수 있도록 하여 이 스캔라인을 갖지 않고도 최소의 라인으로 키를 인식하도록 된 아날로그 키방식의 더블키 검출회로를 제공하는데 있다.
이와같은 목적을 달성하기 위한 이 발명은, 다수의 키가 구비되어 키 입력시 설정된 레벨의 전압이 출력되는 키 입력부와, 이 키 입력부의 키입력이 1개인 경우 로우레벨을 출력하고 2개 이상의 키입력인 경우 하이레벨을 출력하는 키 신호발생부와, 이 신호발생부의 출력측에 연결되어 1개의 키입력시에 기준전압이 하이레벨로 되고 2개 이상의 키입력시인 경우에는 기준전압의 로우레벨로 되도록 설정된 비교회로와, 이 비교회로의 출력과 상기 키 입력부의 출력라인 사이에 연결되어 비교회로의 출력이 하이레벨일때만 출력라인의 전압에 비교회로의 출력전압을 가산시키는 검출출력부로 된 아날로그 키방식의 더블키 검출회로에 그 특징이 있다.
이하, 이 발명의 실시예에 대하여 첨부도면에 따라서 상세히 설명한다. 제1도는 이 발명에 따른 아날로그 키방식의 더블키 검출회로의 구성을 나타낸 것이다. 즉, 다수개의 키(J1∼Jn)을 구비하고 저항없이 다른 키의 저항(R11∼R1n)과 분압용 저항(R1)이 연결되어 키(J1∼Jn)의 눌러지는 것에 따라 설정된 레벨의 전압이 출력되는 키 입력부(10)가 구비되고, 이 키 입력부(100)의 키(J1∼Jn)와 연결되며 각 키(J1∼Jn)마다 다이오드(D1∼Dn)와 동일한 값의 저항(R21∼R2n)이 각기 연결되고, 분압용 저항(R2)을 각 저항(R21∼R1n)에 연결시켜서된 키 신호발생부(20)가 구비되며, 이 키 신호발생부(20)의 출력과 연결되고, 저항(R3),(R4)에 의해 기준전압을 제공받아 상기 키 신호발생부(20)의 출력과 비교한 비교출력이 발생되는 OP앰프(U1)로 된 비교회로(30)가 구비되었다. 또한, 이 비교회로(30)의 출력측과 키 입력부(10)의 출력라인 사이에 연결되어 비교회로(30)의 출력이 하이레벨일때 키 입력부(10)의 출력에 상기 비교회로(30)의 출력을 가산시키는 검출출력부(40)를 구비한 구성으로 되었다.
이와 같이 구성된 이 발명은 상기 키 입력부(10)의 출력전압(V0)를 키(J1∼Jn)에 따라 다르게 설정하기 위해서는, 각 키(J1∼Jn)에 연결된 저항(R11∼R1n)의 값을 다르게 설정하면 분압용 저항(R1)의 값에 대해 Vcc가 분압되므로 각 키(J1∼Jn)마다 고유의 출력전압(V0)이 발생된다. 따라서, 키(J1∼Jn)중 어느 하나가 눌러지면 그 출력전압(V0)을 인식하여 키 스캐닝을 행하지 않고도 키의 인식을 행할 수 있다. 1개의 키만이 눌러진 경우에는 상기 키 신호발생부(20)에 의해 저항(R21∼R2n)중 해당되는 저항과 분압용 저항(R2)에 의해 Vcc가 분압되어 비교회로(30)의 비반전단에 입력된다.
이와같이 정상적인 키입력일때는 상기 비교회로(30)의 저항(R3), 저항(R4)에 의해 설정된 기준레벨이 비반전 단의 레벨보다 하이레벨로 되게 한다. 따라서, 1개의 키만이 눌러지면 비교회로(30)의 출력은 로우레벨로 되어 검출출력부(40)에 의해 차단되므로 출력전압(V0)은 변동이 없게된다.
그러나, 2개 이상의 키가 눌러지면 키 입력부(10)에서 일정레벨의 출력전압(V0)이 발생되고, 키 신호발생부(20)에서는 저항(R21∼R2n)중 2개 이상이 병렬로 연결되므로 분압비가 변환된다. 따라서 2개 이상의 키가 입력되면 이 신호발생부(20)의 출력전압(V1)의 레벨이 하이레벨로 되며, 비교회로(30)의 기준전압은 이 출력전압(V1)보다 로우레벨로 된다. 따라서, 비교회로(30)의 출력이 하이레벨로 되어 검출출력부(40)가 턴온되어 상기 키 입력부(10)의 출력레벨은 이 검출출력부(40)에서 출력되는 레벨만큼 출력전압(V0)이 레벨이 상승된다. 따라서, 2개 이상의 키입력시에는 그 출력전압이 매우 높게 되므로 키의 눌려진 상태를 용이하게 인식할 수 있다.
한편, 키입력이 없는 경우에는 키 입력부(10)의 출력전압(V0)이 없게되며, 이때의 비교회로(30)의 출력과 검출출력부(40)의 출력도 모두 로우레벨로 된다.
이상의 결과를 요약하면 다음의 도표와 같다.
이상에서와 같이 이 발명에 따른 아날로그 키방식의 더블키 입력 검출회로에 의하면, 다수의 키가 구비되어 키입력시 설정된 레벨의 전압이 출력되는 키 입력부와, 이 키 입력부의 키입력시 1개의 키인 경우 로우레벨을 출력하고 2개 이상의 키입력인 경우 하이레벨을 출력하는 키 신호발생부와, 이 키 신호발생부의 출력측에 연결되어 1개의 키입력시에는 기준전압이 하이레벨로 되고, 2개 이상의 키입력시에는 기준전압이 로우레벨로 되도록 설정된 비교회로와, 이 비교회로의 출력과 상기 키 입력부의 출력라인 사이에 연결되어 비교회로의 출력이 하이레벨일때만 키 입력부의 출력전압에 비교회로의 출력전압을 가산시키는 검출출력부로 된 것이므로, 2개 이상의 키가 입력되면 상기 키 입력부의 출력전압이 하이레벨로 되어 키가 2개 이상이 눌려진 것을 알 수 있게 된다. 따라서, 아날로그 키방식에서 최소의 키 입력라인으로 키입력이 행해지므로 키스캥닝이 불필요하며, 키입력 에러를 용이하게 검출할 수 있는 효과를 갖는다.

Claims (1)

  1. 다수의 키(J1,J2∼Jn)가 구비되어 키 입력시 설정된 레벨의 전압이 출력되는 키 입력부(10)와, 상기 키 입력부(10)의 키입력이 1개인 경우에는 로우레벨을 출력하고 2개 이상의 키입력인 경우에는 하이레벨을 출력하는 키 신호발생부(20)와, 상기 키 신호발생부의 출력측에 연결되어 1개의 키입력시에 기준전압이 하이레벨로 되고, 2개 이상의 키입력시인 경우에는 기준전압의 로우레벨로 되도록 설정된 비교회로(30)와, 상기 비교회로(30)의 출력과 상기 키 입력부(10)의 출력라인 사이에 연결되어 비교회로(30)의 출력이 하이레벨일때만 출력라인의 전압에 비교회로(30)의 출력전압을 가산시키는 검출출력부(40)로 된 아날로그 키방식의 더블키 검출회로.
KR1019920003382A 1992-02-29 1992-02-29 아날로그 키방식의 더블키 입력 검출회로 KR940011434B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1019920003382A KR940011434B1 (ko) 1992-02-29 1992-02-29 아날로그 키방식의 더블키 입력 검출회로
GB9221635A GB2265239B (en) 1992-02-29 1992-10-15 Analogue switch circuit
CN92112760A CN1047673C (zh) 1992-02-29 1992-10-31 模拟键扫描方式的双键输入识别电路
US08/015,787 US5371498A (en) 1992-02-29 1993-02-10 Circuit for recognizing key inputs

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920003382A KR940011434B1 (ko) 1992-02-29 1992-02-29 아날로그 키방식의 더블키 입력 검출회로

Publications (2)

Publication Number Publication Date
KR930018849A KR930018849A (ko) 1993-09-22
KR940011434B1 true KR940011434B1 (ko) 1994-12-15

Family

ID=19329835

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920003382A KR940011434B1 (ko) 1992-02-29 1992-02-29 아날로그 키방식의 더블키 입력 검출회로

Country Status (4)

Country Link
US (1) US5371498A (ko)
KR (1) KR940011434B1 (ko)
CN (1) CN1047673C (ko)
GB (1) GB2265239B (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3243365B2 (ja) * 1994-04-19 2002-01-07 シャープ株式会社 キー入力装置
EP0917293A1 (fr) * 1997-11-13 1999-05-19 Koninklijke Philips Electronics N.V. Appareil comportant un clavier et clavier permettant de détecter l'appui simultané de deux touches
US6230222B1 (en) * 1998-10-29 2001-05-08 Martha Torell Rush Prioritizing input device having a circuit indicating the highest priority key value when a plurality of keys being simultaneously selected
FI108085B (fi) * 1999-08-18 2001-11-15 Aplicom Oy Kaukosäädin
US6639523B2 (en) * 2001-01-17 2003-10-28 Nokia Corporation Resistive keyboard with status keys
US7224344B2 (en) * 2003-08-05 2007-05-29 International Business Machines Corporation Key code filter apparatus and method
TWI307520B (en) * 2006-09-15 2009-03-11 Novatek Microelectronics Corp Key system utilizing two operation nodes to detect the status of a plurality of keys
EP1986328A1 (en) 2007-04-23 2008-10-29 STMicroelectronics (Research & Development) Limited Switching circuitry and switching system
CN105572507A (zh) * 2016-01-12 2016-05-11 中国信息安全测评中心 按键型设备自动化测试电路和方法
CN107919010A (zh) * 2017-11-27 2018-04-17 四川长虹电器股份有限公司 一种多路遥控接收方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3530310A (en) * 1966-10-28 1970-09-22 Hall Barkan Instr Inc Touch activated dc switch and programmer array
JPS5435626A (en) * 1977-08-25 1979-03-15 Nec Corp Keyboard encoder
JPS5477534A (en) * 1977-12-02 1979-06-21 Matsushita Electric Ind Co Ltd Digital input circuit
US4293849A (en) * 1979-05-23 1981-10-06 Phillips Petroleum Company Keyboard encoder using priority encoders
DE3429309A1 (de) * 1984-08-09 1986-02-20 Philips Patentverwaltung Gmbh, 2000 Hamburg Elektronische dateneingabe-tastatur mit galvanische kontakte aufweisenden tasten
US4918634A (en) * 1987-02-23 1990-04-17 Minolta Camera Kabushiki Kaisha Key input apparatus
JPH01103317A (ja) * 1987-10-16 1989-04-20 Fujitsu Ltd スイッチ多重選択検出回路
US5153572A (en) * 1990-06-08 1992-10-06 Donnelly Corporation Touch-sensitive control circuit

Also Published As

Publication number Publication date
GB9221635D0 (en) 1992-11-25
CN1047673C (zh) 1999-12-22
GB2265239A (en) 1993-09-22
CN1076038A (zh) 1993-09-08
US5371498A (en) 1994-12-06
GB2265239B (en) 1995-08-23
KR930018849A (ko) 1993-09-22

Similar Documents

Publication Publication Date Title
KR940011434B1 (ko) 아날로그 키방식의 더블키 입력 검출회로
EP0774178A1 (en) Detection circuit with hysteresis proportional to the peak input voltage
KR920003702A (ko) 디지탈 신호 수신기
KR960016114A (ko) 전력 증폭기의 출력 전력을 제어하는 방법 및 장치
KR0181997B1 (ko) 에이디변환기 및 에이디변환기의 테스트방법
NO883870L (no) Digital mottaker med doble referanser.
KR910010831A (ko) 오디오 장치의 마지막 단의 출력왜곡을 감지하기 위한 회로
KR960016011B1 (ko) A/d 변환기
US5831567A (en) Method and signal processing apparatus for generating digital signal from analog signal
JP3164697B2 (ja) A/dコンバータ
JP2850618B2 (ja) リセット制御回路
KR100631503B1 (ko) 전화기의 키패드 장치
KR0119736Y1 (ko) 전원전압 선택회로
JP3291221B2 (ja) 電圧検出回路
JP3385308B2 (ja) 熱式流量計および燃料制御装置
US5969659A (en) Analog to digital converters with extended dynamic range
JP2692135B2 (ja) 負荷制御装置
KR930005169Y1 (ko) A/d 변환기의 자기진단 및 고장 검출회로
JPH0537330A (ja) 多段論理回路
KR0120585B1 (ko) 스탠더드/롱 플레이(sp/lp) 판별회로
KR970055227A (ko) 전압 감지기
KR970005810B1 (ko) 자체 오류 판정 장치
KR950000354Y1 (ko) 입력신호의 이득 선택회로
JP3285191B2 (ja) 検相回路
KR950001590B1 (ko) 프린터와 콤퓨터간의 병렬/직렬 인터페이스 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20021129

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee