KR940010706A - 아날로그신호처리회로 - Google Patents
아날로그신호처리회로 Download PDFInfo
- Publication number
- KR940010706A KR940010706A KR1019920019625A KR920019625A KR940010706A KR 940010706 A KR940010706 A KR 940010706A KR 1019920019625 A KR1019920019625 A KR 1019920019625A KR 920019625 A KR920019625 A KR 920019625A KR 940010706 A KR940010706 A KR 940010706A
- Authority
- KR
- South Korea
- Prior art keywords
- shift register
- signal
- output
- operation start
- processing circuit
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/20—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
본 발명은 액정표시기를 사용한 화상처리회로에 관한것으로, 특히 입력되는 아날로그 영상신호를 액정표시기로 출력하는 아날로그신호처리회로에 관한 것이다.
아날로그신호처리회로는 입력되는 제1시프트레지스터동작시작신호와 클럭신호에 동기하여 한 자리씩 자리이동해서 m개의 출력단으로 신호를 출력하는 제1시프트레지스터와(10), 제1시프트레지스터(10)의 m개의 출력신호에 의해 순차적으로 스위칭되어 입력되는 1수평라인분의 영상신호를 순차적으로 샘플링하여 콘덴서(22)에 저장시키는 제1아날로그 스위치군과(20), 제1시프트레지스터동작시작신호보다 일정기간 지연되어 입력되는 제2시프트레지스터동작시작신호와 클럭신호에 동기하여 한 자리씩 자리이동해서 m개의 출력단으로 제1시프트레지스터(10)의 출력보다 일정기간 지연된 신호를 출력하는 제2시프트레지스터(11)와, 제2시프트레지스터(11)의 m개의 출력신호에 의해 순차적으로 스위칭되어 콘덴서에 저장된 영상신호를 순차적으로 출력하는 제2아날로그스위치군(21)을 구비함을 특징으로 한다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명에 따른 아날로그신호처리회로,
제4도는 제3도의 출력 파형도.
Claims (2)
- 입력되는 제1시프트레지스터동작시작신호와 클럭신호에 동기하여 한 자리씩 자리 이동해서 m개의 출력단으로 신호를 출력하는 제1시프트레지스터와(10), 상기 제1시프트레지스터(10)의 m개 출력신호에 의해 순차적으로 스위칭되어 입력되는 1수평라인분의 영상신호를 순차적으로 샘플링하여 콘덴서(22)에 저장시키는 제1아날로그스위치군과(20), 상기 제1시프트레지스터동작시작신호보다 일정기간 지연되어 입력되는 제2시프트레지스터동작시작신호와 클럭신호에 동기하여 한 자리씩 자리이동해서 m개의 출력단으로 상기 제1시프트레지스터(10)의 출력보다 일정기간 지연된 신호를 출력하는 제2시프트레지스터(11)와, 상기 제2시프트레지스터(11)의 m개의 출력신호에 의해 순차적으로 스위칭되어 콘덴서에 저장된 영상신호를 순차적으로 출력하는 제2아날로그스위치군(21)을 구비함을 특징으로 자는 아날로그신호처리회로.
- 제1항에 있어서; 상기 제2아날로그스위치군(21)에 의해 순차적으로 출력되는 영상신호를 병렬접속하여 대역제한한 후 출력하는 저역통과필터 (30)를 더 구비함을 특징으로 하는 아날로그신호처리회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920019625A KR100238822B1 (ko) | 1992-10-24 | 1992-10-24 | 아날로그신호처리회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920019625A KR100238822B1 (ko) | 1992-10-24 | 1992-10-24 | 아날로그신호처리회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940010706A true KR940010706A (ko) | 1994-05-26 |
KR100238822B1 KR100238822B1 (ko) | 2000-01-15 |
Family
ID=19341679
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920019625A KR100238822B1 (ko) | 1992-10-24 | 1992-10-24 | 아날로그신호처리회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100238822B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100537599B1 (ko) * | 1998-05-15 | 2006-03-03 | 삼성에스디아이 주식회사 | 평판표시장치에서의 영상 신호 처리 방법 |
-
1992
- 1992-10-24 KR KR1019920019625A patent/KR100238822B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR100238822B1 (ko) | 2000-01-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW355782B (en) | Shift register useful as a select line scanner for a liquid crystal display this invention relates to using a shift register as a select line scanner for a liquid crystal display | |
KR920001420A (ko) | 디스플레이 장치용 칼럼 전극 구동회로 | |
US6778626B2 (en) | Bi-directional shift-register circuit | |
KR950026208A (ko) | 온스크린 회로 | |
KR910017809A (ko) | 디지탈 신호 프로세서 | |
KR920022677A (ko) | 주파수 체배기 | |
KR940010706A (ko) | 아날로그신호처리회로 | |
KR920001830A (ko) | 입력가중형 트랜스 버셜필터 | |
JPH0628882A (ja) | サンプルホールド回路 | |
KR900002638A (ko) | 샘플홀드회로 | |
KR950010615A (ko) | 광폭 텔레비젼 수상기의 화면생성 장치 | |
KR940010745A (ko) | 화상처리회로 | |
KR950009263A (ko) | 클램프점 표시장치 및 방법 | |
KR970019445A (ko) | 화상합성장치 및 수신장치 | |
KR920013229A (ko) | 평면형 화상표시장치의 구동회로 | |
KR970078462A (ko) | 데이터 및 제어신호 전송회로 | |
KR880014576A (ko) | 전하 결합 소자 | |
KR960042514A (ko) | 액정표시장치 드라이버의 알지비 데이타 업/다운 분리회로 | |
SU594600A1 (ru) | Цифровой апертурный корректор | |
KR970029299A (ko) | 액정 디스플레이(LCD)의 노이즈(Noise) 제거회로 | |
KR890009175A (ko) | 수평동기 검출회로 | |
SU1182508A1 (ru) | Устройство дл отображени информации на экранах телевизионных приемников | |
KR970058003A (ko) | 샘플링 주파수 변환 필터회로 | |
KR970050780A (ko) | 칼라벌스트 위상틀어짐 검출장치 | |
KR930018465A (ko) | 비디오 메모리의 데이타리드장치 및 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
N231 | Notification of change of applicant | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20070928 Year of fee payment: 9 |
|
LAPS | Lapse due to unpaid annual fee |