KR940008309A - 동기 전송 모듈-1(stm-1)신호 처리 장치 - Google Patents

동기 전송 모듈-1(stm-1)신호 처리 장치 Download PDF

Info

Publication number
KR940008309A
KR940008309A KR1019920016520A KR920016520A KR940008309A KR 940008309 A KR940008309 A KR 940008309A KR 1019920016520 A KR1019920016520 A KR 1019920016520A KR 920016520 A KR920016520 A KR 920016520A KR 940008309 A KR940008309 A KR 940008309A
Authority
KR
South Korea
Prior art keywords
output
bip
msoh
signal
rsoh
Prior art date
Application number
KR1019920016520A
Other languages
English (en)
Other versions
KR950008216B1 (ko
Inventor
엄두섭
김홍주
김재근
Original Assignee
양승택
재단법인 한국전자통신연구소
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 재단법인 한국전자통신연구소 filed Critical 양승택
Priority to KR1019920016520A priority Critical patent/KR950008216B1/ko
Publication of KR940008309A publication Critical patent/KR940008309A/ko
Application granted granted Critical
Publication of KR950008216B1 publication Critical patent/KR950008216B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/062Synchronisation of signals having the same nominal but fluctuating bit rates, e.g. using buffers
    • H04J3/0623Synchronous multiplexing systems, e.g. synchronous digital hierarchy/synchronous optical network (SDH/SONET), synchronisation with a pointer process
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/14Monitoring arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Hardware Design (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

본 발명은 동기 디지탈 계위(SDH;Synchronous Digital Hierachy)기본 계위인 동기 전송 모듈-1(STM-1; Synchronous Transport Module 1)급 신호를 처리하기 위한 신호 처리장치에 관한 것으로, 첫째, 선로 전송 속도인 155.520Mbpc보다 1/8배 낮은 속도인 19.44Mbps에서 STM-1신호를 처리함으로써 CMOS를 사용하여 칩을 구현할 수 있으며, 따라서 상대적으로 전력 손실과 시스팀 불안정 요소가 감소한다. 또한, CMOS기법의 저렴성과 저전력 손실로 인하여 경제적인 실현이 가능하며,둘째, 단국뿐만 아니라 중계기에서도 사용이 가능하며, 핀 혹은 프로세서 제어를 통하여 자국 루프백이 가능하며, 회로의 고장을 자체적으로 진단이 가능한 효과가 있다.

Description

동기 전송 모듈-1(STM-1)신호 처리 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 블럭 구성도.

Claims (1)

  1. 동기식 디지탈 다중 장치의 기본계위인 STM-1급 신호를 처리하기 위한 장치에 있어서, 송신측 8비트 신호를 입력하여 MSOH(Multiplexer Section OverHead)를 삽입하는 MSOH핸들러 수단(1), 상기 MSOH핸들러 수단(1)의 출력을 입력으로 하여 BIP-24코드를 계산한 값을 삽입하는 BIP-24 GNTR수단(5), 상기 MSOH핸들러수단(1)의 출력과 또 다른 하나의 출력을 입력으로 하여 둘 중 하나의 출력을 선책 출력하는 RGNR(Regenerator)모드 선택기 수단(2), 상기 RGNR모드 선택기 수단(2)의 출력을 입력으로 하여 RSOH(Regenerator Section OverHead)를 삽입하는 RSOH핸들러 수단(3), 상기 RSOH핸들러 수단(3)의 출력을 입력으로 하여 프레임 동기 병렬 스크램블링을 하여 8비트 데이타를 출력하는 병렬 스트램 블러수단(4), 상기 병렬 스트램블러 수단(4)의 출력을 입력으로 하여 BIP-8 코드를 계산 삽입하여 상기 RSOH핸들러 수단(3)으로 입력하는 BIP 8 GNTR수단(6), 외부 CPU와 연결되어 CPU인터페이스 기능을 수행하는 U-P인터페이스 수단(9), 외부로 부터 송신 프레임 오프셀 클럭을 입력하여 송신 제어타이밍과 수신 제어 타이밍을 발생하는 타이밍 발생수단(8), 외부에서 15비트의 데이타를 입력하여 리프레이밍을 하여 상기 타이밍 발생 수단(8)으로 프레임의 시작점을 출력하는 병렬 리프레이머 수단(13), 상기 MSOH핸들러 수단(1)의 입력과 상기 병렬 스티램블러 수단(4)의 출력을 디스크램블링한 값을 입력으로 하여 동일한 프레임 구간에 대하여 BIP-8 값을 계산 비교하여 발생된 에러를 전송하는 송신 경로 진단(Tx Path Diagnosis)수단(18), 상기 U-P인터페이스 수단(9)에 버스로 연결되어 상기 MSOH핸들러 수단(1)으로, K1,K2바이트와 MS-FERF(Multiplexer Section Far End Receive Failure),MS-AIS(Multiplexer Section-Alarm Indication Signal)를 전송하고 상기 RSOH핸들러 수단(3)으로 C1,F1바이트를 인가하고 상승 송신용 경로 특성 수단(18)에서 발생된 에러를 누적하여 상기 U-P인터페이스 수단(9)를 통하여 CPU로 읽어가도록 하는 송신용 레지스터 수단(7), 상기 RSOH프로세서 수단(11)과 연결되어 발생된 B2바이트 에러를 수신용 레지스터로 전송하는 BIP 24 DTTR수단(14), 상기 BIP 24 DTTR수단(14)으로부터의 에러 신호를 입력받고 상기 병렬 리프레이머(13)로 부터 LOF(Low of Frame)신호를 입력받으며 상기 U-P인터페이스 수단(9)을 통하여 외부 CPU와 데이타를 주고 받는 수신용 레지스터 수단(15), 상기 RSOH 프로세서 수단(11)과 상기 BIP 24 DTTR수단(140과 상기 RGNR모드 선택기 수단(2)에 연결되어 상기 수신용 레지스터 수단(15)으로 K1,K2바이트 신호와 MS-FERF, MS-AIS를 출력하고 상기 수신용 레지스터 수단(15)으로 부터는 모두"1"인 신호를 입력받으며, 수신 MSOH를 추출 처리하는 MSOH 프로세서 수단(10), 상기 병렬 리프레이머 수단(13)과 버스로 연결되어 프레임 동기 스트램블링을 수행하는 병렬 디스크램블러 수단(12), 상기 병렬 디스크램블러 수단(12)과 상기 RGNR모드 선택기 수단(2)에 버스로 연결되어 상기 수신용 레지스터 수단(15)에 C1,F1바이트를 공급하고 수신 RSOH를 추출 처리하는 RSOH프로세서 수단(11), 상기 병렬 리프레이머 수단(13)과 버스로 연결되어 B1바이트에러를 상기 수신용 레지스터 수단(15)으로 전송하는 BIP 8 DTTR 수단(16), STM-1신호 처리 회로 내의 테스트 포인트(TR1,2,3)와 연결되어 외부에 테스트 단자를 제공하는 테스트 시그널 릴레이수단(17), 상기 병렬 리프레이머 수단(13)의 출력 및 상기 MSOH프로세서수단(10)의 출력을 입력으로 하여 동일한 프레임 구간에 대하여 BIP-8값을 계산 비교하여 발생된 에러를 상기 수신용 레지스터 수단(15)으로 전송하는 수신용 경로 진단(Rx Path Diagnosis)수단(19)을 구비한 것을 특징으로 하는 STM-1 신호 처리 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019920016520A 1992-09-09 1992-09-09 동기 전송 모듈-1(stm-1) 신호 처리 장치 KR950008216B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920016520A KR950008216B1 (ko) 1992-09-09 1992-09-09 동기 전송 모듈-1(stm-1) 신호 처리 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920016520A KR950008216B1 (ko) 1992-09-09 1992-09-09 동기 전송 모듈-1(stm-1) 신호 처리 장치

Publications (2)

Publication Number Publication Date
KR940008309A true KR940008309A (ko) 1994-04-29
KR950008216B1 KR950008216B1 (ko) 1995-07-26

Family

ID=19339364

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920016520A KR950008216B1 (ko) 1992-09-09 1992-09-09 동기 전송 모듈-1(stm-1) 신호 처리 장치

Country Status (1)

Country Link
KR (1) KR950008216B1 (ko)

Also Published As

Publication number Publication date
KR950008216B1 (ko) 1995-07-26

Similar Documents

Publication Publication Date Title
US5265096A (en) Sonet alarm indication signal transmission method and apparatus
US7099278B2 (en) Line loop back for very high speed application
US5163092A (en) Parallel scrambler used in sonet data transmission
EP0813319B1 (en) High-speed synchronous multiplexing apparatus
US5185799A (en) Parallel scrambler used in SONET data transmission
KR940008309A (ko) 동기 전송 모듈-1(stm-1)신호 처리 장치
EP1206092B1 (en) Automatic bit-rate detection scheme for a SONET transceiver
US5235603A (en) System for determining loss of activity on a plurality of data lines
JPS56157162A (en) Inter-office monitor signal bit holding system
KR970009695B1 (ko) 디(d)채널 제어장치
KR0174601B1 (ko) 전자식 교환시스템의 잡음제거회로
KR950004499Y1 (ko) 동기식 광다중화 장치의 원격 루프백 회로
KR0168920B1 (ko) 에스티엠-64 중계구간 오버헤드 다중화장치
KR0150237B1 (ko) 동기전송 시스템의 프레이밍 바이트 에러 검출기
KR960006407A (ko) 비동기 전달모드(atm) 가입자 정합 물리 계층 처리 장치
KR100304721B1 (ko) 펄스코드변조 채널 처리장치에서의 데이터 통신 채널 구현장치
KR940006724B1 (ko) 포인터 해석기의 상태 검출 및 판단회로
KR100268235B1 (ko) 고속변환용 접속장치
KR930008052B1 (ko) 애드-드롭 전송장비의 데이타 버스 선택회로
KR100293941B1 (ko) 데이타전송장치에서의프레임정렬데이타출력회로
JPS6310833A (ja) 時分割多重分離装置
NO961455L (no) Multiplekser/demultiplekser
KR20030000890A (ko) 전송시스템의 티원 씨알씨 계산 모듈
JPS55147887A (en) Synchronism re-acquisition system
KR19980046391A (ko) 10g 동기식 중계기의 다중화 방식 및 그 장치

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070702

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee