KR940006724B1 - 포인터 해석기의 상태 검출 및 판단회로 - Google Patents

포인터 해석기의 상태 검출 및 판단회로 Download PDF

Info

Publication number
KR940006724B1
KR940006724B1 KR1019910026034A KR910026034A KR940006724B1 KR 940006724 B1 KR940006724 B1 KR 940006724B1 KR 1019910026034 A KR1019910026034 A KR 1019910026034A KR 910026034 A KR910026034 A KR 910026034A KR 940006724 B1 KR940006724 B1 KR 940006724B1
Authority
KR
South Korea
Prior art keywords
state
signal
pointer
bit
ndf
Prior art date
Application number
KR1019910026034A
Other languages
English (en)
Other versions
KR930015423A (ko
Inventor
고제수
김재근
Original Assignee
한국전기통신공사
이해욱
재단법인 한국전자통신연구소
경상현
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전기통신공사, 이해욱, 재단법인 한국전자통신연구소, 경상현 filed Critical 한국전기통신공사
Priority to KR1019910026034A priority Critical patent/KR940006724B1/ko
Publication of KR930015423A publication Critical patent/KR930015423A/ko
Application granted granted Critical
Publication of KR940006724B1 publication Critical patent/KR940006724B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Maintenance And Management Of Digital Transmission (AREA)

Abstract

내용 없음.

Description

포인터 해석기의 상태 검출 및 판단회로
제1도는 포인터 워드의 구조도.
제2도는 본 발명에 의한 상태 검출 및 판단회로의 구성도.
제3도는 제2도의 포인터 상태 검출회로의 구성도.
제4도는 제2도의 포인터 상태 판단회로의 구성도.
제5도는 제4도의 포인터 상태 판단회로에서의 AIS 상태 판단 신호 파형도.
제6도는 제4도의 포인터 상태 판단회로에서의 상태 천이 신호 파형도.
* 도면의 주요 부분에 대한 부호의 설명
100 : 포인터 상태 검출회로 200 : 포인터 상태 판단회로
10 : AIS 검출회로 20 : NDF 검출회로
30 : SS 검출회로 40 : PV 유효범위 검출회로
50 : I/D 비트 반전 검출회로 60 : NORM 상태 판단회로
70 : AIS 상태 판단회로 80 : LOP 상태 판단회로
본 발명은 디지틀 동기 전송시스팀의 동기 다중화기에 적용되는 포인터 해석기에 있어서, 포인터 상태를 검출하여 판단하기 위한 포인터 상태 검출 및 판단회로에 관한 것이다.
제1도는포인터 워드의 구조도이다.
동기식 신호 전송에 있어서 다중화된 신호는 해당 오버헤드와 함계 차상위의 동기 신호 프레임내에 형성되며, 이 다중화된 신호의 위치는 포인터에 의해 지시된다. 포인터는 기본적으로 2바이트를 한 워드로 하여 이루어진다. 2바이트의 포인터는 제 1도와 같이 4비트의 프레그(New Data Flag : NDF, 이하 'NDF'라 한다). 2비트의 신호 형태 표시(Current Servuice State : SS, 이하 'SS'라 한다) 10비트의 포인터 값(Point Value : PV 이하 'PV'라 한다)으로 이루어진다.
상기 NDF는 신호 프레임의 초기 전송시와 PV의 변경이 있을 경우 한 프레임 동안만 "1001"로 세트하며, AIS(Alarm Indication Signal) 전송시는 "1111"로, 그외의 정상적인 경우는 "110"값으로 유지하여 전송한다. 상기 SS는 다중화된 신호의 형태에 따라 값이 정해지는데, 예를들면 AU(Administration Unit)포인터의 경우는 10, TU11 포인터의 경우 11, TU12 포인터의 경우 10, SONET(Synchronous Optical Network)의 STS(Synchronous Tramsport Signal) 포인터의 경우 00 값으로 정의되어 있다. 상기 PV는 신호 프레임 내에서 포인터가 지시하는 다중화 신호의 첫번째 바이트의 번지값을 나타낸다. PV의 범위는AU3의 경우 0 내지 782, TU11의 경우 0 내지 103, TU12의 경우 0 내지 139의 값을 가져야 한다. 송신시PV를 이용하여 포인터 조정이 발생할 경우 정조정일 경우 PV의 홀수 비트인 5개의 I비트(I1-I5)를 반전시켜 전송하며, 부조정일, 경우 PV의 짝수 비트인 5개의 D비트(D1-D5)를 반전시켜 전송한다. 수신기의 포인터 해석기에서는 역으로 이 상태를 판단할 수 있어야 한다.
포인터 해석기에서 요구되는 포인터의 상태는 NORM(Normal), AIS, LOP(Loss Of Pointer)의 3가지 상태로 정의되어 있다. NORM 상태는 단 한 프레임 동안만 NDF 세트이고 SS 비트 정상이고 PV 유효범위인 경우와, 3프레임 연속 NDF 정상이고 SS 비트 정상이고 PV 유호범위인 경우와 NDF 정상이고 SS비트 정상이고 I비트 다수 반전이고 D비트 다수 반전이 아니고 이전 3프레임 동안 증가 또는 감소 또는NDF-인에이블 상태가 없는 경우와, NDF 정상이고 SS 비트 정상이고 D비트 다수 반전이고 I비트 다수반전이 아니고 이전 3프레임 동안 증가 또는 감소 또는 NDF-인에이블 상태가 없는 경우를 말한다.
여기서 1비트 다수 반전이란 PV의 5개의 I비트(I1-I5)를 이전 값과 비교하여 5비트중 다수인 3비트만 반전이 될 경우를 말하고, D비트 다수 반전이란 PV의 5개의 D비트(D1-D5)를 이전 값과 비교하여 5비트중 다수인 3비트만 반전이 될 경우를 말하고 NDF-인에이블 상태란 NDF 세트이고 SS 정상이고 PV 유효범위일 경우를 말한다.
AIS 상태는 AIS 검출신호가 3프레임 동안 계속될 경우를 만한다. LOP 상태는 NDF 인에이블 상태가 8프레임 연속 지속될 경우 또는 포인터 무효 상태가 8프레임 계속 지속될 경우를 말한다. 따라서 수신시에 포인터 해석기에서는 상기와 같은 포인터 상태를 검출하여 판단해야 할 필요가 있다.
따라서, 본 발명의 목적은 포인터 해석기에 있어서, 포인터의 상태를 검출하여 판단하기 위한 상태검출 및 판단회로를 제공함에 그 목적이 있다.
상기 목적을 달성하기 위해 본 발명은 포인터 해석기의 상태 검출 및 판단회로에 있어서, 수신되는 16비트의 포인터 워드를 입력으로 하여 AIS 검출 신호와 NDF 세트 신호와 NDF 정상신호와 SS 비트 정상신호와 PV 유효범위 신호와 I비트 반전 신호와 D비트 반전 신호를 출력하는 포인터 상태 검출수단, 및 상기포인터 상태 검출 수단에 연결되어 상기 포인터 상태 검출수단으로 부터 입력되는 포인터 상태 검출신호를 입력으로 하여 포인터 상태를 판단하여 NORM 상태 신호와 AIS 상태신호와 LOP 상태 신호를 출력하는 포인터 상태 판단수단으로 구성되는 것을 특징으로 한다.
이하, 첨부한 도면을 참조하여 본 발명의 일실시예를 상세히 설명한다.
제2도는 본 발명에 의한 상태 검출 및 판단회로의 구성도로, 100은 포인터 상태 검출회로, 200은 포인터상태 판단회로를 각각 나타낸다.
본 발명에 의한 상태 검출 및 판단회로는 제2도에 도시한 바와 같이 포인터 워드(1)과 프레임 클럭13)을 입력으로 하여 포인터 상태를 검출하는 포인터 상태 검출회로(100)와 상기 포인터 상태 검출회로(100)로 부터 입력되는 상태 검출신호(2 내지 8)를 입력으로 NORM 상태 판단회로(9), AIS 상태 판단신호(11), 및 LOP 상태 판단신호(12)를 출력하는 포인터 상태 판단회로(200)로 구성된다.
제3도는 제2도의 포인터 상태 검출회로(100)의 구성도로, 10은 AIS 검출회로, 20은 NDF 검출회로, 30은 SS 검출회로, 40은 PV 유효범위 검출회로, 50은 I/D(Increment/Decrement) 비트 반전 검출회로를 각각 나타낸다.
상기 포인터 상태 검출회로(100)는 제3도에 도시한 바와 같이 AIS 검출회로(10), NDF 검출회로(20), SS 검출회로(30), PV 유효범위 검출회로, 및 I/D(Increment/Decrement) 비트 반전 검출회로(50)로 구성된다.
상기 포인터 상태 검출회로(100)에서 수신된 16비트의 포인터 워드(1)는 상기 AIS 검출회로(10)에서 전워드의 상태를 감지하여 모두 "1"이 검출되는 경우 상기 AIS 검출신호(2)를 출력한다.
그리고 포인터 워드의 상위 4비트인 NDF 비트(N1-N4)는 상기 NDF 검출회로(20)에서 비트가 "1001"이 검출되면 세트 상태(3)를, "110"이 검출되면 정상상태(4)를 출력한다. NDF 검출회로(20)에서 NDF상태 검출시 1비트 에러에 대한 보호회로를 두어 4비트 중 3비트만 2가지 상태중 하나(세트 또는 정상상태)와 일치하면 해당 상태 검출신호(3 또는 4)를 출력한다. 상기 NDF 검출회로(20)에서 상태를 검출하기 위한 논리식은 다음과 같다.
세트상태=N1* /N2 * /N3 * +N1* /N2*N4 +N1* /N3 * N4 +/N2 * /N3 * N4
정상상태=/N1*N2*N3+/N1*N2*/N4+/N1*N3*/N4+N2*N3*/N4
포인터 워드의 5-6번째 비트인 S1-S2 비트는 SS 검출회로(30)에서 상태를 검출하여 신호(5)를 출력한다. SS 검출회로(30)에서 SS 비트는 이리 정해진 값(예 00,10,11)에 정확하게 일치했을 경우에 정상상태(5)로 출력한다.
포인터 워드(1)의 7-16번째 비트 PV 유효범위 검출회로(40)에서 미리 설정된 값(0 내지 782 또는 0 내지 103 또는 0 내지 139)의 범위내에서 있는지를 검출하여 범위내에 있으면 PV 정상신호(6)를 출력한다. PV로 설정된 값이 0 내지 782인 경우의 PV 유효범위 검출 논리식은 다음과 같다.
PV 유효범위=(I1*D1) * (I2+D2+I3+D3)
+(I1*D1) */ (I2+D2+I3+D3) * (I4*D4*I5*D5)
또한 포인터 워드중 10비트의 PV는 I/D 비트 반전 검출회로(50)에서 5개의 I비트와 5개의 D비트를 이전값과 비교하여 비트 반전이 있을 경우 각각 I비트 반전신호(7)와 D비트 반전신호(8)를 출력한다. 이때 다수 비트 반전 원칙을 적용하여 5비트중 3비트 이상이 반전하며 반전 신호를 출력하도록 한다. 이는 전송중의 비트 에러 발생에 대한 상태 보호를 위함이다. I/D 비트 반전상태 검출을 위한 논리식은 다음과 같다.
I 비트 반전=/I1* /I2 * /I3+/I1* /I2 * /I4+/I1* /I2 * /I5
+/I1 * /I3 * /I4 +/I1 * /I3 * /I5+ /I1 * /I4 * /I5
+ /I2 * /I3 * /I4
+/I2 * /I3 * /I5 + /I2*/I4 * /I5
+/I3 * /I4 * /I5
D 비트 반전 =/D1* /D2 * /D3+/D1* /D2 * /D4+/D1* /D2 * /D5
+/D1 * /D3 * /D4 +/D1 * /D3 * /D5 +/D1 * /D4 * /D5
+/D2 * /D3 * /D4 + /D2 * /D3 * /D5 +/D2 * /D4 * /D5
+ /D3 * /D4 * /D5
제4도는 제2도의 포인터 상태 판단회로(200)의 구성도로, 60은 NORM 상태 판단회로, 70은 AIS 상태판단회로, 80은 LOP 상태 판단회로를 각각 나타낸다.
상기 포인터 상태 판단회로(200)는 제4도에 도시한 바와 같이 NORM 상태 판단회로(60), AIS 상태 판단회로(70), 및 LOP 상태 판단회로(80)로 구성되어 포인터 상태 검출회로(100)에서 검출된 산호에 따라 포인터 상태를 판단하여 그 결과를 출력한다.
상기 NORM 상태 판단회로(60)는 NDF 세트 상태 검출신호(3)와 SS 비트 정상신호(5)와 PV 유효범위신호(6)가 동시에 발생할 때를 NDF 인에이블로 정의하고 NDF 인에이블 상태가 1프레임만 발생하는 경우 NORM 상태 출력신호(9)를 발생한다. 또 NORM 상태 판단회로(60)는 NDF 정상 상태 검출신호(4)와 SS비트 정상 신호(5)와 PV 유효범위 신호(6)가 동시에 발생할 경우 이 상태가 연속 3프레임 이상 지속되면 NORM 상태 출력신호(9)를 발생한다. 또 NORM 상태 간단회로(60)는 포인터 증가 또는 포인터 감소 상태가 발생할 경우에 NORM 상태 출력신호(9)를 발생한다. NORM 상태 판단을 위한 논리식은 다음과 같다.
NDF 인에이블=(NDF 세트) * (SS정상) * (PV 유효범위)
NORM 상태=1×(NDF-인에이블)+3×(NDF 정상) * (SS 정상) * (PV 유효범위)
일단 NORM 상태 신호가 발생하면 AIS 상태 판단신호(11) 또는 LOP 상태 판단신호(12)가 발생하지 않는 한 계속 NORM 상태 출력(9)이 지속된다.
상기 AIS 상태 판단회로(70)는 상기 포인터 상태 검출회로(100)에서 발생되는 AIS 검출신호(2)를 받아 이 신호가 3프레임 연속 유지될 경우 AIS 상태 판단 신호(11)를 출력한다. 일단 AIS 상태 신호가 발생하면 NORM 상태 판단신호(9) 또는 LOP 상태 판단신호(12)가 발생하지 않는 한 계속 AIS 상태 출력(11)이 지속된다.
상기 LOP 상태 판단회로(80)는 상기 포인터 상태 검출회로(100)에서 발생되는 포인터 상태 검출신호(2내지 6)를 받아 포인터 상태를 판단하여 포인터 손실로 판단될 경우 LOP 상태 판단신호(12)를 발생한다. 즉 NDF-인에이블 상태가 8프레임 지속될 경우 또는 포인터 무효 상태가 8프레임 지속될 경우 LPP 상태신호를 발생하는데, 포인터 무효 상태는 NDF 정상이고 SS 정상이고 PV 유효범위인 상태가 아니고 NDF-인에이블 상태도 아니고 AIS 상태 검출 출력도 없으며 포인터 증가 상태도 아니고 포인터 감소 상태도 아닌 상태이다. LOP 상태 판단에 대한 논리식은 다음과 같다.
포인터 정상=(NDF 정상) * (SS 정상) * (PV 유효범위)
포인터 무효=/((포인터 정상) * (NDF 인에이블) * (AIS 검출) * (포인터 증가) * (포인터 감소))
LOP 상태=8×(NDF 인에이블)+8×(포인터 무효)
일단 LOP 상태 신호가 발생하면 NORM 상태 판단신호(9) 또는 AIS 상태 판단신호(11)가 발생하지 않는 한 계속 LOP 상태 출력(11)이 지속된다.
상기에서와 같이 본 발명에 의한 포인터 상태 검출회로(100) 및 포인터 상태 판단회로(200)에서는 동기식다중 시스템에서 적용되는 포인터 해석기에서 요구되는 포인터 상태를 발생시킬 수 있다.
상기와 같이 구성되어 동작하는 본 발명은 동기식 다중화기의 수신 포인터 해석기에 적용하여 요구되는 포인터의 상태를 검출하여 판단함으로써 포인터에 지시되는 다중화된 페이로드 데이타를 정확하게 분리할수 있으며, 경로 AIS와 포인터 손실(LOP)과 같은 장애 상태에 따른 경보 조처를 효율적으로 수행할 수 있으며, 포인터 조정과 같은 필요한 성능 정보를 손쉽게 확보할 수 있으므로 동기식 다중 시스템에서 요구되는 기능을 충분히 발휘할 수 있는 적용효과가 있다.

Claims (4)

  1. 포인터 해석기의 상태 검출 및 판단회로에 있어서; 수신되는 16비트의 포인터 워드(1)를 입력으로 하여 AIS 검출신호(2)와 NDF 세트 신호(3)와 NDF 정상신호(4)와 SS 비트정상신호(5)와 PV 유효범위 신호(6)와 I비트 반전 신호(7)와 D비트 반전 신호(8)를 출력하는 포인터 상태 검출수단(100), 및 상기 포인터 상태 검출 수단(100)에 연결되어 상기 포인터 상태 검출수단(100)으로 부터 임력되는 포인터 상태 검출신호(2 내지 8)를 입력으로 하여 포인터 상태를 판단하여 NORM 상태 신호(9)와 AIS 상태신호(11)와 LOP 상태 신호(12)를 출력하는 포인터 상태 판단수단(200)으로 구성되는 것을 특징으로 하는 상태 검출 및 판단회로.
  2. 제1항에 있어서, 상기 포인터 상태 검출수단(100)은 수신되는 16비트의 포인터 워드(1)를 입력으로하여 전워드를 감시하여 "1"상태를 검출하는 AIS 검출수단(10), 16비트의 포인터 워드 중 상위 4비트인 NDF 비트(N1-N4)를 입력으로 하여 비트의 값이 "1001"인 경우 상태신호(3)를 출력하고 "110"인 경우 정상상태 신호(4)를 출력하는 NDF 검출수단(20), 16비트의 포인터 워드(1) 중 5-6번째 비트인 S1-S2비트를 입력으로 하여 미리 설정된 값(00 또는 10 또는 11)에 일치하는 경우 SS 정상 신호(5)를 출력하는SS 검출 수단(30), 16비트의 포인터 워드(1)중 7-16번째 비트인 PV(11-D5) 비트를 입력으로 하여 미리 설정된 값(0 내지 782 또는 0 내지 103 또는 0 내지 139)의 범위에 속하는지를 감시하여 유효할 경우 PV정상 상태 신호(6)를 출력하는 PV 유효범위 검출수단(40), 16비트 포인터 워드(1)증 PV 비트(I1-D5)를 입력으로 하여 이전의 I비트(I1-I5)와 비교하여 5비트중 3비트 이상의 비트 반전이 검출될 경우 I비트 반전신호(7)를 출력하고 또 이전 D비트(D1-D5)와 비교하여 5비트중 3비트 이상의 비트 반전이 검출될 경우 D비트 반전 신호(8)를 출력하는 I/D 비트 반전 검출 수단(50)으로 구성되는 것을 특징으로 하는 상태 검출 및 판단회로.
  3. 제1항에 있어서, 상기 포인터 상태 판단수단(200)은 상기 포인터 상태 검출수단(100)에서 검출된 포인터 상태 검출신호(3-8)를 입력으로 하여 상기 NDF 세트 신호(3)와 SS 정상신호(5)와 PV 유효 범위신호(6)가 동시에 발생하는 NDF-인에이블 상태가 1프레임만 발생하는 경우, 또는 NDF 정상신호(4)와 SS 정상신호(5)와 PV 유효범위 신호(6)가 동시에 발생하는 상태가 3프레임 연속 지속될 경우, 또는 포인터 증가 상태 신호(8)가 발생하는 경우, 또는 포인터 감소 상태 신호(8)가 발생하는 경우 NORM 상태신호(9)를 출력하고 AIS 상태 신호(11) 또는 LOP 상태신호(12) 발생시 NORM 상태 발생을 중지하는 NORM상태 판단수단(60), 상기 포인터 상태 검출 수단(100)에서 검출된 포인터 상태 검출 신호(2)를 입력으로 하여 AIS 검출신호(2)가 3프레임 연속 지속될 경우 AIS 상태 신호(11)를 출력하고 또한 NORM 상태 신호(9) 또는 LOP 상태신호(12) 발생시 AIS 상태 신호 발생을 중지하는 AIS 상태 판단수단(70), 및 상기 포인터 상태 검출수단(100)에서 검출된 포인터 상태 검출신호(2-6)를 입력으로 하여 NDF-인에이블 상태가 8프레임 이상 연속 발생할 경우 또는 포인터 무효 상태가 8프레임 이상 연속 지속될 경우에 LOP 상태 신호(12)를 출력하고 NORM 상태(9) 또는 AIS 상태(11) 발생시 LOP 상태 발생을 중지하는 LOP 상태 판단수단(80)으로 구성되는 것을 특징으로 하는 상태 검출 및 판단회로.
  4. 제2항에 있어서, 상기 NDF 검출수단(20)은 NDF 비트 상태 검출시 1비트 에러에 대한 보호를 위해 3비트만 세트상태(1001)와 정상상태(0110)의 값과 일치하면 해당 상태(3,4)를 출력하는 보호수단을 더 포함하여 구성되는 것을 특징으로 하는 상태 검출 및 판단회로.
KR1019910026034A 1991-12-31 1991-12-31 포인터 해석기의 상태 검출 및 판단회로 KR940006724B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910026034A KR940006724B1 (ko) 1991-12-31 1991-12-31 포인터 해석기의 상태 검출 및 판단회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910026034A KR940006724B1 (ko) 1991-12-31 1991-12-31 포인터 해석기의 상태 검출 및 판단회로

Publications (2)

Publication Number Publication Date
KR930015423A KR930015423A (ko) 1993-07-24
KR940006724B1 true KR940006724B1 (ko) 1994-07-27

Family

ID=19327450

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910026034A KR940006724B1 (ko) 1991-12-31 1991-12-31 포인터 해석기의 상태 검출 및 판단회로

Country Status (1)

Country Link
KR (1) KR940006724B1 (ko)

Also Published As

Publication number Publication date
KR930015423A (ko) 1993-07-24

Similar Documents

Publication Publication Date Title
JPH07177130A (ja) エラーカウント回路
HU219747B (hu) Eljárás szinkronizálásra
KR100263789B1 (ko) 임의 정렬 병렬 프레이머를 갖는 원격 통신 시스템 및 원격 통신 수행 방법
JPWO2002056513A1 (ja) パスエラー監視方法及びその装置
US6094440A (en) Multiplex type transmitting apparatus
US5682408A (en) Method of transmitting sync clock and sync data between shelves of a synchronous digital hierarchy system
US5132991A (en) Frame error detection system
US5946362A (en) Apparatus for detecting clock failure for use in a synchronous transmission system
KR940006724B1 (ko) 포인터 해석기의 상태 검출 및 판단회로
RU2350017C2 (ru) Устройство компенсации и восстановления задержки виртуальной конкатенации
US6959011B2 (en) Data transmission and reception system, data transmitter and data receiver
US5235603A (en) System for determining loss of activity on a plurality of data lines
KR100248426B1 (ko) 동기식 디지탈 계위 기반의 비동기 전달 방식 통신에서 자동 초기화기능을 가진 동기식 전송모듈 타이머의 오류검출 및 자동복구를 위한 리셋신호 생성장치
KR100238748B1 (ko) 동기식 전송장치의 스터프 검출장치
US6400694B1 (en) Duplex communication path switching system
KR940007154B1 (ko) 동기 다중화기에서의 송수신부 고속 신호 경로상태 감시기
KR19990055985A (ko) 동기식 전송장치에 있어서 탄성 버퍼회로
KR100295759B1 (ko) 광선로의신호손실검출장치
KR100539917B1 (ko) 전송장치의 프레임 정렬 감시회로
KR940010203B1 (ko) 디지틀 동기 전송 시스템의 tu 포인터 처리기
KR100214050B1 (ko) 동기식 전송장치의 에프 이 비 이 발생장치
KR940009766B1 (ko) 동기식 다중화기의 포인터 해석기
JPH1093536A (ja) 伝送装置のユニット間インタフェース方式
KR0150237B1 (ko) 동기전송 시스템의 프레이밍 바이트 에러 검출기
KR940008102B1 (ko) 동기식 다중화기의 포인터 형성을 위한 포인터 조정 판별기

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070702

Year of fee payment: 14

LAPS Lapse due to unpaid annual fee