KR940007647A - 퍼스널 컴퓨터 시스템 - Google Patents

퍼스널 컴퓨터 시스템 Download PDF

Info

Publication number
KR940007647A
KR940007647A KR1019930018644A KR930018644A KR940007647A KR 940007647 A KR940007647 A KR 940007647A KR 1019930018644 A KR1019930018644 A KR 1019930018644A KR 930018644 A KR930018644 A KR 930018644A KR 940007647 A KR940007647 A KR 940007647A
Authority
KR
South Korea
Prior art keywords
bus
input
data
data bus
signal processor
Prior art date
Application number
KR1019930018644A
Other languages
English (en)
Other versions
KR970004523B1 (ko
Inventor
린 친 아더
제이. 엘리어자. 가아키아 주니어. 세라핀
빈센트 리 티모씨
스티븐 키너 돈
제임스 무어 그레고리
스피스트라 스틴 에릭
Original Assignee
윌리암 티. 엘리스
인터내셔널 비지네스 머신스 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윌리암 티. 엘리스, 인터내셔널 비지네스 머신스 코포레이션 filed Critical 윌리암 티. 엘리스
Publication of KR940007647A publication Critical patent/KR940007647A/ko
Application granted granted Critical
Publication of KR970004523B1 publication Critical patent/KR970004523B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/362Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control
    • G06F13/364Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control using independent requests or grants, e.g. using separated request and grant lines
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/362Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)
  • Communication Control (AREA)
  • Information Transfer Systems (AREA)
  • Multi Processors (AREA)

Abstract

본 발명은 퍼스널 컴퓨터(personal computer)에 관한 것으로 특히, 소형 컴퓨터 시스템 인터페이스(small computer system interface : SCSI)제어기(contro ller)의 형태를 띤 버스 마스터 장치(bus master device)에 의해 예시된 바와 같이 데이타 전송용 선입선출 레지스터(FIFO register)를 사용하는 퍼스널 컴퓨터에 관한 것이다. 이러한 버스 마스터 장치는 고정 또는 제거가능 전자기매체 기억장치와 같은 기억 메모리 장치와의 데이타 전송을 제어한다. 본 발명을 실시함에 있어서, 다수의 버스 마터 장치를 갖는 시스템의 효율 (efficiency)은 버스 제어(bus control)에 대항 조정(arbitration)이 발생되기 전에 FIFO 레지스터에 프로그램가능임계 충전 조건(programmable threshold fill condition)을 제공함으로써 증진된다. 따라서, 본 발명은 FIFO 레지스터가 사용되는 경우 데이타 전송 효율을 극대화 하는 방법을 제공한다.

Description

퍼스널 컴퓨터 시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명을 구현한 퍼스널 컴퓨터의 사시도,
제3도는 제1도에 도시된 퍼스널 컴퓨터의 어떤 구성 요소들을 개략적으로 도시한 도면,
제4도는 제1도 내지 제3도의 퍼스널 컴퓨터의 기억장치 제어기내에 포함된 어떤 기능적 구성 요소들을 개략적으로 나타낸 도면.

Claims (6)

  1. 데이타 전송 버스(dater transfer bus)와; 상기 데이타 전송 버스를 통해 데이타를 전송하기 위해 상기 데이타 전송 버스에 접속되되, 그중 하나는 시스템 중앙 처리장치(system central processing unit)로 작용하는 마이크로 프로세서인, 다수의 버스 마스터 장치(bus master device)와; 상기 데이타 전송 버스로의 액세스(acces)를 위해 상기 버스 마스터 장치들 사이를 조정(arbitration)하는 버스 인터페이스 제어기(bus interface controller)와; 상기 적어도 하나의 버스 마스터 장치와 상기 버스 사이에서 작동적으로 접속되어 그 사이에 데이타를 전달하는 데이타 FIFO(register)를 가지며, 또한 상기 버스 인터페이스 제어기를 줄한 조정 전에 요구된 상기 FIFO레지스더의 임계 충전 레벨(threshold fill level)을 나타내는 비트(bit)를 수신하기 위한 임계 레지스터를 갖는 상기 마이크로프로세서와는 다른 적어도 하나의 상기 버스 마스터 장치를 포함하는 퍼스널 컴퓨터 시스템.
  2. 제1항에 있어서, 상기 버스 마스터 장치는 기억 메모리 장치(storage memory device)와의 통신을 통제(regulating)하기 위해 상기 데이타 전송 버스 및 상기 기억 메모리 장치에 직접적으로 결합된 기억 장치 제어기(storage controller)를 더 포함하는 퍼스널 컴퓨터 시스템.
  3. 제1항에 있어서, 상기 버스 마스터 장치는 입력/출력 제어기를 더 포함하는 퍼스널 컴퓨터 시스템.
  4. 제1항에 있어서, 상기 버스 마스터 장치는 디지탈 신호 프로세서(digital signal processor)를 더 포함하는 퍼스널 컴퓨터 시스템.
  5. 제1항에 잇어서, 상기 버스 마스터 장치는 비디오 신호 프로세서(video signal processor)를 더 포함하는 퍼스널 컴퓨터 시스템.
  6. 고속 데이타 버스와; 상기 고속 데이타 버스에 직접적으로 결합된 마이크로프로세서와;데이타의 휘발성 자장(volatile storage)을 위해 상기 고속 데이타 버스에 직접적으로 결합된 휘발성 메모리(volatile mremory)와; 데이타의 비휘발성 저장을 위한 기억 메모리 장치와; 상기 기억 메모리 장치와의 통신을 통제하기 위해 상기 고속 데이타 버스 및 상기 기억 메모리 장치에 직접적으로 결합된 기억 장치 제어기와; 입력/출력 데이타 버스와, 상기 입력/출력 데이타 버스에 직접적으로 결합된 입력/출력 제어기와; 상기 입력/출력 데이타 버스에 직접적으로 결합된 디지탈 신호 처리기와; 상기 입력/출력 데이타 버스에 직접적으로 결합된 비디오 신호 프로세서와; 상기 고속 데이타 버스와 상기 입력/출력 데이타 버스사이의 통신을 제공하기 위해 상기 고속 데이타 버스 및 상기 입력/출력 데이타 버스에 결합되며, 상기 마이크로프로세서와 상기 고속 데이타 버스로의 액세스를 위해 상기 고속 데이타 버스에 직접적으로 결합된 상기 기억장치 제어기 사이를 조정하고, 또한 상기 입력/출력 데이타 버스로의 액세스를 위해 상기 고속 데이타 버스와 상기 입력/출력 데이타 버스에 직접적으로 결합된 상기 입력/출력 제어기 및 상기 디지탈 신호 프로세서와 상기 비디오 신호 프로세서를 사이를 조정하는 버스 인터페이스 제어기를 포함하고, 상기 입력/출력 제어기와 상기 디지탈 신호 프로세서 및 상기 비디오 신호 프로세서중 어느 하나가, 상기 입력/출력 제어기와 상기 디지탈 신호 프로세서 및 상기 비디오 신호 프로세서중 대응하는 어느 하나와 상기 버스들중 대응하는 어느 하나 사이에 접속되며 그들 사이에서 데이타를 전달하는 데이타 FIFO 레지스터를 가지며, 또한 상기 버스 인터페이스 제어기를 통한 조정 전에 요구되는 상기 FIFO 레지스터의 임계 충전레벨을 나타내는 비트들을 수신하는 임계 레지스터를 갖는 퍼스널 컴퓨터 시스템.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019930018644A 1992-09-17 1993-09-14 퍼스널 컴퓨터 시스템 KR970004523B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US947,013 1992-09-17
US07/947,013 US5299315A (en) 1992-09-17 1992-09-17 Personal computer with programmable threshold FIFO registers for data transfer

Publications (2)

Publication Number Publication Date
KR940007647A true KR940007647A (ko) 1994-04-27
KR970004523B1 KR970004523B1 (ko) 1997-03-28

Family

ID=25485366

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930018644A KR970004523B1 (ko) 1992-09-17 1993-09-14 퍼스널 컴퓨터 시스템

Country Status (10)

Country Link
US (1) US5299315A (ko)
EP (1) EP0588472B1 (ko)
JP (1) JPH06175971A (ko)
KR (1) KR970004523B1 (ko)
CN (1) CN1050917C (ko)
AT (1) ATE173843T1 (ko)
CA (1) CA2099025C (ko)
DE (1) DE69322221T2 (ko)
SG (1) SG42889A1 (ko)
TW (1) TW435755U (ko)

Families Citing this family (52)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5655147A (en) * 1991-02-28 1997-08-05 Adaptec, Inc. SCSI host adapter integrated circuit utilizing a sequencer circuit to control at least one non-data SCSI phase without use of any processor
IL100127A0 (en) * 1991-03-11 1992-08-18 Future Domain Corp Scsi controller
CA2065989C (en) * 1991-06-07 1998-03-31 Don Steven Keener Personal computer data flow control
US5659690A (en) * 1992-10-15 1997-08-19 Adaptec, Inc. Programmably configurable host adapter integrated circuit including a RISC processor
US5522050A (en) * 1993-05-28 1996-05-28 International Business Machines Corporation Bus-to-bus bridge for a multiple bus information handling system that optimizes data transfers between a system bus and a peripheral bus
DE4417286A1 (de) * 1994-05-13 1995-11-23 Deutsche Bundespost Telekom Verfahren und Schaltungsanordnung zum Auslesen von Daten aus Pufferspeichern in ATM-Einrichtungen
EP0685803B1 (en) * 1994-06-03 2001-04-18 Hyundai Electronics America Method of producing an electrical device adapter
US5835787A (en) * 1994-07-07 1998-11-10 Lucent Technologies, Inc. System for bi-directionally transferring a digital signal sample from a CODEC to a particular memory location and a second sample from memory to CODEC
US5729719A (en) * 1994-09-07 1998-03-17 Adaptec, Inc. Synchronization circuit for clocked signals of similar frequencies
US5687395A (en) * 1994-10-28 1997-11-11 Hewlett-Packard Company Main memory buffer for low cost / high performance input/output of data in a computer system
US5528181A (en) * 1994-11-02 1996-06-18 Advanced Micro Devices, Inc. Hazard-free divider circuit
US6272465B1 (en) 1994-11-02 2001-08-07 Legerity, Inc. Monolithic PC audio circuit
US5589830A (en) * 1994-11-02 1996-12-31 Advanced Micro Devices, Inc. Stereo audio codec
US5794021A (en) * 1994-11-02 1998-08-11 Advanced Micro Devices, Inc. Variable frequency clock generation circuit using aperiodic patterns
US5675808A (en) * 1994-11-02 1997-10-07 Advanced Micro Devices, Inc. Power control of circuit modules within an integrated circuit
US5809466A (en) * 1994-11-02 1998-09-15 Advanced Micro Devices, Inc. Audio processing chip with external serial port
US5771356A (en) * 1995-01-04 1998-06-23 Cirrus Logic, Inc. Apparatus for controlling FIFO buffer data transfer by monitoring bus status and FIFO buffer thresholds
US5797042A (en) * 1995-03-16 1998-08-18 Intel Corporation Method and apparatus for adjusting the buffering characteristic in the pipeline of a data transfer system
US5901295A (en) * 1995-04-28 1999-05-04 Apple Computer, Inc. Address and data bus arbiter for pipelined transactions on a split bus
US5815676A (en) * 1995-04-28 1998-09-29 Apple Computer, Inc. Address bus arbiter for pipelined transactions on a split bus
US5664114A (en) * 1995-05-16 1997-09-02 Hewlett-Packard Company Asynchronous FIFO queuing system operating with minimal queue status
US6272452B1 (en) * 1998-04-02 2001-08-07 Ati Technologies, Inc. Universal asynchronous receiver transmitter (UART) emulation stage for modem communication
US6581141B1 (en) 1999-05-18 2003-06-17 International Business Machines Corporation Toggle for split transaction mode of PCI-X bridge buffer
DE19946716A1 (de) 1999-09-29 2001-04-12 Infineon Technologies Ag Verfahren zum Betrieb eines Prozessorbusses
JP4554016B2 (ja) * 2000-01-20 2010-09-29 富士通株式会社 バス使用効率を高めた集積回路装置のバス制御方式
US6694417B1 (en) 2000-04-10 2004-02-17 International Business Machines Corporation Write pipeline and method of data transfer that sequentially accumulate a plurality of data granules for transfer in association with a single address
US6757900B1 (en) 2000-05-18 2004-06-29 Microsoft Corporation State management of server-side control objects
US7013340B1 (en) 2000-05-18 2006-03-14 Microsoft Corporation Postback input handling by server-side control objects
US7380250B2 (en) 2001-03-16 2008-05-27 Microsoft Corporation Method and system for interacting with devices having different capabilities
US7493397B1 (en) * 2001-06-06 2009-02-17 Microsoft Corporation Providing remote processing services over a distributed communications network
US6944797B1 (en) 2001-06-07 2005-09-13 Microsoft Corporation Method and system for tracing
US6915454B1 (en) 2001-06-12 2005-07-05 Microsoft Corporation Web controls validation
US7162723B2 (en) * 2001-06-29 2007-01-09 Microsoft Corporation ASP.NET HTTP runtime
US7594001B1 (en) 2001-07-06 2009-09-22 Microsoft Corporation Partial page output caching
US7216294B2 (en) 2001-09-04 2007-05-08 Microsoft Corporation Method and system for predicting optimal HTML structure without look-ahead
US7428725B2 (en) * 2001-11-20 2008-09-23 Microsoft Corporation Inserting devices specific content
US7287107B2 (en) * 2002-01-04 2007-10-23 Hewlett-Packard Development Company, L.P. Method and apparatus for passive PCI throttling in a remote server management controller
US20030233477A1 (en) * 2002-06-17 2003-12-18 Microsoft Corporation Extensible infrastructure for manipulating messages communicated over a distributed network
US6973526B2 (en) * 2002-06-28 2005-12-06 Intel Corporation Method and apparatus to permit external access to internal configuration registers
US7574653B2 (en) * 2002-10-11 2009-08-11 Microsoft Corporation Adaptive image formatting control
US7240130B2 (en) * 2003-06-12 2007-07-03 Hewlett-Packard Development Company, L.P. Method of transmitting data through an 12C router
US7596782B2 (en) * 2003-10-24 2009-09-29 Microsoft Corporation Software build extensibility
US7890604B2 (en) * 2004-05-07 2011-02-15 Microsoft Corproation Client-side callbacks to server events
US20050251380A1 (en) * 2004-05-10 2005-11-10 Simon Calvert Designer regions and Interactive control designers
US9026578B2 (en) * 2004-05-14 2015-05-05 Microsoft Corporation Systems and methods for persisting data between web pages
US8065600B2 (en) 2004-05-14 2011-11-22 Microsoft Corporation Systems and methods for defining web content navigation
US7464386B2 (en) * 2004-05-17 2008-12-09 Microsoft Corporation Data controls architecture
US8156448B2 (en) * 2004-05-28 2012-04-10 Microsoft Corporation Site navigation and site navigation data source
US7530058B2 (en) * 2004-05-28 2009-05-05 Microsoft Corporation Non-compile pages
US20060020883A1 (en) * 2004-05-28 2006-01-26 Microsoft Corporation Web page personalization
CN101034344B (zh) * 2007-04-12 2010-09-29 华为技术有限公司 先入先出存储器的门限配置方法、装置及先入先出存储器
US9703603B1 (en) 2016-04-25 2017-07-11 Nxp Usa, Inc. System and method for executing accelerator call

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4124888A (en) * 1975-12-24 1978-11-07 Computer Automation, Inc. Peripheral-unit controller apparatus
US4470114A (en) * 1982-03-01 1984-09-04 Burroughs Corporation High speed interconnection network for a cluster of processors
DE3424587A1 (de) * 1984-07-04 1986-01-09 Standard Elektrik Lorenz Ag, 7000 Stuttgart Schaltungsanordnung zur steuerung der bidirektionalen datenuebertragung zwischen einer rechnereinheit und ueber ein-/ausgabeeinheiten angeschlossenen uebertragungsleitungen
US4688172A (en) * 1984-11-13 1987-08-18 International Business Machines Corporation Initialization apparatus for a data processing system with a plurality of input/output and storage controller connected to a common bus
US4858107A (en) * 1985-03-11 1989-08-15 General Electric Company Computer device display system using conditionally asynchronous memory accessing by video display controller
JPS6415855A (en) * 1987-07-09 1989-01-19 Fujitsu Ltd Data bus control system
US4901226A (en) * 1987-12-07 1990-02-13 Bull Hn Information Systems Inc. Inter and intra priority resolution network for an asynchronous bus system
JPH02144652A (ja) * 1988-11-25 1990-06-04 Fujitsu Ltd バス調停方式
US5016160A (en) * 1988-12-15 1991-05-14 International Business Machines Corporation Computer system having efficient data transfer operations
US5101490A (en) * 1989-01-10 1992-03-31 Bull Hn Information Systems Inc. Peripheral device controller with an EEPROM with microinstructions for a RAM control store
US5086385A (en) * 1989-01-31 1992-02-04 Custom Command Systems Expandable home automation system
JPH0315941A (ja) * 1989-06-14 1991-01-24 Hitachi Ltd 半導体集積回路
US5220651A (en) * 1989-10-11 1993-06-15 Micral, Inc. Cpu-bus controller for accomplishing transfer operations between a controller and devices coupled to an input/output bus
WO1991010959A1 (en) * 1990-01-11 1991-07-25 Bull Micral Of America, Inc. Method and apparatus for microprocessor access arbitration
US5129036A (en) * 1990-03-30 1992-07-07 Computer Concepts Corporation Broadcast digital sound processing system
US5187792A (en) * 1990-05-09 1993-02-16 International Business Machines Corporation Method and apparatus for selectively reclaiming a portion of RAM in a personal computer system
DE59107653D1 (de) * 1991-01-31 1996-05-09 Siemens Nixdorf Inf Syst Verfahren und Schaltungsanordnung zur Steuerung der Daten- übertragung zwischen einem von mehreren Ein-/Ausgabemodulen und einer anderen Einheit einer Datenverarbeitungsanlage

Also Published As

Publication number Publication date
DE69322221D1 (de) 1999-01-07
KR970004523B1 (ko) 1997-03-28
CN1050917C (zh) 2000-03-29
JPH06175971A (ja) 1994-06-24
CA2099025A1 (en) 1994-03-18
CA2099025C (en) 1996-12-03
EP0588472A1 (en) 1994-03-23
ATE173843T1 (de) 1998-12-15
SG42889A1 (en) 1997-10-17
EP0588472B1 (en) 1998-11-25
DE69322221T2 (de) 1999-07-01
TW435755U (en) 2001-05-16
CN1094173A (zh) 1994-10-26
US5299315A (en) 1994-03-29

Similar Documents

Publication Publication Date Title
KR940007647A (ko) 퍼스널 컴퓨터 시스템
HK1019250A1 (en) Microprocessor architecture capable of supporting multiple heterogenous processors
GB2156113B (en) Microcomputer data processing systems permitting bus control by peripheral processing devices
ES8303745A1 (es) Un dispositivo de unidad de datos para conexion a un equipo de interconexion de sistema en una instalacion de tratamien-miento de datos.
MY112381A (en) Arbitration control logic for computer system having dual bus architecture
CA2067602A1 (en) Personal computer with anticipatory memory control signalling
SG46187A1 (en) Personal computer with local bus arbitration
KR880009306A (ko) 직접 메모리 엑세스 제어 장치
TW369632B (en) Computer system
ATE188788T1 (de) Eingabe-ausgabe-steuerung, die eingabe/ausgabe- fenster mit adressbereichen aufweist und die fähigkeit zum vorherigen lesen und späteren schreiben besitzt
CA2065989A1 (en) Personal computer data flow control
JP2629648B2 (ja) データ転送システム
JPS57150017A (en) Direct memory access system
NO922090L (no) Pc med prosessor-tilbakestillingsstyring
KR950029957A (ko) 시스템 제어기 모듈에서의 dma 제어기 및 dmac 동작방법
KR970049633A (ko) 고속 중형컴퓨터에 있어서 터미날 제어기의 디바이스 드라이버
KR960025063A (ko) 메모리 데이타 출력제어회로
JPS57117054A (en) Data transfer controller of memory
JPS63223980A (ja) 画像出力装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee