CN1094173A - 带有数据传送用可编程门限先入先出寄存器的个人计算机 - Google Patents

带有数据传送用可编程门限先入先出寄存器的个人计算机 Download PDF

Info

Publication number
CN1094173A
CN1094173A CN93117697A CN93117697A CN1094173A CN 1094173 A CN1094173 A CN 1094173A CN 93117697 A CN93117697 A CN 93117697A CN 93117697 A CN93117697 A CN 93117697A CN 1094173 A CN1094173 A CN 1094173A
Authority
CN
China
Prior art keywords
bus
controller
data
data bus
high speed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN93117697A
Other languages
English (en)
Other versions
CN1050917C (zh
Inventor
阿瑟·L·钦
小塞拉芬·J·埃利埃泽-加查
蒂莫西·V·李
唐·S·基纳
格雷戈里·J·穆尔
埃里克·S·斯坦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lenovo Singapore Pte Ltd
Original Assignee
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Business Machines Corp filed Critical International Business Machines Corp
Publication of CN1094173A publication Critical patent/CN1094173A/zh
Application granted granted Critical
Publication of CN1050917C publication Critical patent/CN1050917C/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/362Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control
    • G06F13/364Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control using independent requests or grants, e.g. using separated request and grant lines
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/362Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)
  • Communication Control (AREA)
  • Multi Processors (AREA)
  • Information Transfer Systems (AREA)

Abstract

本发明涉及个人计算机,具体地涉及使用先入先 出数据传送寄存器的个人计算机,表现为利用一个小 型计算机系统接口控制器形式的总线主控制器装置 来控制与存贮器设备(如电磁存贮设备)的数据传 送。本发明中,对于一个有多个总线控制器的系统, 在总线控制判优发生之前为FIFO寄存器提供一个 可编程门限满条件,从而提高了系统的效率。这样, 本发明提供了一种使用FIFO寄存器时实现最有效 数据传送的途径。

Description

本发明涉及个人计算机,更具体地说,是涉及使用先入先出(FIFO)数据传送寄存器的个人计算机,表现为利用一个小型计算机系统接口(SCSI)控制器形式的总线主控器装置来控制与存贮器设备(如固定介质或可装卸介质的电磁存贮设备)的数据传送。
一般的个人计算机系统,特别是IBM个人计算机,已广泛应用于向当今的现代社会各个领域提供计算机能力。通常可把个人计算机系统定义为桌面的、地面立式的、或便携式的微计算机,它由一个带有单一系统处理器及相应的易失和不易失存贮器的系统单元、显示监视器、键盘、一个或几个软磁盘驱动器、一个固定磁盘存贮器以及一个可选配的打印机组成。这些系统的独特特点之一是利用一个主板(或称系统板)将这些部件电连接在一起。这些系统的设计主要是向单个用户提供独立的计算能力,而且其价格不贵,适于个人或小型企业购买。这类个人计算机的实例有:IBM的个人计算机AT(PC/AT)及IBM的个人系统/2(PS/2)型号25、30、L40SX、50、55、56、57、65、70、80、90及95。
这些系统可以分成两大家族。第一个家族通常称作“族Ⅰ型”,使用的总线结构以IBM的个人计算机AT及其他“IBM兼容”机为其实例。第二个家族称作“族Ⅱ型”,使用IBM的微通道总线结构,以IBM的个人系统/2(PS/2)50型至95型为其实例、族Ⅰ型通常使用普及了的INTEL8088或8086微处理器作为系统处理器。这些处理器有能力寻址1兆字节内存贮器。族Ⅱ型通常使用高速的IN-TEL80286、80386及80486微处理器,它们能以“实际方式”(real    mode)模拟较低速的INTEL8086微处理器,或以一种“被保护方式”(protected    mode)运行,使某些型号的机器寻址范围以1兆字节扩展到4千兆字节。从本质上讲,80286、80386及80486处理器的“实际方式”特点提供了其硬件与为8086和8088微处理器的而写软件的兼容性。
了解计算机系统的读者会理解,个人计算机系统的操作大多与数据以系统中一点到另一点的传送有关。在多数发生这种数据传送的情况里,数据传送是通过所谓FIFO(“先进先出”)寄存器来实现的。对于各种传送类型,已知通过在一个相关的寄存器中记录任何给定时刻FIFO寄存器中含有的数据量,来监视FIFO寄存器的“充满水平”(fill    level)”。
随着个人计算机的取得的进展,为了实现各种部件的更大互换能力,已有若干建议要在这类设备的制造商及用户之间建立某些标准。已经在某种程度上广泛接受的一个这种标准是为与存贮器设置进行数据通信的小型计算机系统接口(SCSI)标准。为本文的目的,“存贮器设备”广义地定义为包括所有的能以数字形式存贮数据的设备,具体的重点放在诸如固定或可装卸介质的电磁存贮设备(也称作硬盘或软盘驱动器)、光一电的、磁带以及其他存贮设备。SCSI控制器(这里也称作“数据流控制器”)在本发明之前已为人所知,且已被使用,对于有这方向知识的读者而言是熟悉的。已知SCSI控制器是使用FIFO寄存器进行数据传送的环境一例,当然还有其他的环境。
在先前的个人计算机系统中,SCSI控制器通常是作为选配或辅助设备配置的,由系统通过辅助部件或输入/输出(I/O)总线来访问。近来,已经考虑提供一个SCSI控制器作为一个单个甚大规模集成(VISI)装置或特定应用集成电路(ASIC)芯片,并提供该控制器与局部处理器总线的直接连接。这样来提供这种控制器的目的是实现加速数据传送方面的更高性能。
SCSI控制器是称作“总线控制器”的设备之一例。如下文中更详细描述的那样,为增强个人计算机系统的性能,可在系统中提供多个总线控制器。当存在多个这类总线控制器时,它们通过判优得到对系统数据传送总线的访问和控制。总线控制器及判优控制点(通过它进行判优)分配总线使用的效率对于系统所实现的性能有很大作用。
考虑前面的讨论,本发明提供了一种使用FIFO寄存器的实现最有效数据传送的途径。在实现这一目的时,对于一个有多个总线控制器的系统,在总线控制判优发生之前为FIFO寄存器提供了一个可编程门限满空条件,从而提高了系统的效率。通过实现这一发明,对于有大量数据传送命令或通道传输繁忙的系统,可以在允许判优之前使用高的满门限,减少遇到判优而造成的过分开销,从而改善系统性能。在通道流通任务轻的系统中,低门限将利用总线传输较少的好处而加快系统响应时间。
前已陈述过本发明的一些目标,在结合附图进行的描述中将说明其他目标。这些图件是:
图1是体现本发明的个人计算机的透视图;
图2是图1所示个人计算机某些部件的放大图,包括底座、外罩、母板,并显示出这些部件之间的关系;
图3是图1和图2所示某些部件的示意图;
图4是图1至图3所示个人计算机的存贮控制器中包含的某些功能部件的示意图。
下文中结合附图更充分地描述本发明,其中将给出本发明的最佳实施例,但在描述开始之前应该理解,本技术领域内的熟练人员可以修改这里描述的发明而仍然达到本发明所希望的结果。因此,下面的描述应理解为向那些精通适当技艺的人们提供的概括的指导性介绍,而不是对本发明的限制。
现在,更具体地参考附图,这里显示出体现本发明的微计算机,并总体上用数字10代表(图1)。如前所述,计算机10可以有一个伴随的监视器11、键盘12、打印机或绘图仪14。如图2所示,计算机10有一上盖15,它与底座19结合,确定一个闭合的屏蔽空间,用于容纳电驱动的数据处理与存贮部件以处理和存贮数字数据。这些部件中至少有一些是装在多层板20或称母板上的。母板装在底座19上,它提供了电连接计算机10各部件的装置。这些部件包括上面已指明的那些以及其他一些相关部件,如软盘驱动器、各种直接存取存贮设备、辅助卡或板、以及其他类似部件。
底座19有一个底板和后面板(图2),并确定了至少一个开口槽用于容纳数据存贮设备,如磁盘或光盘驱动器、后备磁带驱动器,或其他类似设备。在图中所示的结构中,上方槽22适于容纳第一尺寸的外部设备(如3.5英寸驱动器等)。在上方槽22中可以提供一个软盘驱动器,这是一个可装卸介质的直接存取存贮装置,它能接收一个软盘插入其中并用软盘接收、存贮和分发数据,这是大家都知道的。
在把上述结构和本发明连系起来之前,概括地回顾一下个人计算机系统10的一般操作是值得的。参考图3,图中给出一个个人计算机系统的方框图,它显示出计算机系统(例如根据本发明的系统10)的各个部件,包括装在母板20上的部件以及母板与I/O槽口及个人计算机的其他硬件之间的连接。系统处理器32是与母板相连的。尽管任何适当的微处理器都能用作为CPU32,但一种适用的微处理器是由IBM公司制造的486SLC。CPU32通过高速CPU局部总线34与总线接口控制单元35、易失性随机存取存贮器(RAM)36(这里显示出的是单列直插式存贮器模块SIMM)以及BIOS    ROM38相连接。在BIOS    ROM38中存有发给CPU32的基本输入/输出操作指令。BIOS    ROM38中含有I/O设备与微处理器32的操作系统之间的接口所需要的BIOS。存贮在ROM38中的指令可以拷贝到RAM36中,以减少BIOS执行时间。
尽管本发明的描述具体参考了图3所示系统框图,但在下面的描述开始之时应该考虑到,根据本发明的设备和方法可以用于母板的其他硬件配置。例如,系统处理器可以是Intel    80286或80386微处理器。
现在回到图3,CPU局部总线34(由数据、地址、及控制三部分组成)提供了微处理器32与算术协处理器39及小型计算机系统接口(SCSI)数据流经控制器40之间的连接。关于控制器40,将在下文中更多说一些。如精通计算机设计和操作的人们所知道的那样,SCSI控制器40可以通过SCSI总线41与各种类型的适当外部设置连接(或者说是“可以连接的”)。SCSI控制器40的功能是作为存贮控制器去控制存贮器设备,如固定或可装卸介质电磁存贮设备(也称作硬盘和软盘驱动器)、光电型存贮器、磁带以及其他存贮设备。这类设备之一示于图3中的标号42。尽管这里所示的设备直接与局部处理器总线34相连,但本发明也考虑到可以提供SCSI控制器40作为通过I/O总线44(下文要提到)连接的可选设备。根据所涉及的具体系统结构,这种经I/O总线的连接对本发明的具体实现而言可以是最佳和/或唯一可以得到的连接方式。
总线接口控制器(BIC)35将CPU局部总线34与I/O总线44耦合。利用总线44,BIC35与一可选的特征总线(如微通道MICRO    CHANNEL)相连,该可选特征总线有一组I/O槽口用于容纳微通道适配器卡45,这些适配器卡45又进一步与I/O设备或存贮器(图中未画出)相连。I/O总线44包括地址、数据及控制三个组成部分。
有多种I/O部件与I/O总线44耦合,如视频信号处理器46,它伴有视频RAM(VRAM)存贮图形信息(图中表示为48)和存贮图象信息(图中表示为49)。与处理器46交换的视频信号可以经过数模转换器(DAC)50送到监视器或其他显示设备。还采取措施使VSP46直接与这里所称的自然图象输入/输出(可以是录相机/放相机、摄象机等)相连。I/O总线44还与数字信号处理器51相连,它伴有指令RAM52和数据RAM54可用于存贮由DSP51处理信号的软件指令及处理中所涉及的数据。DSP51通过提供声音控制器55来处理声音的输入和输出,通过提供模拟接口控制器56来处理其他信号。最后,I/O总线44与输入/输出控制器58相连,该控制器58伴有电可擦可编程只读存贮器(EEPROM)59,借此与通常的外部设备(包括软盘驱动器、打印机或绘图仪14、键盘12、鼠标器或指示设备(pointing    device)(未画出))以及使用串行口的设备交换输入和输出。
现在参考图4,数据流控制器40(这里以框图形式显示)有一个第一接口电路60用于与CPU32及RAM36交换信号,还有一个第二接口电路61用于与SCSI设备交换信号并在操作上与第一接口电路60相连以在SCSI设备和RAM36之间传送数据。第一接口电路也可称作系统接口,它最好与I/O总线44相连或者与局部处理器总线34相连。第二接口电路也可称作控制器核(Comtroller    core),它最好与SCSI总线相连,通过它向伴随的存贮设备传送数据和从中取得数据。第二接口电路61至少有一个寄存器62,它所存贮的数据指示出发给SCSI设备的一系列指令(“门限”)的内容和状态。
数据流控制器40有一个控制处理器64用于控制数据通过第一和第二接口电路60和61及在SCSI设备和RAM36之间的流动。控制器处理器最好是一个8032装置,它在运行上与第一接口电路60相连并接收系统CPU32发出的指令,在运行上与第二接口电路61相连向SCSI设备发出系列命令指示与SCSI设备的数据交换。第三接口电路65在运行上与第一接口电路60、第二接口电路61及控制器处理器64相连,用于将一组指令中被寄存器62中所存状态指示数据指定的那一条指令传送给控制器处理器,作为要执行的下一条指令,用以控制一个命令。
数据流控制器40还有一个数据FIFO寄存器66在运行上连接于第一和第二接口电路60和61之间,用于在二者之间传送数据。数据流控制器还有一个指令FIFO寄存器68在操作上连接于第一和第三接口电路60和65之间,用于在二者之间传送由CPU32发出的要由控制器处理器64进行处理的指令。数据流控制器40还有一个译码状态机69在运行上连接于第二和第三接口电路61和65之间,用于把从CPU32接收的指令译码,变成由通过SCSI总线41连接的SCSI设备执行的命令。
在这里所报露的系统中,数据流控制器40就是总线控制器设备。
与数据流控制器40的这一特点相连系的是,考虑由具有所谓多控制器或多总线控制器的个人计算机来支持是适宜的。如这里所使用的那样,“主控制器(master)”是一个处理器或任何电路,设计成对总线进行控制和驱动总线上的地址、数据及控制信息。这种能力使控制器设备能够在系统存贮器和其他设备之间传送信息。
已经建议主控制器应分成三类:系统主控制器(通常为CPU)、DMA控制器、及总线控制器。系统主控制器控制和管理系统配置。它通常是系统中的约定主控制器。当没有其他主控制器需要总线时则约定主控制器拥有总线。DMA主控制器具有一种特殊类型的主控制器,它在从属DMA和从属存贮器之间传送数据,它不判优对总线的占用,而是服务于被判优的从属DMA。如这里所使用的,总线主控制器判优对总线的使用并支持与从属I/O和从属存贮器进行的信息传送。
说一个“总线主控制器”为一个设备会造成混淆,因为总线主控制器不一定必须一个处理器。再有,当总线主控制器被另一个总线主控制器访问时,它可以被调用并作为从属器作出响应。一个总线主控制器的特点在于能够通过判优获得对总线的控制并控制执行一个限定的总线周期。一般地说,有三种类型的总线主控制器:全功能控制器、特殊功能控制器及可编程特殊功能控制器。它们之间的基本区别在于灵活程度、功能和价格。全功能总线主控制器是最灵活的,有最大功能和最高价格。通常,全功能总线主控制器有其自己的可编程CPU,并能控制所有的系统资源(包括操作系统软件)。特殊功能控制器的灵活性最低,功能和价格也最低。通常,特殊功能控制器使用逻辑电路而不用CPU来完成特殊功能,而且几乎不需要从其他主控制器得到帮助。可编程特殊功能控制器介于其他两类之间。特殊功能控制器与可编程特殊功能控制器之间的基本差别在于修改总线主控制器的功能和/或执行特性的能力。
依据这里给定的定义,CPU32、MCPU39及SCSI控制器40的功能都可以作为直接与局部总线40耦合或在总线40上的主控制器,而I/O控制器50、DSP51、VSP46及可能有的装在微通道槽口中的辅助板的功能可以作为直接与输入/输出总线44耦俣或在总线44上的主控制器。
由于具有这类多个主控制器,BIC35的功能是作为一个判优点,用于在直接耦合于输入/输出总线44的设备之间判定访问输入/输出总线和局部处理器总线34的优先权,还用于在输入/输出总线44及直接耦合于局部处理器总线34的主控制器设备之间判定访问局部处理器总线34的优先权。
如前面所指出的,当多个总线主控制器设置正在判优以访问和控制数据传送总线时,特别是当那些设备通过FIFO寄存器实现数据传送时,可以使用某些有序规则或管理标准(如何时将发生判优)来使系统性能最佳化。本发明具体提出解决这一问题的建议。
更具体地说,本发明考虑到应用一个适当的寄存器,在准许判优之前(通过软件)在该寄存器内设置门限满空值。就是说,一个配置寄存器(如根据本发明的寄存器70)将伴随一个含有FIFO门限值的寄存器。只有当要送入FIFO寄存器或从中取出的字节数等于或大于存贮在门限寄存器中的指定门限值时,相应的总线主控制器设备(这里是数据流控制器40)才判定访问和控制总线的优先权。
例如,门限寄存器可以使用该寄存器中的二个二进制位位置所处状态来区分“满水平”87%、75%、63%和50%。如果设置成实现50%满水平作为门限并且一起工作的FIFO寄存器有64字节存贮能力,那么启动排空FIFO寄存器的请求需要在准许判优之前FIFO寄存器中含有至少32字节数据。在填满FIFO寄存器的情况下,在FIFO寄存器空间中至少有32字节可以用于装入数据之前,相应的设备将不会试图得到对总线的访问和控制。
当需要排空或填满FIFO寄存器而不管门限值为多大时,可以产生一个嵌入型信号来停止使用门限值。
在附图和说明中已经给出了本发明的一个最佳实施例。虽然使用了具体的术语,但这样给出的描述所使用的术语只是一般意义和描述性的,并不是为给出限制。

Claims (5)

1、一个个人计算机系统,其特征为:
一个数据传送总线;
一组总线主控制器设备与所述数据传送总线相连,用于通过所述数据传送总线传送数据,所述总线主控制器设备之一是作为系统控制处理单元的微处理器;
一个总线接口控制器在所述总线主控制器之间判定访问所述数据传送总线的优先权;以及
至少是所述总线主控制器之一而不是所述微处理器具有一个数据FIFO寄存器,它在运行上连接在所述至少一个总线主控制器及所述总线之间,用于在二者之间传送数据;它还具有一个门限寄存器,它接收的二位制位指示一个所述FIFO寄存器门限填充水平,这个填充水平是准许通过所述总线接口控制器判优之前需要达到的。
2、根据权利要求1的个人计算机系统,其特点在于所述总线控制器设备还包括一个存贮控制器,它直接与所述高速度数据总线及所述存贮器设备相连,用于管理与存贮器设备的通信。
3、根据权利要求1的个人计算机系统,其特点在于所述总线控制器还包括一个数字信号处理器。
4、根据权利要求1的个人计算机系统,其特点在于所述总线控制器还包括一个视频信号处理器。
5、一个个人计算机系统,其特点是:
一个高速数据总线;
一个直接与所述高速数据总线相连的微处理器;
直接与高速数据总线相连的易消失存贮器,用于数据的易消失存贮;
用于数据不易消失存贮的存贮器设备;
一个存贮器控制器,它直接连接于所述高速数据总线和所述存贮器设备,用于管理与所述存贮设备的通信;
一个输入/输出数据总线;
一个直接与所述输入/输出数据总线耦合的输入/输出控制器;
一个直接与所述输入/输出数据总线耦合的数字信号处理器;
一个直接与所述输入/输出数据总线耦合的视频信号处理器;以及
耦合于所述高速数据总线和所述输入/输出数据总线的总线接口控制器,用于在所述高速数据总线和输入/输出数据总线之间提供通信,所述总线接口控制器在所述微处理器和直接耦合于所述高速数据总线的所述存贮控制器之间提供访问所述高速数据总线的判优,及在所述输入/输出控制器和直接耦合于所述输入/输出数据总线和所述高速数据总线的所述数字信号处理器和所述视频信号处理器之间访问所述输入/输出数据总线的判优;
在所述存贮控制器、输入/输出控制器、数字信号处理器及视频信号处理器当中至少有一个带有数据FIFO寄存器在运行上连接于所述输入/输出控制器、数字信号处理器及视频信号处理器当中所对应的一个与所述各总线之中的对应一个之间,用以在二者之间传送数据;同时还有一个门限寄存器用于接收二进制位以指示一个在准许通过所述总线接口控制器判优之前所需要的所述FIFO寄存器门限充满水平。
CN93117697A 1992-09-17 1993-09-14 带有数据传送用可编程门限先入先出寄存器的个人计算机 Expired - Lifetime CN1050917C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US07/947,013 US5299315A (en) 1992-09-17 1992-09-17 Personal computer with programmable threshold FIFO registers for data transfer
US07/947,013 1992-09-17

Publications (2)

Publication Number Publication Date
CN1094173A true CN1094173A (zh) 1994-10-26
CN1050917C CN1050917C (zh) 2000-03-29

Family

ID=25485366

Family Applications (1)

Application Number Title Priority Date Filing Date
CN93117697A Expired - Lifetime CN1050917C (zh) 1992-09-17 1993-09-14 带有数据传送用可编程门限先入先出寄存器的个人计算机

Country Status (10)

Country Link
US (1) US5299315A (zh)
EP (1) EP0588472B1 (zh)
JP (1) JPH06175971A (zh)
KR (1) KR970004523B1 (zh)
CN (1) CN1050917C (zh)
AT (1) ATE173843T1 (zh)
CA (1) CA2099025C (zh)
DE (1) DE69322221T2 (zh)
SG (1) SG42889A1 (zh)
TW (1) TW435755U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101034344B (zh) * 2007-04-12 2010-09-29 华为技术有限公司 先入先出存储器的门限配置方法、装置及先入先出存储器

Families Citing this family (51)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5655147A (en) * 1991-02-28 1997-08-05 Adaptec, Inc. SCSI host adapter integrated circuit utilizing a sequencer circuit to control at least one non-data SCSI phase without use of any processor
IL100127A0 (en) * 1991-03-11 1992-08-18 Future Domain Corp Scsi controller
CA2065989C (en) * 1991-06-07 1998-03-31 Don Steven Keener Personal computer data flow control
US5659690A (en) * 1992-10-15 1997-08-19 Adaptec, Inc. Programmably configurable host adapter integrated circuit including a RISC processor
US5522050A (en) * 1993-05-28 1996-05-28 International Business Machines Corporation Bus-to-bus bridge for a multiple bus information handling system that optimizes data transfers between a system bus and a peripheral bus
DE4417286A1 (de) * 1994-05-13 1995-11-23 Deutsche Bundespost Telekom Verfahren und Schaltungsanordnung zum Auslesen von Daten aus Pufferspeichern in ATM-Einrichtungen
EP0685803B1 (en) * 1994-06-03 2001-04-18 Hyundai Electronics America Method of producing an electrical device adapter
US5835787A (en) * 1994-07-07 1998-11-10 Lucent Technologies, Inc. System for bi-directionally transferring a digital signal sample from a CODEC to a particular memory location and a second sample from memory to CODEC
US5729719A (en) * 1994-09-07 1998-03-17 Adaptec, Inc. Synchronization circuit for clocked signals of similar frequencies
US5687395A (en) * 1994-10-28 1997-11-11 Hewlett-Packard Company Main memory buffer for low cost / high performance input/output of data in a computer system
US5794021A (en) * 1994-11-02 1998-08-11 Advanced Micro Devices, Inc. Variable frequency clock generation circuit using aperiodic patterns
US5809466A (en) * 1994-11-02 1998-09-15 Advanced Micro Devices, Inc. Audio processing chip with external serial port
US5528181A (en) * 1994-11-02 1996-06-18 Advanced Micro Devices, Inc. Hazard-free divider circuit
US6272465B1 (en) 1994-11-02 2001-08-07 Legerity, Inc. Monolithic PC audio circuit
US5675808A (en) * 1994-11-02 1997-10-07 Advanced Micro Devices, Inc. Power control of circuit modules within an integrated circuit
US5589830A (en) * 1994-11-02 1996-12-31 Advanced Micro Devices, Inc. Stereo audio codec
US5771356A (en) * 1995-01-04 1998-06-23 Cirrus Logic, Inc. Apparatus for controlling FIFO buffer data transfer by monitoring bus status and FIFO buffer thresholds
US5797042A (en) * 1995-03-16 1998-08-18 Intel Corporation Method and apparatus for adjusting the buffering characteristic in the pipeline of a data transfer system
US5901295A (en) * 1995-04-28 1999-05-04 Apple Computer, Inc. Address and data bus arbiter for pipelined transactions on a split bus
US5815676A (en) * 1995-04-28 1998-09-29 Apple Computer, Inc. Address bus arbiter for pipelined transactions on a split bus
US5664114A (en) * 1995-05-16 1997-09-02 Hewlett-Packard Company Asynchronous FIFO queuing system operating with minimal queue status
US6272452B1 (en) * 1998-04-02 2001-08-07 Ati Technologies, Inc. Universal asynchronous receiver transmitter (UART) emulation stage for modem communication
US6581141B1 (en) 1999-05-18 2003-06-17 International Business Machines Corporation Toggle for split transaction mode of PCI-X bridge buffer
DE19946716A1 (de) 1999-09-29 2001-04-12 Infineon Technologies Ag Verfahren zum Betrieb eines Prozessorbusses
JP4554016B2 (ja) * 2000-01-20 2010-09-29 富士通株式会社 バス使用効率を高めた集積回路装置のバス制御方式
US6694417B1 (en) 2000-04-10 2004-02-17 International Business Machines Corporation Write pipeline and method of data transfer that sequentially accumulate a plurality of data granules for transfer in association with a single address
US7013340B1 (en) 2000-05-18 2006-03-14 Microsoft Corporation Postback input handling by server-side control objects
US6757900B1 (en) 2000-05-18 2004-06-29 Microsoft Corporation State management of server-side control objects
US7380250B2 (en) 2001-03-16 2008-05-27 Microsoft Corporation Method and system for interacting with devices having different capabilities
US7493397B1 (en) * 2001-06-06 2009-02-17 Microsoft Corporation Providing remote processing services over a distributed communications network
US6944797B1 (en) 2001-06-07 2005-09-13 Microsoft Corporation Method and system for tracing
US6915454B1 (en) 2001-06-12 2005-07-05 Microsoft Corporation Web controls validation
US7162723B2 (en) * 2001-06-29 2007-01-09 Microsoft Corporation ASP.NET HTTP runtime
US7594001B1 (en) 2001-07-06 2009-09-22 Microsoft Corporation Partial page output caching
US7216294B2 (en) 2001-09-04 2007-05-08 Microsoft Corporation Method and system for predicting optimal HTML structure without look-ahead
US7428725B2 (en) * 2001-11-20 2008-09-23 Microsoft Corporation Inserting devices specific content
US7287107B2 (en) * 2002-01-04 2007-10-23 Hewlett-Packard Development Company, L.P. Method and apparatus for passive PCI throttling in a remote server management controller
US20030233477A1 (en) * 2002-06-17 2003-12-18 Microsoft Corporation Extensible infrastructure for manipulating messages communicated over a distributed network
US6973526B2 (en) * 2002-06-28 2005-12-06 Intel Corporation Method and apparatus to permit external access to internal configuration registers
US7574653B2 (en) * 2002-10-11 2009-08-11 Microsoft Corporation Adaptive image formatting control
US7240130B2 (en) * 2003-06-12 2007-07-03 Hewlett-Packard Development Company, L.P. Method of transmitting data through an 12C router
US7596782B2 (en) * 2003-10-24 2009-09-29 Microsoft Corporation Software build extensibility
US7890604B2 (en) * 2004-05-07 2011-02-15 Microsoft Corproation Client-side callbacks to server events
US20050251380A1 (en) * 2004-05-10 2005-11-10 Simon Calvert Designer regions and Interactive control designers
US8065600B2 (en) 2004-05-14 2011-11-22 Microsoft Corporation Systems and methods for defining web content navigation
US9026578B2 (en) * 2004-05-14 2015-05-05 Microsoft Corporation Systems and methods for persisting data between web pages
US7464386B2 (en) * 2004-05-17 2008-12-09 Microsoft Corporation Data controls architecture
US7530058B2 (en) * 2004-05-28 2009-05-05 Microsoft Corporation Non-compile pages
US8156448B2 (en) * 2004-05-28 2012-04-10 Microsoft Corporation Site navigation and site navigation data source
US20060020883A1 (en) * 2004-05-28 2006-01-26 Microsoft Corporation Web page personalization
US9703603B1 (en) 2016-04-25 2017-07-11 Nxp Usa, Inc. System and method for executing accelerator call

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4124888A (en) * 1975-12-24 1978-11-07 Computer Automation, Inc. Peripheral-unit controller apparatus
US4470114A (en) * 1982-03-01 1984-09-04 Burroughs Corporation High speed interconnection network for a cluster of processors
DE3424587A1 (de) * 1984-07-04 1986-01-09 Standard Elektrik Lorenz Ag, 7000 Stuttgart Schaltungsanordnung zur steuerung der bidirektionalen datenuebertragung zwischen einer rechnereinheit und ueber ein-/ausgabeeinheiten angeschlossenen uebertragungsleitungen
US4688172A (en) * 1984-11-13 1987-08-18 International Business Machines Corporation Initialization apparatus for a data processing system with a plurality of input/output and storage controller connected to a common bus
US4858107A (en) * 1985-03-11 1989-08-15 General Electric Company Computer device display system using conditionally asynchronous memory accessing by video display controller
JPS6415855A (en) * 1987-07-09 1989-01-19 Fujitsu Ltd Data bus control system
US4901226A (en) * 1987-12-07 1990-02-13 Bull Hn Information Systems Inc. Inter and intra priority resolution network for an asynchronous bus system
JPH02144652A (ja) * 1988-11-25 1990-06-04 Fujitsu Ltd バス調停方式
US5016160A (en) * 1988-12-15 1991-05-14 International Business Machines Corporation Computer system having efficient data transfer operations
US5101490A (en) * 1989-01-10 1992-03-31 Bull Hn Information Systems Inc. Peripheral device controller with an EEPROM with microinstructions for a RAM control store
US5086385A (en) * 1989-01-31 1992-02-04 Custom Command Systems Expandable home automation system
JPH0315941A (ja) * 1989-06-14 1991-01-24 Hitachi Ltd 半導体集積回路
US5220651A (en) * 1989-10-11 1993-06-15 Micral, Inc. Cpu-bus controller for accomplishing transfer operations between a controller and devices coupled to an input/output bus
WO1991010959A1 (en) * 1990-01-11 1991-07-25 Bull Micral Of America, Inc. Method and apparatus for microprocessor access arbitration
US5129036A (en) * 1990-03-30 1992-07-07 Computer Concepts Corporation Broadcast digital sound processing system
US5187792A (en) * 1990-05-09 1993-02-16 International Business Machines Corporation Method and apparatus for selectively reclaiming a portion of RAM in a personal computer system
ATE136380T1 (de) * 1991-01-31 1996-04-15 Siemens Nixdorf Inf Syst Verfahren und schaltungsanordnung zur steuerung der daten- übertragung zwischen einem von mehreren ein-/ausgabemodulen und einer anderen einheit einer datenverarbeitungsanlage

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101034344B (zh) * 2007-04-12 2010-09-29 华为技术有限公司 先入先出存储器的门限配置方法、装置及先入先出存储器

Also Published As

Publication number Publication date
KR940007647A (ko) 1994-04-27
EP0588472A1 (en) 1994-03-23
KR970004523B1 (ko) 1997-03-28
US5299315A (en) 1994-03-29
CN1050917C (zh) 2000-03-29
TW435755U (en) 2001-05-16
CA2099025A1 (en) 1994-03-18
SG42889A1 (en) 1997-10-17
DE69322221T2 (de) 1999-07-01
DE69322221D1 (de) 1999-01-07
ATE173843T1 (de) 1998-12-15
JPH06175971A (ja) 1994-06-24
EP0588472B1 (en) 1998-11-25
CA2099025C (en) 1996-12-03

Similar Documents

Publication Publication Date Title
CN1050917C (zh) 带有数据传送用可编程门限先入先出寄存器的个人计算机
US7328300B2 (en) Method and system for keeping two independent busses coherent
US6760793B2 (en) Transaction credit control for serial I/O systems
US6185641B1 (en) Dynamically allocating space in RAM shared between multiple USB endpoints and USB host
US5911051A (en) High-throughput interconnect allowing bus transactions based on partial access requests
US20040019726A1 (en) Buffer management and transaction control for serial I/O systems
US6928505B1 (en) USB device controller
US20040019729A1 (en) Buffer management and transaction control for transition bridges
US5990914A (en) Generating an error signal when accessing an invalid memory page
CN101872335B (zh) Cpu控制台重定向方法、系统及cpu
US6317803B1 (en) High-throughput interconnect having pipelined and non-pipelined bus transaction modes
US6675251B1 (en) Bridge device for connecting multiple devices to one slot
EP0993636A1 (en) Dos based application supports for a controllerless modem
CN1026831C (zh) 具有局部存贮器扩充能力的个人计算机
KR950008231B1 (ko) 퍼스널 컴퓨터 시스템
US5732283A (en) System and method of providing universal support for multiple pointing devices
US4912309A (en) Processing means and terminal incorporating same, particularly for point of sale systems
CN100432970C (zh) 流水线化的ata设备初始化平台和装置
JPH07104825B2 (ja) パーソナル・コンピュータ・システム
US6567880B1 (en) Computer bridge interfaces for accelerated graphics port and peripheral component interconnect devices
CN1029165C (zh) 具有局部总线仲裁的个人计算机
CN1031607C (zh) 具有替换主控制器立卡连接器的个人计算机
CA2051199C (en) Multiple input/output devices having shared address space
US20030009532A1 (en) Multiprocessor system having a shared main memory
CN1243313C (zh) 具有大容量存储器的数据流处理板

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: LIAN XIANG(SINGAPORE)PRIVATE LTD.

Free format text: FORMER OWNER: INTERNATIONAL BUSINESS MACHINE CORP.

Effective date: 20061027

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20061027

Address after: Singapore Changi

Patentee after: Lenovo (Singapore) Pte. Ltd.

Address before: New York, USA

Patentee before: International Business Machines Corp.

C17 Cessation of patent right
CX01 Expiry of patent term

Expiration termination date: 20130914

Granted publication date: 20000329