KR940004976A - 스테레오신호보조회로 및 이것을 이용한 스테레오신호복조장치 - Google Patents

스테레오신호보조회로 및 이것을 이용한 스테레오신호복조장치 Download PDF

Info

Publication number
KR940004976A
KR940004976A KR1019930015152A KR930015152A KR940004976A KR 940004976 A KR940004976 A KR 940004976A KR 1019930015152 A KR1019930015152 A KR 1019930015152A KR 930015152 A KR930015152 A KR 930015152A KR 940004976 A KR940004976 A KR 940004976A
Authority
KR
South Korea
Prior art keywords
signal
amplifier
circuit
oscillation
phase
Prior art date
Application number
KR1019930015152A
Other languages
English (en)
Other versions
KR100282193B1 (ko
Inventor
히로유끼 마에다
이소시 다께다
시게요시 하야시
Original Assignee
사도우 겡이찌로
로무 가부시기가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 사도우 겡이찌로, 로무 가부시기가이샤 filed Critical 사도우 겡이찌로
Publication of KR940004976A publication Critical patent/KR940004976A/ko
Application granted granted Critical
Publication of KR100282193B1 publication Critical patent/KR100282193B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/22Demodulator circuits; Receiver circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/60Receiver circuitry for the reception of television signals according to analogue transmission standards for the sound signals
    • H04N5/607Receiver circuitry for the reception of television signals according to analogue transmission standards for the sound signals for more than one sound signal, e.g. stereo, multilanguages
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • H04B1/1646Circuits adapted for the reception of stereophonic signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/24Radio transmission systems, i.e. using radiation field for communication between two or more posts

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Multimedia (AREA)
  • Stereo-Broadcasting Methods (AREA)

Abstract

본 발명은 진동자등과 같은 외부부착부품이 없고, 수작업에 의한 조정이 필요없으면서도 회로규모가 작으며, 경년변화가 작은 IC화에 적합한 스테레오신호의 복조회로를 제공하는 것을 목적으로 하며, 이 복조호로는 제1발진회로와 이 제1발진회로에 대하여 90°의 위상차를 갖는 제2발진회로를 발생하는 전압제어발진회로(VCO)를 가진 PLL회로를 이용하여 스테레오신호의 복조를 행하며, 상기 VCO는 입력에 대하여 출력위상이 90° 다른 신호를 출력하는 제1앰프 및 제2앰프와, 입력에 대하여 출력이 위상이 180° 다른 신호를 출력하는 제3앰프를 접속하고, 이들 회로에 의해 입력신호에 대하여360° 비켜놓은 출력신호를 발생 시키고, 이 신호를 입력측에 피트백하여 발진하며, 상기 제1앰프 및 제2앰프의 동작전류가 상기 VCO의 발진주파수를 제어하기위해 상기 PLL 회로에 있어서 발생하는 제어전압신호에 따라서 제어되고, 상기 제1앰프 및 상기 제2앰프의 출력중 어느 하나로부터 상기 제1발진신호가 취출되고 상기 제1앰프 및 제2앰프의 출력중 어느것으로부터 상기 제2발진신호가 취출된다.

Description

스테레오신호보조회로 및 이것을 이용한 스테레오신호복조장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명을 적용한 스테레오신호복조회로의 일실시예의 블록도,
제2도는 본 발명을 적용한 스테레오신호복조회로의 다른 일실시예의 블록도,
제3도는 제1도에 있어서의 VCO의 구체적인 회로의일예를 도시한 설명도
.

Claims (11)

  1. 파일로트 신호를 포함한 FM 검파신호를 수신하여 스테레오 음청신호를 디코드하는 스테레오신호 복조회로에 있어서, 제1발진신호와 이 제1발진신호에 대하여 90°의 위상차를 갖는 제2발진신호를 방생하는 전압제어발진 회로(30)를 가지고, 상기 FM 검파신호를 수신하여 이것을 상기 제1발진신호와의 위상을 비교하고 이 비교결과에 따른 제어전압을 발생하여 상기 전압제어 발진회로를 제어하며, 상기 파일로트신호의 주파수 및 이 파일로트신호 의 정수배의 주파수중 하나를 중심주파수로하는 상기 제1발진신호를 발생하는 PLL 회로와, 상기 FM 검파신호에 대하여 상기 제1발진신호 또는 그 정수배 주파수의 신호중 어느 하나를 승산함으로써 상기 스테레오신호를 생성 하는 스테레오 멀티플렉스디코더(9)와, 상기 제2발진신호 또는 그 정수분의 1의 주파수신호와 상기 FM 검파신호 외 위상을 비교하여 상기 스테레오신호의 유무에 대한 검출신호를 발생하는 스테레오검출회로(8)를 구비하고, 상기 전압제어발진회로(30)는 입력에 대하여 출력위상이 90° 다른 신호를 출력하는 제1앰프(30e) 및 제2앰프 (30g)와, 입력에 대하여 출력의 위상이 180° 다른 신호를 출력하는 제3앰프(30d)를 접속하고, 이들 회로에 의해 입력신호에 대하여 360° 비켜놓은 출력신호를 발생시키고, 이 신호를 입력측에 비트백하여 발진하며, 상기 제1앰프 및 제2앰프의 동전류가 상기 제어전압신호에 따라서 제어되고, 싱기 제1앰프 및 상기 제2앰프의 출력중 어느 한쪽으로부터 상기 제1발진신호가 취출되며, 상기 제1앰프, 및 제2앰프의 입력 및 출력중 어느것으로부터 상기 제2발진신호가 취출되는 것을 특징으로 하는 스테레오신호복조회로.
  2. 제7항에 있어서, 상기 제1앰프(30e)는 제1콘덴서(30f)를 가지고 이 콘덴서를 충방전 함으로써 입력신호의 위상을 90° 변화시키고, 제2앰프 (30g)는 제2콘텐서 (30h)를 가지고 상기 제1앰프의 출력을 수신하여 상기 제2콘텐서를 충방전하므로써 상기 입력신호에 대하여 180° 위상이 다른 신호를 발생하며, 상기 제3앰프(30d)는 상기 제2앰프의 출력을 수신하여, 상기 입력신호의 위상에 대하여 360° 다른 위상의 출력을 발생하여 이것을 상기 입력 신호로서 상기 제1앰브에 입력하는 것을 특징으로 하는 스테레오신호복조회로.
  3. 제1항에 있어서, 상기 제1앰프 및 제2임프는 액티브 적분회로로서 동작하는 것을 특징으로 하는 스테레오신호복조최로.
  4. 제3항에 있어서, 상기 PLL 회로는 상기 제1발진신호가 상기 FM 검파신호의 위상을 비교하는 위상비교회로(1)와, 이 위상비교회로의 비교결과를 수신하여 상기 제어 전압을 발생하는 저역필터(2)와, 이 저역필터의 출력을 수신하는 전압/전류변환회로(30a)를 구비하고, 상기 전압/전류변환회로에서 변환된 전류치에 따라서 상기 충방 전전준가 제어되고 이 PLL 회로, 상기 스테레오멀티플렉스 디코어(9), 상기 스테레오검출회로(8)가 동시에 1개 의 IC 속에 집적화되는 것을 특징으로 귀는 스테레오신호복조회로.
  5. 제4항에 있어서, 강기 전압제어발진회로(30)의 발진중심주파수는 상기 파일로트신호의 주파수에 대응하고, 상기 제1발진신호와 상기 제2발진신호를 수신하여 상기 파일로트신호 주파수의 배수주파수신호를 발생하는 승산 회로 (31)를 구비하고, 이 승산회로의 출력신호를 상기 스테레오 멀티플렉스디코더(9)에 인가하여 상기 FM 검파신호에 승산하는 신호로하고, 상기 제2발진신호를 상기 스테레오 검출회로에 인가하여 상기 FM 검파신호와 위상을 비교하는 신호로하는 것을 특징으로 하는 스테레오신호복조회로.
  6. 제4항에 있어서, 상기 전압제어발진회로(30)의 발진중심주파수는 상기 파일로트신호의 2배주파수에 대응하고, 강기 제1발진신호의 주파수를 1/2로 하는 제1분주회로(6)와 상기 제2발진신호의 주파수를 1/2로 하는 제2분 주회로(7)를 구비하며, 상기 위상비교회로(1)는 상기 FM 검파신호와 상기 제1분주회로 (6)의 출력신호의 위상을 비교하고, 상기 제1발진신호를 상기 스테레도 멀티프렉스디코더 (9)에 가하여 상기 FM 검파신호에 승산하는 신호로하며, 상기 제2분주회로 (7)의 출력은 상기 스테레오검출회로 (8)에 가하여 상기 FM 검파신호와 위상을 비교 하는 신호로하는 것을 특징으로 하는 스테레오신호복조회로.
  7. 제4항에 있어서, 상기 제1앰프(30e) 및 제2앰프(30f)는 치동증폭기를 2단 접속한 가변 gm 앰프로 구성되고, 각각의 상기 가변 gm 앰프의 초단자동증폭기의 전류원에서 그 전류치가 상기 전압/전류변환회로(30a)의 출력전류에 따라서 제어되는 것을 특징으로 하는 스테레오신호복조회로.
  8. 제7항에 있어서, 제조과정에서 트리밍되는 여러개의 저항을 가지는 저항회로를 포함하는 전류치조정회로(30i)를 구비하고, 상기 트리밍으로 결정되는 상기 저항회로의 저항치에 따라서 상기 초단의 차동증폭기의 전류원에서 그 전류치가 설정되는것을 특징으로 하는 스테레오신호복조회로.
  9. 제8항에 있어서, 상기 전류치조정회로(30i)는 상기 가변 gm 앰프의 차단 차동증폭기의 전류원에서 그 전류치를 미리결정된 전류치로 설정하는 것을 특징으로 하는 스테레오신호복조회로.
  10. 파일로트 신호를 포함한 FM 변조신호를 수신하여 FM 검파를 함으로써 상기 파일로트 신호를 포함한 FM 검파신호를 얻는 FM 신호처리회로와, 제1발진신호와 이 제1발진신호에 대하여 90°의 위상차를 갖는 제2발진신호를 발생하는 전압제어발진회로(30)를 가지고, 상기 FM검파신호를 수신하여 이것을 상기 제1발진신호와의 위상을 비교하고 이 비교결과에 따른 제어전압을 발생하여 상기 전압 제어 발진회로를 제어하며, 상기 파일로트 신호의 주파수 및 이 파일로트신호의 정수배의 주파수중 하나를 중심주파수로하는 상기 제1발진신호를 발생하는 PLL 회로와, 상기 FM 검파신호에 대하여 상기 제1발진신호 또는 그 정수배주파수의 신호중 어느 하나를 승산하므로써 상기 스테레오신호를 생성하는 스테레오 멀티플렉스티코더(9)와, 상기 제2발진신호 또는 그 정수분의 1의 주파수신호와 상기 FM 검파신호의 위상이 180° 다른 신호를 출력하는 제3앰프(30d)를 접속하고, 이들회로에 의해 입력신호에 대하여 360°비켜놓은 출력신호를 발생시키는 동시에 신호를 입력측에 피트백하여 발진하며, 상기 제1앰프 및 제2앰프의동작전류가 상기 제어전압신호에 따라서 제어되고, 상기 제1앰프 및 제2앰프의 출력 중 어느하나로 부터 상기 제2발진신호가 취출되며, 상기 제1앰프 및 제2앰프의 입력 및 출력 중 어느것으로부터 상기 제2발진신호가 취출되는 것을 특징으로 하는 스테레오신호복조장치.
  11. 제9항에 있어서, 상기 제1앰프는 제1콘덴서(30f)를 가지고, 이 콘덴서를 충방전함으로써 입력신호의 위상을 90° 변화시키는 액티브적분회로이고, 제2앰프(30g)는 제2콘덴서(30h)를 가지고 상기 제1앰프의 출력을 수신하여 상기 제2콘덴서를 충방전 함으로써 상기 입력신호에 대하여 180° 위상이 다른 신호를 발생하는 액티브적분회로이며, 상기 제3앰프(30d)는 상기 제2앰프의 출력을 수신하여 상기 입력신호의 위상에 대하여 360° 다른 위상의 출력을 발생하여 이것을 사이기 입력신호로서 상기 제1앰프에 입력하는 것을 특징으로 하는 스테레오신호복조장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019930015152A 1992-08-05 1993-08-05 스테레오신호복조회로 및 이것을 이용한 스테레오신호복조장치 KR100282193B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP22916792 1992-08-05
JP92-229167 1992-08-05

Publications (2)

Publication Number Publication Date
KR940004976A true KR940004976A (ko) 1994-03-16
KR100282193B1 KR100282193B1 (ko) 2001-02-15

Family

ID=16887841

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930015152A KR100282193B1 (ko) 1992-08-05 1993-08-05 스테레오신호복조회로 및 이것을 이용한 스테레오신호복조장치

Country Status (2)

Country Link
US (1) US5406631A (ko)
KR (1) KR100282193B1 (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08237028A (ja) * 1995-02-28 1996-09-13 Rohm Co Ltd 発振回路
JP2760325B2 (ja) * 1995-09-22 1998-05-28 日本電気株式会社 加入者回路
JP2000228635A (ja) * 1999-02-05 2000-08-15 Rohm Co Ltd Fm送信機
US6526113B1 (en) 1999-08-11 2003-02-25 Broadcom Corporation GM cell based control loops
US6993106B1 (en) 1999-08-11 2006-01-31 Broadcom Corporation Fast acquisition phase locked loop using a current DAC
US7386085B2 (en) 2002-05-30 2008-06-10 Broadcom Corporation Method and apparatus for high speed signal recovery
US7822211B2 (en) * 2006-07-12 2010-10-26 Mediatek Inc. Stereo decoding system capable of reducing the phase shift during the signal transforming

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5442201B2 (ko) * 1973-11-26 1979-12-13
JPS5255301A (en) * 1975-10-30 1977-05-06 Sony Corp Stereo demodulation circuit
US4091335A (en) * 1976-12-13 1978-05-23 Texas Instruments Incorporated Phase locked loop using current controlled ring oscillator
JPS56136053A (en) * 1980-03-26 1981-10-23 Hitachi Ltd Phase comparator
US4506376A (en) * 1981-12-17 1985-03-19 Pioneer Electronic Corporation Subcarrier signal generator for use in stereo tuners
JPS5826222B2 (ja) * 1982-03-15 1983-06-01 株式会社日立製作所 Fm・マルチプレックス復調回路
JPS60248006A (ja) * 1984-05-24 1985-12-07 Nec Corp 発振器
JP2630787B2 (ja) * 1987-11-19 1997-07-16 三洋電機株式会社 ステレオ復調回路
JP2757377B2 (ja) * 1988-06-28 1998-05-25 ソニー株式会社 ステレオ復調回路
US5302919A (en) * 1990-10-23 1994-04-12 Seiko Epson Corporation VCO having voltage-to-current converter and PLL using same

Also Published As

Publication number Publication date
US5406631A (en) 1995-04-11
KR100282193B1 (ko) 2001-02-15

Similar Documents

Publication Publication Date Title
US5847617A (en) Variable-path-length voltage-controlled oscillator circuit
EP0874463A2 (en) Multiband PLL frequency synthesizer
JP2003078410A5 (ko)
KR960030542A (ko) 필터 장치
JPH0832412A (ja) 電気的に制御した発振回路
JPH02262714A (ja) デューティ制御回路装置
KR970071989A (ko) 주파수 체배 회로
TW200419914A (en) Voltage-controlled oscillator presetting circuit
EP0841754A3 (en) A digitally-controlled oscillator
KR940004976A (ko) 스테레오신호보조회로 및 이것을 이용한 스테레오신호복조장치
EP0330280B1 (en) Voltage controlled oscillator
US20060158234A1 (en) Phase-lock loop and loop filter thereof
KR100319422B1 (ko) 위상동기루프회로
JP3641782B2 (ja) クロック逓倍回路
US9252791B1 (en) Phase locked loop and method for generating an oscillator signal
US6590458B2 (en) Clock generator circuit with a PLL having an output frequency cycled in a range to reduce unwanted radiation
US6573769B1 (en) Phase-locked loop (PLL) with mixer for subtracting outer-band phase noise
US20070189430A1 (en) Phase-locked loop circuit with a mixed mode loop filter
US7038496B2 (en) Device for comparison of frequencies with low temporal inertia
US6320458B1 (en) Integrated structure with an analog unit supplied by an external supply voltage by means of a low-pass filter and driving elements
KR100222673B1 (ko) 위상고정루프회로
KR20010057036A (ko) 차동 차지펌프를 이용한 위상동기루프의 필터부
JPH03163912A (ja) Pll周波数シンセサイザ回路
JPH1051272A (ja) 同調制御方式
JPS5464956A (en) Pll circuit

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20111028

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee