KR940004449A - 큐(queue)를 구비한 중대형 컴퓨터의 입출력 프로세서 - Google Patents

큐(queue)를 구비한 중대형 컴퓨터의 입출력 프로세서 Download PDF

Info

Publication number
KR940004449A
KR940004449A KR1019920014283A KR920014283A KR940004449A KR 940004449 A KR940004449 A KR 940004449A KR 1019920014283 A KR1019920014283 A KR 1019920014283A KR 920014283 A KR920014283 A KR 920014283A KR 940004449 A KR940004449 A KR 940004449A
Authority
KR
South Korea
Prior art keywords
data
input
bus connection
cpu
connection unit
Prior art date
Application number
KR1019920014283A
Other languages
English (en)
Other versions
KR950003885B1 (ko
Inventor
김규삼
Original Assignee
김주용
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김주용, 현대전자산업 주식회사 filed Critical 김주용
Priority to KR1019920014283A priority Critical patent/KR950003885B1/ko
Publication of KR940004449A publication Critical patent/KR940004449A/ko
Application granted granted Critical
Publication of KR950003885B1 publication Critical patent/KR950003885B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)

Abstract

본 발명은 중대형 컴퓨터에 있어서, 디스크나 마그네틱 테이프와 같은 저속의 디바이스로 데이타를 전송하는데 있어서 시스템 상의 버스 병목현상을 제거하고 시스템과 입출력 디바이스간의 신속한 데이타 전송이 가능한 입출력 프로세서에 관한 것이다.
본 발명은, 시스템 버스와의 어드레스, 데이타, 제어신호를 인터페이스하는 부분으로 시스템 버스 접속부(11)와, 상기 시트템 버스 접속부(11)에 연결되고 데이타의 연산 논리와 운영전반을 제어하는 CPU(10)와, 상기 시스템 버스 접속부(11)및 CPU(10)에 연결되어 전체 동작에 따른 모든 제어신호를 발생하는 제어신호 발생부(14)와, 상기 CPU(10)와 제어신호 발생부(14)에 연결되어 CPU(10)를 구동하고 채널프로그램을 저장하는 롬과 램(12), 상기 제어신호 발생부(14)와 CPU(10)에 연결되며 입출력 버스와의 인터페이스를 담당하는 입출력 버스접속부(13)를 구비한 중대형 컴퓨터의 입출력 프로세서에 있어서, 상기 시스템 버스 접속부(11)와 제어신호 발생부(14)에 연결되어 시스템 상의 공유메모리(4)의 데이타를 고속으로 전송하고 전송에 필요한 제어신호를 제공하는 DMA(15)와, 상기 시스템 버스 접속부(11)와 입출력 버스 접속부(13)와 DMA(15)에 연결되어 DMA(15)에 의해 시스템 상의 공유메모리(4)와 데이타를 주고 받으며 상기 입출력 버스 접속부(13)를 통해 각 주변장치의 제어기와 데이타를 주고 받는 큐 메모리(16)을 더 구비하는 것을 특징으로 한다.

Description

큐(QUEUE)를 구비한 중대형 컴퓨터의 입출력 프로세서
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1 도는 본 발명이 적용되는 중대형 컴퓨터 시스템의 개략적인 구성도.
제 2 도는 본 발명의 세부구성도.

Claims (1)

  1. 시스템 버스와의 어드레스, 데이타, 제어신호를 인터페이스 하는 부분으로 시스템 버스 접속수단(11)과, 상기 시스템 버스 접속수단(11)에 연결되고 데이타의 연산논리와 운영전반을 제어하는 CPU(10)와, 상기 시스템 버스 접속수단(11) 및 CPU(10)에 연결되어 전체 동작에 따른 모든 제어신호를 발생하는 제어신호 발생수단(14)과, 상기 CPU(10)와 제어신호 발생수단(14)에 연결되어 CPU(10)를 구동하고 채널 프로그램을 저장하는 롬과 램(12), 상기 제어신호 발생수단(14)과 CPU(10)에 연결되며 입출력 버스와의 인터페이스를 담당하는 입출력 버스 접속수단(13)을 구비한 중대형 컴퓨터의 입출력 프로세서에 있어서, 상기 시스템 버스 접속수단(11)과 제어신호 발생수단(14)에 연결되어 시스템 상의 공유메모리(4)와의 데이타를 고속으로 전송하고 전송에 필요한 제어신호를 제공하는 DMA(15)와, 상기 시스템 버스 접속수단(11)과 입출력 버스 접속수단(13)과 DMA(15)에 연결되어 DMA(15)에 의해 시스템 상의 공유메모리(4)와 데이타를 주고 받으며 상기 입출력 버스 접속수단(13)을 통해 각 주변장치의 제어기와 데이타를 주고 받는 큐 메모리(16)를 더 구비하는 것을 특징으로 하는 입출력 프로세서.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019920014283A 1992-08-08 1992-08-08 큐(queue)를 구비한 중대형 컴퓨터의 입출력 프로세서 KR950003885B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920014283A KR950003885B1 (ko) 1992-08-08 1992-08-08 큐(queue)를 구비한 중대형 컴퓨터의 입출력 프로세서

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920014283A KR950003885B1 (ko) 1992-08-08 1992-08-08 큐(queue)를 구비한 중대형 컴퓨터의 입출력 프로세서

Publications (2)

Publication Number Publication Date
KR940004449A true KR940004449A (ko) 1994-03-15
KR950003885B1 KR950003885B1 (ko) 1995-04-20

Family

ID=19337701

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920014283A KR950003885B1 (ko) 1992-08-08 1992-08-08 큐(queue)를 구비한 중대형 컴퓨터의 입출력 프로세서

Country Status (1)

Country Link
KR (1) KR950003885B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102530104B1 (ko) 2022-01-18 2023-05-04 이동훈 극판모재용 에어 블로잉 유닛
KR20230111369A (ko) 2022-01-18 2023-07-25 이동훈 블로잉 유닛

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102530104B1 (ko) 2022-01-18 2023-05-04 이동훈 극판모재용 에어 블로잉 유닛
KR20230111369A (ko) 2022-01-18 2023-07-25 이동훈 블로잉 유닛

Also Published As

Publication number Publication date
KR950003885B1 (ko) 1995-04-20

Similar Documents

Publication Publication Date Title
KR920704222A (ko) 고속, 플렉시블 소오스/종착 데이타 버스트 직접 메모리 억세스 제어기
KR950029886A (ko) 제어 시스템
KR940004449A (ko) 큐(queue)를 구비한 중대형 컴퓨터의 입출력 프로세서
US5640570A (en) Information handling system for transmitting contents of line register from asynchronous controller to shadow register in another asynchronous controller determined by shadow register address buffer
KR920010446A (ko) 고속 페이지 모드 선택을 위한 방법 및 장치
KR19990026343A (ko) 직병렬 데이터 전송을 위한 적응가능한 인터페이스 회로
KR930010741A (ko) Lbp 제어기
JPS61223964A (ja) デ−タ転送装置
KR940009830B1 (ko) 제어논리장치
KR100194263B1 (ko) 고속데이타처리 시스템
KR960024861A (ko) 프린터의 병렬 인터페이스 제어장치 및 방법
KR960042391A (ko) 고속중형 컴퓨터시스템에 있어서 디엠에이제어기
EP0330110A3 (en) Direct memory access controller
KR960042301A (ko) 직접 입출력 억세스 장치
KR950024080A (ko) 멀티프로세서 시스템의 캐쉬 데이타 전송장치
KR950020205A (ko) 이중포트 지원 및 vme 인터페이스를 위한 버퍼램 제어기
KR950022446A (ko) 에이.티.엠(atm) 계층과 상위계층간의 가변적 접속장치
KR970002790A (ko) 피아이오(pio)를 이용한 캔 콘트롤 장치
KR950029964A (ko) 이피롬 데이타 억세스 속도 증가장치
KR950025550A (ko) 컴퓨터 시스템의 에스램(sram) 공유장치
KR20000060513A (ko) 인터페이스 장치
JPS641878B2 (ko)
KR940022266A (ko) 데이타전송 제어신호 발생장치
JPH05189344A (ja) マイクロプロセッサ
KR950022428A (ko) 브이엠이 버스에서의 최대 전송 크기 확장 회로

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19970829

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee